RISC-V的ARTY工程实现

1.在Ubuntu下安装Vivado 2017.2
2.从 github下克隆e200_opensource-master
3.从digilent下载arty-a7-35的board file并放到\Xilinx\Vivado\2017.2\data\boards\board_files目录下
4.切换目录并运行

cd /home/zkf/e200_opensource-master/fpga
make install CORE=e203

5.将\e200_opensource-master\fpga\artydevkit\script中的board.tcl打开,将part_board做如下更改:

set part_board {digilentinc.com:arty-a7-35:part0:1.0}

6.实现工程并生成bit文件

make bit

7.等待综合实现,最终生成的bit文件在e200_opensource-master\fpga\artydevkit\obj目录下

你可能感兴趣的:(FPGA)