XILINX时序报告重要参数的含义

本文讲解XILINX FPGA生成时许报告后各参数的含义,综合完后打开Report Timing Summary ,跟ISE不一样的是Vivado综合后的时序报告是可信的,但注意要将约束添加好,如果在综合时没有添加约束,可以在综合后添加,添加后可以直接查看时序报告,不用重新综合,
打开时序报告界面如下:XILINX时序报告重要参数的含义_第1张图片
此处注意Check Timing里的叹号都要关注一下,重点关注有没有未约束的时钟和有没有LOOP。下面是Intra-Clock Path和Inter-Clock Path,在跨时钟域都约束好了的前提下重点关注Intra-Clock Path,此处以建立时间为例讲解各参数的含义。
选择一条路径,用原理图的方式打开如下所示:
XILINX时序报告重要参数的含义_第2张图片
这是一个典型的时序模型,由发起寄存器、组合逻辑、捕获寄存器3部分组成,时序路径包括源时钟路径、数据路径、目的时钟路径。时序报告包括4部分Summary、Source Clock Path、Data Path、Destination Clock Path。首先是Summary:XILINX时序报告重要参数的含义_第3张图片
Slack:表示建立时间裕量,大于0表示建立时间满足,小于0表示建立时间不满足,Slack = Require Time - Arrive Time。
Data Path Delay:表示数据路径的延时,包括逻辑延时和布线延时,如果过大会导致建立时间不满足,此处给出了逻辑延时和布线延时所占的比重,可以帮助我们定位问题。
Logic Levels:表示组合逻辑的级数,级数过大会导致延时过大,从而导致建立时间违例。
Clock Path Skew:表示时钟抖动,一般不小于-0.5ns,如果小于-0.5就要定位问题并解决。
Clock Uncertainty:表示时钟不确定性,一般不大于0.1ns,大于0.1ns就占比过大,需要定位并解决。
下面是Source Clock Path和Data Path:XILINX时序报告重要参数的含义_第4张图片
此处可以看出是以时钟发起沿为起点,数值以此累加最后得到Arrive Time。
下面是Destination Clock Path:
XILINX时序报告重要参数的含义_第5张图片
可以看到最后加上-0.304ns后得到 Require Time,0.304就是建立时间。

你可能感兴趣的:(XILINX时序报告重要参数的含义)