上拉电阻与下拉电阻介绍

 一、定义
    上拉是对器件注入电流,下拉是输出电流;弱强只是上拉 电阻 的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
    二、上下拉电阻作用:
    1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.OC门电路必须加上拉电阻,以提高输出的搞电平值。
    2、加大输出引脚的驱动能力,有的 单片机 管脚上也常使用上拉电阻。
    3、N/A pin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗, 提供泄荷通路。同时管脚悬空就比较容易接受外界的电磁干扰。
    4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
    5、预设空间状态/缺省电位:在一些  CMOS  输入端接上或下拉电阻是为了预设缺省电位. 当你不用这些引脚的时候, 这些输入端下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得
    6. 提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上拉或下拉,以免收到随机电平而影响电路工作。同样如果输出 端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个 三极管 的集电极。从而提高芯片输入信号的噪声容限增强抗干扰能力。
    { 电源 到元件间的叫上拉电阻,作用是平时使该脚为高电平
    地到元件间的叫下拉电阻,作用是平时使该脚为低电平
    上拉电阻和下拉电阻的范围由器件来定(我们一般用10K)
    +Vcc
    +------+=上拉电阻
    |+-----+
    |元件|
    |+-----+
    +------+=下拉电阻
    -Gnd
    一般来说上拉或下拉电阻的作用是增大电流,加强电路的驱动能力
    比如说51的p1口
    还有,p0口必须接上拉电阻才可以作为io口使用
    上拉和下拉的区别是一个为拉电流,一个为灌电流
    一般来说灌电流比拉电流要大
    也就是灌电流驱动能力强一些}
    三、上拉电阻阻值的选择原则包括:
    1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
    2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
    3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
    以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
    四、原理:

    上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种。

一、上拉电阻如图所示:

1、概念:将一个不确定的信号,通过一个电阻与电源VCC相连,固定在高电平;

2、上拉是对器件注入电流;灌电流;

3、当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平;

 

二、下拉电阻如图所示:

1、  概念:将一个不确定的信号,通过一个电阻与地GND相连,固定在低电平;

2、下拉是从器件输出电流;拉电流;

3、当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平;




你可能感兴趣的:(电子电路)