PCIE扩频时钟及参考时钟要求

Spread Spectrum Clocking

1. 概述

  Spread Spectrum Clocking(扩频时钟)是采用一种可控的方式使系统时钟抖动以减少峰值能量的过程。主要是为了尽量减少电磁干扰(EMI),主要应用在PCle和USB应用中。与非调制时钟相比,扩频时钟具有相对较高的抖动,应确保下游元件能够承受扩频调制带来的抖动。

2. 频域显示典型时钟和扩频时钟

  下图为典型PCIE 时钟100MHz的频域上的波形,幅值为0.5dBm。
PCIE扩频时钟及参考时钟要求_第1张图片

图1. 典型时钟频域上的波形

  下图为扩频时钟的频域上的波形。
PCIE扩频时钟及参考时钟要求_第2张图片

图2. 扩频时钟频域上的波形

3. 扩频时钟

  实际的扩频波形是通过频率调制载波产生的。对于PCle扩频时钟,方波载波(通常为100MHz)由频率为30-33kHz的三角波进行频率调制。选择三角波调制的幅度,使其扩展幅度为标称载波频率的0.5%。
  其中扩频包括“向下扩频”和“中心扩频”,“向下扩频”说明载波被调制到更低的频率,而不是更高的频率,因此扩频信号的最大频率与标称时钟频率(100MHz)相同。最低频率比载波低0.5%,为99.5MHz。扩频的另一种选择是中心扩频,其中载波被调制

你可能感兴趣的:(PCIE,PCIE,扩频时钟,SSC,同源时钟)