聚辰Giantec SPI Nor Flash GT25Q40学习笔记(一)——简介、封装方式、存储架构

目录

前言

一、SPI是什么?

二、GT25Q40介绍

1.简介

2.封装

3.存储架构

总结


前言

Nor Flash 以读取速度快,能够随机读取地址所以能够直接在flash中运行代码,无位反转,无坏块,所以通常用来存储重要的关键信息。它更不容易受到干扰,不会轻易改变存储的bit,所以常用于代码存储。

一、SPI是什么?

        SPI是一种4线制的有主从关系的全双工、外设简单、高效的一种通讯方式由CS(片选)、MOSI(主机输出,从机输入)、MISO(从机输出,主机输入)、CLK(时钟)组成

                通过单独的CLK和单独的DATA线决定了数据的传输和接收同步进行,根据极性和相位配置,决定了数据读取的位置是在上升沿还是下降沿。

        falling-edge or rising-edge

        

聚辰Giantec SPI Nor Flash GT25Q40学习笔记(一)——简介、封装方式、存储架构_第1张图片

 注意事项:与UART不一样,这个连线没有交叉的问题。主从是固定的

二、GT25Q40介绍

1.简介

        GT25Q40/20/10/05C是一款4Mb/2Mb/1Mb/512Kb位的串行 NOR Flash 存储器,其数组由2048个可编程的256字节页面组成。每次可以编程最多256字节。可以以4个页面(1KB扇区擦除)、16个页面(4KB扇区擦除)、128个页面(32KB块擦除)、256个页面(64KB块擦除)或整个芯片(芯片擦除)的方式擦除页面。该设备在单一1.65V至3.6V电源供应下工作,待机电流仅为1uA,掉电电流为0.1µA。所有设备都提供了节省空间的封装。

        GT25Q40/20/10/05C支持标准的串行外设接口(SPI),以及高性能的双/四路输出和双/四路I/O SPI:串行时钟、片选、串行数据I/O0(DI)、I/O1(DO)、I/O2(/WP)和I/O3(/HOLD)。支持高达120MHz的SPI时钟频率,当使用快速读取双/四路I/O指令时,可以达到等效的240MHz(120MHz×2)双路I/O和480MHz(120MHz×4)四路I/O的时钟速率。

        ·Hold引脚、写保护引脚和可编程的写保护功能提供了进一步的控制灵活性,可以进行顶部、底部或补码阵列控制。此外,该设备支持JEDEC标准的制造商和设备识别,具有64位唯一ID。GT25Q40/20/10/05C具有串行外设接口和软件协议,可以在单路I/O模式下通过简单的3线总线进行操作。三个总线信号分别为时钟输入(CLK)、串行数据输入(DI)和串行数据输出(DO)。通过CS#输入启用对设备的串行访问。

2.封装

以下是封装类型及图片:

聚辰Giantec SPI Nor Flash GT25Q40学习笔记(一)——简介、封装方式、存储架构_第2张图片

 SOP8的封装

聚辰Giantec SPI Nor Flash GT25Q40学习笔记(一)——简介、封装方式、存储架构_第3张图片

WSON封装 

聚辰Giantec SPI Nor Flash GT25Q40学习笔记(一)——简介、封装方式、存储架构_第4张图片

 WLCSP封装

3.存储架构

聚辰Giantec SPI Nor Flash GT25Q40学习笔记(一)——简介、封装方式、存储架构_第5张图片


16 个Page组成了一个4kb的Block,最小的可编程单位是256Byte

4KB= 256*16=4096Byte

一个Page是两位0xFF

一个4KB的Block是三位 0xFFF

一个32K的Block由8个4K的Block组成

一个64KB的Block是四位 0xFFFF

写入最多是支持256byte一个Page进行写入的,但是擦除的最小单位是1KB的Block

总结

以上就是今天要讲的内容,本文仅仅简单介绍了GT25Q40特性及封装、存储架构,下一期将讲述该芯片的功能(Functional)

你可能感兴趣的:(SPI,Flash,笔记,嵌入式硬件,单片机,物联网,iot)