E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
低电平复位
STM32 GPIO
STM32GPIOGPIO简介GPIO(GeneralPurposeInputOutput)通用输入输出口,也就是我们俗称的IO口根据使用场景,可配置为8种输入输出模式引脚电平:0V~3.3V,部分引脚可容忍5V数据0就是
低电平
YRr YRr
·
2023-11-10 07:48
stm32
单片机
嵌入式硬件
硬件工程
【紫光同创国产FPGA教程】【PGL50H第四章】串口收发实验例程
核心板由FPGA+2颗DDR3+Flash+电源及
复位
构成,承担FPGA的
小眼睛FPGA
·
2023-11-10 07:34
fpga开发
【紫光同创国产FPGA教程】【PGL50H第五章】HDMI 实验例程
核心板由FPGA+2颗DDR3+Flash+电源及
复位
构成,承担FPGA的
小眼睛FPGA
·
2023-11-10 07:34
fpga开发
【紫光同创国产FPGA教程】【PGL50H第三章】I2C 读写实验例程
核心板由FPGA+2颗DDR3+Flash+电源及
复位
构成,承担FPGA的
小眼睛FPGA
·
2023-11-10 07:04
fpga开发
【紫光同创国产FPGA教程】【PGL50H第一章】LED 流水灯实验例程
核心板由FPGA+2颗DDR3+Flash+电源及
复位
构成,承担FPGA的
小眼睛FPGA
·
2023-11-10 07:03
fpga开发
3.基本运算部件,定点数的加减运算
对于逻辑运算,我们可以用门电路实现,输入分别是高
低电平
北京地铁1号线
·
2023-11-10 06:42
计算机组成原理
1024程序员节
计算机组成原理
Multisim14.0仿真(十八)74LS138译码器
一、仿真原理图:二、74LS138译码器真值表当选通端G1为高电平,选通端G2A、G2B为
低电平
时,地址端A、B、C的二进制编码在Y0~Y7对应的输出端以
低电平
译出。三、仿真效果图:
corlin工作室
·
2023-11-10 06:37
Multisim
14.0
Multisim
【数字IC基础】跨时钟域(CDC,Clock Domain Crossing)
bit:两级D触发器(双DFF))2、2数据收敛(多bit亚稳态)(格雷码编码、握手协议、异步FIFO、DMUX)2、3多路扇出:(先同步后扇出)2、4数据丢失(延长输入数据信号):类似脉冲展宽2、5异步
复位
ReRrain
·
2023-11-10 03:20
数字IC前端入门
fpga开发
数字IC
跨时钟域(Clock Domain Crossing,CDC)
亚稳态:如果D在Tsu和Th时间内不断变化(非定值),导致触发器在触发沿时不知道应该输出高电平还是
低电平
,
little ur baby
·
2023-11-10 03:48
单片机
fpga开发
嵌入式硬件
STM32开发 | 移远4G-Cat.1模组EC200N-CN开发
模块基带电源(Vnom=3.8V)VBAT_RF模块射频电源(Vnom=3.8V)GND接地引脚模块输出电源引脚名描述VDD_EXT外部电路1.8V供电(Vnom=1.8V)开/关机引脚名描述RESET_N模块
复位
`Eliauk
·
2023-11-09 23:02
STM32
嵌入式硬件
物联网
stm32
单片机I/O口推挽输出与开漏输出的区别(open-drain与push-pull)
推挽(push-pull):推挽输出的器件是指输出脚内部集成有一对互补的MOSFET,当Q1导通、Q2截止时输出高电平;而当Q1截止导通、Q2导通时输出
低电平
。一个导通另一个就截止。
流风回雪1988
·
2023-11-09 20:51
STM32中开漏(open-drain,漏极开路)和推挽(push-pull)以及float input分析
有何区别和联系,下面整理了一些资料,来详细解释一下:一、Push-Pull推挽输出1、原理输出的器件是指输出脚内部集成有一对互补的MOSFET,当Q1导通、Q2截止时输出高电平;而当Q1截止导通、Q2导通时输出
低电平
yn925
·
2023-11-09 20:21
STM32
Push-Pull推挽输出和Open-Drain开漏输出
【Push-Pull推挽输出】原理:输出的器件是指输出脚内部集成有一对互补的MOSFET,当Q1导通、Q2截止时输出高电平;而当Q1截止导通、Q2导通时输出
低电平
。
nanjoh
·
2023-11-09 20:13
C语言理解
RT-Thread LoRa组件学习
本文主要讲解如何在rt-thread使用LoRa组件相关内容1.硬件以及软件相关描述硬件:stm32f103+LoRasx1278spi1cs----PA4clk---PA5miso---PA6mosi---PA7
复位
引脚
玩转物联网
·
2023-11-09 18:52
RT-Thread组件学习
rtt
lora
stm32
单片机
Cortex-M3 R0~R15寄存器组
主堆栈指针(MSP):
复位
后缺省使用的堆栈指针,用于操作系统内核以及异常处理
追风筝的小孩
·
2023-11-09 16:18
STM32
arm
《C++Primer》第8章 IO类 笔记
置位:强制置1
复位
:强制置0当输入出现错误
For Nine
·
2023-11-09 16:33
学习
c++
TB6600步进电机驱动(包含原理图以及PCB,打样测试可用,性能良好)
TB6600步进电机驱动芯片介绍TB6600数据手册写的驱动电流可以达到5A,有五种细分方式(1,1/2,1/4,1/8,1/16)注意当M1=M2=M3=1(均为高电平)或M1=M2=M3=0(均为
低电平
WJB_MR
·
2023-11-09 12:50
硬件设计
单片机
嵌入式硬件
驱动开发
硬件工程
单片机 IO引脚直接驱动直流电机
电路原理图↓I/O进行控制:高电平转动,
低电平
停止。IO口高电平时:三极管集电级和发
歡、
·
2023-11-09 12:15
51单片机
单片机
51单片机
mcu
FPGA的学习:5分频的实现
`timescale1ns/1nsmoduledivider_five(inputwiresys_clk,//系统时钟50Mhzinputwiresys_rst_n,//全局
复位
outputregclk_flag
石小舟
·
2023-11-09 11:26
FPGA
verilog
fpga
5分频【FPGA】
从第一个晶振开始:5分频:2.5晶振高电平,2.5晶振
低电平
clk1是3+2clk2是2+3需要clk2下降沿【拉低】clk1上升沿【拉高】clk_out=clk1&clk2;推荐5分频:
cfqq1989
·
2023-11-09 11:12
FPGA
fpga开发
【笔记】判断高电平,
低电平
和方波的几种方法
读取某一个上拉电平信号,它可能输出是
低电平
,可能是高电平,可能是方波,并且这个方波不知道频率何占空比,那么如何来通过程序来判断呢?
撞上电子
·
2023-11-09 10:53
笔记
单片机
嵌入式硬件
正点原子STM32F103学习笔记(六)——时钟系统
时钟系统RCC:resetclockcontrol
复位
和时钟控制器。
Dumbness_Y
·
2023-11-09 10:23
STM32
stm32
嵌入式
单片机
STM32F103x8 STM32F103xB
72MHz工作频率,在存储器的0等待周期访问时可达1.25DMips/MHz(Dhrystone2.1)−单周期乘法和硬件除法■存储器−从64K或128K字节的闪存程序存储器−高达20K字节的SRAM■时钟、
复位
和电源
m0_69093873
·
2023-11-09 10:45
stm32
单片机
嵌入式硬件
Verilog 学习第八节(数码管段码显示)
共阴极数码管:
低电平
端接的都是0,高电平端哪里设置为1,哪里就亮~共阳极数码管与之相反~视觉暂留:对于三位的共阴极数码管第0.01s:让数码管0的a段亮,其他数码管全灭Sel0为高电平,sel1和sel2
Pluviophile_miao~
·
2023-11-09 09:56
FPGA学习
学习
fpga开发
异常处理流程
引发处理器进入对应的异常模式2.异常源和异常模式的对应关系1.五种异常模式,七种异常源;2.根据不同的异常源,引发处理器进入不同的异常模式,执行异常处理函数3.异常源具有优先级,
复位
的优先级最高3.异常处理流程保存现场
林黛玉倒拔垂杨柳~
·
2023-11-09 09:17
linux
汇编
【学习记录】 STM32 PWM输出实验
0:高电平有效,1:
低电平
有效。CCER:CC1E位:输入/捕获1输出使能。0:关闭,1:打开。PWM模式1&PWM模式2voidTIM_OC2
dumpling0120
·
2023-11-09 07:05
STM32学习
stm32
学习
单片机
基于STM32单片机的篮球计时记分器proteus仿真原理图PCB
,蜂鸣器报警3.按键功能介绍:'1’键——加1分'4’键——减1分'2’键——加2分'5’键——减2分'3’键——加3分'6’键——减3分'0’键——关闭蜂鸣器'*'键——启动/暂停计时器'#'键——
复位
计分器
极寒钛科技
·
2023-11-09 03:30
单片机
stm32
proteus
AD教程 (十)Value值的核对
值的核对填写器件位号直接根据原理图的原始编号进行更改通过位号编辑器快速更改点击工具,选择标注,选择原理图标注,进入位号编辑器可以在位号编辑器中设置处理顺序,从上往下还是从下往上,从右往左还是从左往右,一般选取从左到右,从上往下点击ResetAll(
复位
YRr YRr
·
2023-11-09 01:29
pcb工艺
嵌入式硬件
硬件工程
stm32
STM32之CAN---中断管理浅析
2CAN中断允许寄存器(CAN_IER)地址偏移量:0x14
复位
值:0x000000
etc9527
·
2023-11-08 23:32
工作
stm32
CAN
基于STM32的PWM驱动LED呼吸灯
如当周期T=T1+T2;T1为高电平时间,T2为
低电平
时间,此时频率F的值为1/(T1+T2),占空比D的值为T1/(T1+T2)。
嵌入式_ckf
·
2023-11-08 15:11
stm32
STM32-PWM输出-库函数版本
目录PWM工作原理设置输出电平占空比的原理关于有效电平≠高
低电平
总结:PWM输出配置步骤⑤关于TIM_OCxInit();——初始化输出比较参数函数——输出极性的含义⑦关于自动装载的
Archimedes' boat
·
2023-11-08 15:37
stm32
stm32
单片机
arm
c语言
嵌入式硬件
上拉、下拉电阻的用处和区别
下拉同理,也是将不确定的信号通过一个电阻钳位在
低电平
。那么,上拉电阻和下拉电阻的用处和区别分别又是什么呢?一、上拉电阻
a1809032425
·
2023-11-08 14:07
硬件知识学习
单片机
嵌入式硬件
三菱FX3U系列—定时器
目录1、简介:2、定时器精度:3、定时器触点
复位
方法4、实战:5、总结:1、简介:A、定时器是一种软元件,它使用PLC中的时钟脉冲进行加法运算。
愈愉
·
2023-11-08 12:25
三菱PLC进阶行囊
自动化
学习
1024程序员节
15 Linux 按键
一、Linux按键驱动原理 其实案件驱动和LED驱动很相似,只不过区别在于,一个是读取GPIO高
低电平
,一个是从GPIO输出高
低电平
。
职业法师头铁
·
2023-11-08 07:26
Linux
驱动开发
linux
驱动开发
按键驱动
proteus练习(1) 流水灯的实现
流水灯的实现在本次练习中使用的主器件是单片机AT89C51,首先进行原理图的绘制,包括晶振电路、上电
复位
电路和LED小灯电路。
怪物的兔子
·
2023-11-08 07:20
proteus
【Verilog数字系统设计——方式可控的移位寄存器】
寄存器异步
复位
。仔细考虑功能模块端口定义。要求完成程序编辑、编译、时序仿真;实验提交Verilog设计文件(.v文件)、仿真波形截图文件打包,压缩包以自己的学号+姓名命名;下面展示一些内联代码片。
+1 ^_^
·
2023-11-08 02:23
fpga开发
杭电数字电路课程设计——移位寄存器
模块设计模块功能:用于实现多功能移位寄存器,受使能信号控制,为
低电平
时有效,根据输入信号S选择不同的功能,当S[1:0]为00时实现保持功能。
Jackson_陈
·
2023-11-08 02:22
杭电
数组电路课程设计
fpga开发
单片机
嵌入式硬件
verilog数字系统设计——串入并出移位寄存器
2.1、串入并出设计图端口解释:a)i_clk:串口时钟b)i_rest:模块
复位
信号c)i_data:串口输入端d)i_ena:片选信号e)i_full:模块输入缓冲器已满(提醒发送端停止发送)f)o_ready
masterHu_
·
2023-11-08 02:48
fpga开发
单片机
嵌入式硬件
verilog
verilog——移位寄存器
以下是一个使用Verilog实现的简单移位寄存器的示例:moduleShiftRegister(inputwireclk,//时钟信号inputwirereset,//
复位
信号inputwireshift_left
猫一样的女子245
·
2023-11-08 02:45
fpga开发
服务器12种基本故障+排查方法
加电类故障定义举例从上电(或
复位
)到自检完成这一段过程中电脑所发生的故障。
开源Linux
·
2023-11-08 01:39
服务器基本故障及排查方法
第一章加电类故障一、定义举例从上电(或
复位
)到自检完成这一段过程中电脑所发生的故障。
数据中心运维管理
·
2023-11-08 01:37
网络
relativelayout
extjs4
workflow
bbs
服务器12种基本故障及排查方法
第一章加电类故障一、定义举例从上电(或
复位
)到自检完成这一段过程中电脑所发生的故障。
Person_konwleage
·
2023-11-08 01:06
曙光维护
无缘蜂鸣器——stm32定时器PWM实现控制发出“哆瑞咪发…“七个音及简单音乐
人耳能听到的频率范围在20Hz–20kHz之间,通过STM32的GPIO引脚快速切换高
低电平
输出就能实现无源蜂鸣器的发声,切换的频率不同,发出的音调就不一样。需要外部提供2~5khz左右的方波。二
勺子*
·
2023-11-08 00:59
stm32
单片机
arm
【Orangepi Zero2 全志H616】驱动超声波测距、时间函数(gettimeofday)API
HC-SR04超声波模块型号:HC-SR04接线参考:模块除了两个电源引脚外,还有TRIG、ECHO引脚/P0、P1超声波测距原理让它发送波:给Trig端口至少10us的高电平开始发送波:Echo信号由
低电平
跳转到高电平接收返回波
咖喱年糕
·
2023-11-07 23:10
全志H616
linux
ubuntu
计算机组成位模式,Pentium的工作模式-计算机组成原理与汇编语言-电子发烧友网站...
7.4.1实地址模式1.实地址模式的进入在处理器
复位
后,处理器内部的CR0的PE位为0,表示此时处理器工作在实地址模式。同时,
复位
后的处理器的内部寄存器状态如表7.2所示。
别了KV
·
2023-11-07 22:34
计算机组成位模式
操作系统篇-浅谈实模式与保护模式
CPU
复位
(reset)或加电(poweron)的时候就是以实模式启动,在这个时候处理器以实模式工作,不能实现权限分级,也不能访问20位以上的地址线,也就是只能访问1M内存。
HarlanHong
·
2023-11-07 22:31
操作系统
操作系统
计算机原理
实模式
保护模式
寻址方式
手机APP远程温湿度监控系统(连上公网、阿里云)
51单片机P0口作为IO口输出时,输出
低电平
为0输出高电平为高组态(并非5V,相当于悬空状态,也就是说P0口不能真正的输出高电平)。
高精度小数
·
2023-11-07 20:16
嵌入式
嵌入式
基于FPGA的分频器设计
分频器的本质上是加法器的演变,其计数值由分频系N=fin/fout决定,分频器输出的不是普通的计数值,而是根据分频系数对输出信号高
低电平
进行控制。
战斗的青春岁月
·
2023-11-07 16:39
FPGA学习
基于FPGA的分频器设计
通信协议2-RS232,RS458协议原理
通常来说,正常的串口通信使用的是TTL电平,即高电平为2.4-5V,
低电平
为0-0.4V。高
低电平
之间的范围很小,如果有静电或者其他外界的干扰,很快会将
低电平
拉高,造成传输错误。
GGGGroot
·
2023-11-07 16:09
网络
通信协议---串口、RS232、RS485
串口起始位:
低电平
(0)数据位:通常为8位校验位:数据位+校验位中为1的位是奇或偶停止位:高电平(1)5VTTL电平标准2.4V~5V:逻辑1;0~0.4V:逻辑0。
国家级退堂鼓
·
2023-11-07 16:28
linux
stm32
ubuntu
c语言
上一页
19
20
21
22
23
24
25
26
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他