E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA专用时钟引脚
STM32 - I2C 通信协议
起源:由飞利浦公司在1980年代初开发的一种简单、双线双向的同步串行总线,它利用一根
时钟
线和一根数据线在连接总线的两个器件之间进行信息的传递,为设备之间数据交换提供了一种简单高效的方法。
上山的月
·
2025-03-09 21:30
江科大STM32
笔记
单片机
stm32
FPGA
学习——verilog捕捉信号上升沿下降沿
在
FPGA
使用中,常常需要进行信号的边沿检测,如在串口通信中,需要检测接收信号的下降沿来判断串口的的起始位。
or_to
·
2025-03-09 21:59
FPGA
fpga开发
学习
IBUF和BUFG
IBUF负责将外部信号转换到
FPGA
内部标准并驱动内部信号线。这不仅在物理上是必要的一步(没有IBUF就无法直接驱动内部逻辑),而且还允许我们指定
引脚
的约束(如电平标准等)。
起床学FPGA
·
2025-03-09 21:59
fpga开发
FPGA
学习篇——Verilog学习4(常见语句)
1.1结构语句结构语句主要是initial语句和always语句,initial语句它在模块中只执行一次,而always语句则不断重复执行,以下是一个比较好解释的图:(图片来源于知乎博主罗成,画的很好很直观!)1.1.1initial语句initial语句它在模块中只执行一次。它常用于测试文件的编写,用来产生仿真测试信号(激励信号),或者用于对存储器变量赋初值。语法格式:initialbegin.
ooo-p
·
2025-03-09 20:21
Verilog学习
fpga开发
学习
Docker+Ollama+RAGFlow本地部署DeepSeek R1并构建本地知识库
目录背景安装Docker设置Docker默认参数修改Docker保存服务程序的缓存路径为服务程序镜像设置别名为ollama设置
专用
参数安装ollama运行DeepSeekR1大模型安装Open-WebUI
康顺哥
·
2025-03-09 17:25
AI大模型
#
docker
容器
llama
语言模型
ai
AI编程
第二章 新建工程
1)stm32f10x.h是STM32的外设寄存器描述文件,它的作用就跟51单片机的头文件REGX52.H是一样的,是用来描述STM32有哪些寄存器和它对应的地址的,另外两个system文件是用来配置
时钟
的
四谎真好看
·
2025-03-09 16:13
单片机
c#
stm32
嵌入式硬件
STM32
打造你的专属
时钟
应用:用Python和Tkinter实现实时时间显示
这个项目展示了如何使用Python的tkinter库创建一个简单的数字
时钟
。通过逐步解析代码片段,我们了解了每个部分的功能和实现方式。
LIY若依
·
2025-03-09 11:10
python
tensorflow
开发语言
FPGA
学习笔记(二)Verilog语法初步学习(语法篇1)
FPGA
系列文章目录一、
FPGA
学习笔记(一)入门背景、软件及
时钟
约束二、
FPGA
学习笔记(二)Verilog语法初步学习(语法篇1)三、
FPGA
学习笔记(三)流水灯入门
FPGA
设计流程四、
FPGA
学习笔记
贾saisai
·
2025-03-09 10:02
FPGA学习
fpga开发
学习
1024程序员节
FPGA
面试前该做哪些准备?一文为你讲解清楚
很多人在面试
FPGA
工程师岗位前感到焦虑,不知道该如何准备,尤其是第一次参加面试时更容易紧张。那么,
FPGA
面试前该做哪些准备?如何才能充分展现自己的能力?
博览鸿蒙
·
2025-03-09 09:51
FPGA
fpga开发
Verilog学习方法—基础入门篇(一)
前言:在
FPGA
开发中,VerilogHDL(硬件描述语言)是工程师必须掌握的一项基础技能。它不仅用于描述数字电路,还广泛应用于
FPGA
的逻辑设计与验证。
博览鸿蒙
·
2025-03-09 09:21
FPGA
fpga开发
FPGA
的 LBC 总线详解
1.LBC总线的定义LBC总线(LocalBusController,局部总线控制器)是
FPGA
(现场可编程门阵列)中用于高速连接处理器核(如PowerPC、MicroBlaze)与外部设备的并行总线接口
美好的事情总会发生
·
2025-03-09 09:19
接口
FPGA
嵌入式硬件
硬件工程
linux
高速PCB设计(布局规划)
设计规范整合,结合行业最佳实践与信号完整性原则,总结关键设计要点:一、设计规划与功能梳理1.核心功能模块划分项目类型识别:明确单板类型(数字/模拟/射频/电源等),划分输入/输出模块、电源模块、信号处理模块、
时钟
四代目 水门
·
2025-03-09 09:42
高速PCB设计学习笔记
fpga开发
嵌入式硬件
单片机中的基础外设GPIO的知识和应用—(6)
单片机的GPIO
引脚
可以灵活配置为输入、输出、中断或复用功能,广泛应用于LED控制、按键读取、传感器通信等场景。下文以STM32F103C8T6的GPIO为例。
蓑衣客VS索尼克
·
2025-03-09 08:40
如何成为一名合格的单片机工程师
单片机
嵌入式硬件
stm32
笔记
17. 示例:用assert property检查FIFO空满标志冲突
`assertproperty`验证阶段四、常见误区与规避方法1.忽略复位条件2.异步信号未同步3.
时钟
域的同步五、练习任务与讲解任务1:设计FIFO空满保护断言任务2:`assertproperty`
啄缘之间
·
2025-03-09 05:41
UVM学习计划表
学习
sv
verilog
uvm
fpga开发
使用Modelsim手动仿真
FPGA
设计流程在设计输入之后,设计综合前进行RTL级仿真,称为综合前仿真,也称为前仿真或功能仿真。
寒听雪落
·
2025-03-09 05:05
FPGA专栏_verilog
fpga开发
基于
FPGA
的图像中值滤波Verilog实现及MATLAB辅助验证
基于
FPGA
的图像中值滤波Verilog实现及MATLAB辅助验证图像处理是计算机视觉和图像识别领域的重要组成部分。
CodeWG
·
2025-03-09 04:26
fpga开发
matlab
开发语言
基于STC89C52的独立数码管循环显示0-F
一、引言在电子系统设计中,数码管作为一种常用的显示器件,广泛应用于各种电子设备中,如电子
时钟
、计数器、测量仪器等。STC89C52是一款经典的8位单片机,具有性能稳定、价格低廉、易于开发等优点。
@小张要努力
·
2025-03-09 03:19
嵌入式硬件
单片机
数据库
stm32
51单片机
proteus
mcu
基于STC89C52的八位数码管显示单个数字
一、引言在电子系统设计领域,数码管作为一种直观且常用的数字显示设备,被广泛应用于各种仪器仪表、电子
时钟
以及工业控制界面等场景。通过单片机对数码管进行精准控制,能够清晰、明了地呈现各类数字信息。
@小张要努力
·
2025-03-09 03:19
单片机
嵌入式硬件
stm32
51单片机
FPGA
又是什么?ASIC呢?
1.EDA(ElectronicDesignAutomation)EDA是电子设计自动化工具的总称,指一系列软件工具的集合,用于支持集成电路(IC)和电子系统的设计、仿真、验证和测试。EDA工具帮助工程师完成从电路设计、逻辑验证到版图生成的流程,用于自动化地完成原本手动执行的复杂设计任务。EDA工具的功能:电路设计:帮助创建数字和模拟电路的设计。仿真与验证:支持在芯片生产前验证逻辑功能。综合与优化
cykaw2590
·
2025-03-09 00:43
嵌入式
fpga开发
一文搞懂AI
专用
名词,全面解析人工智能术语
友情提示:本文内容由银河易创(https://ai.eaigx.com)AI创作平台DeepSeek-v3模型生成,文中所有概念解释均有AI生成,仅供参考。引言人工智能(AI)作为当今科技领域的热门话题,已经渗透到我们生活的方方面面。然而,对于初学者或非技术背景的读者来说,AI领域中的各种专业术语和缩写常常令人困惑。本文旨在通过系统化的梳理,帮助读者快速掌握AI中的关键名词,从基础概念到进阶术语,
码上飞扬
·
2025-03-08 22:33
人工智能
通用型AI智能体Manus:技术突破与OpenManus云平台革命
一、通用型AI智能体的进化:Manus的技术突破**在人工智能技术从
专用
型向通用型跨越的浪潮中,Manus作为新一代通用AI智能体,正重新定义人机协作的边界。
Loving_enjoy
·
2025-03-08 20:26
实用技巧
人工智能
单向离合器转锁在线扭转试验机
该设备通过快速切换工装能对多种型号产品的单向离合器进行转锁测试,通过快速
专用
夹具,单个零件试验全过程不超过50秒,并且具有自动判定合格件与不合格件的功能,对不合格件能自动标示并提示不合格报警。
xaletry888
·
2025-03-08 17:54
测试工具
STM32模拟软件SPI的8种模式
SOFT_SPI_H#ifdef__cplusplusextern"C"{#endif#include"sys.h"#ifSYSTEM_SUPPORT_OS#include"maintask.h"#endif//
引脚
定义
拾风染尘
·
2025-03-08 13:03
单片机编程
stm32
单片机
RTC实时
时钟
M41T00M6F国产替代FRTC4100S
FRTC4100S是NYFEA徕飞公司推出的一种低功耗的串行实时
时钟
(RTC)。32.768kHz振荡器由外部晶体控制)和RAM的前8个字节用于
时钟
/日历功能,并以二进制编码十进制(BCD)格式配置。
NYFEA
·
2025-03-08 12:53
实时音视频
高速图像采集卡设计原理图: 613-VU9P信号处理板卡
基于6UVPXC6678+XCVU9P的信号处理板卡一、板卡概述板卡基于6UVPX标准结构,包含一个C6678DSP芯片,一个XCVU9P高性能
FPGA
,双路HPCFMC。
大嘴教授
·
2025-03-08 09:53
信号处理
fpga开发
【CTF比赛Web题目快速探测】
CTF比赛Web题目快速探测一、快速信息收集1.基础信息扫描2.工具自动化辅助二、快速漏洞探测1.高频漏洞靶向测试2.前端相关漏洞三、工具链组合利用1.BurpSuite自动化2.
专用
工具链3.编码/解码辅助四
D-river
·
2025-03-08 03:02
security
web安全
安全
ECS与VPS技术角力:从算力成本到免备案雷区,企业服务器选型合规指南
其中,ECS(云服务器)与VPS(虚拟
专用
服务器)常常成为人们关注和探讨的焦点。那么,它们究竟有什么区别呢?哪个会更好呢?国内又是否存在免备案的服务器呢?让我们一同深入探究这些疑问。
·
2025-03-07 21:33
服务器云服务器ecsvps备案
开发PDF转Word软件
软件可以遵循以下步骤进行快速实现,以下是分阶段技术方案:一、核心技术选型PDF解析库(快速读取内容)PyMuPDF(fitz):Python库,提取文本/图片/元数据速度最快(性能比pdfplumber高10倍)pdf2docx:
专用
于
shuaige_shiwoa
·
2025-03-07 21:25
DeepSeek专栏
pdf
word
python
bash
docker
STM32单片机+DS1302
时钟
模块+OLED屏幕+源代码
目录一、DS1302
时钟
模块介绍二、DS1302
时钟
模块接线说明三、测试说明、DS1302
时钟
模块驱动代码四、串口调试助手软件下载五、源代码六、DS1302
时钟
模块原理图资料一、DS1302
时钟
模块介绍一
嵌入式Dora
·
2025-03-07 19:05
STM32
单片机
stm32
嵌入式硬件
嵌入式
DS1302时钟模块
STM32江科大学习笔记
1个按键-控制开跟关2个按键-分别控制开跟关按键双击事件按键长按事件外设模块类蜂鸣器OLED屏幕光敏传感器s90G舵机GPIO操作其它的库函数以下是GPIO其它函数/***@brief初始化指定的端口
引脚
weixin_38647099
·
2025-03-07 17:09
stm32
单片机
学习
S32K3 MCU
时钟
部分
S32K3MCU
时钟
部分1.系统
时钟
发生器SCG系统
时钟
发生器SCG模块提供MCU的系统
时钟
,SCG包含一个系统锁相环SPLL,一个慢速的内部参考
时钟
SIRC,一个快速内部参考
时钟
FIRC和系统振荡
时钟
Sumerking
·
2025-03-07 14:51
单片机
AutoSar
STM32标准库之编码器接口示例代码
编码器接口测速Encoder.c#include"stm32f10x.h"//Deviceheader/***函数:编码器初始化*参数:无*返回值:无*/voidEncoder_Init(void){/*开启
时钟
星仔极客
·
2025-03-07 09:43
示例代码
#
STM32标准库示例代码
stm32
单片机
嵌入式硬件
STM32F1标准库函数片内RC振荡选择/片外晶振(非8M)
(晶振不起振表现出程序运行速度变慢,查看
时钟
是否配置好或是否晶振坏掉了,使用片内速度过低就是没配好,当外部切换内部时要注意定时器的装配对应上)被坑经历:有时候感觉
时钟
速度过慢也可能是因为启动文件造成的,
94大笨象吖
·
2025-03-07 08:33
stm32
嵌入式硬件
单片机
kali连接蓝牙_蓝牙攻击指南(kali)
可以用来查询设备名称,设备ID,设备类别和设备
时钟
。
weixin_39805924
·
2025-03-07 06:42
kali连接蓝牙
Akamai虚拟
专用
云(VPC)是什么,有什么用?
最近,AkamaiCloud平台隆重推出了虚拟
专用
云(VirtualPrivateCloud,VPC)服务。
Akamai中国
·
2025-03-07 06:06
云计算
云原生
云计算
云服务
云平台
分布式云
Akamai
【vivado】debug相关
时钟
及其约束关系
一、前言在xilinx
fpga
的degug过程中,经常出现由于
时钟
不对而导致的观测波形失败,要想能够解决这些问题需要了解其debug的组成环境以及之间的数据流。
liuchj04
·
2025-03-07 05:01
Xilinx
SoC
FPGA
fpga开发
无线蓝牙模块增加传输距离的几个小技巧
如果不采取合适的电源去耦,必将引起电源线上的电压毛刺,有可能会到达RF的电源
引脚
影响
云里物里
·
2025-03-06 22:18
蓝牙解决方案
【电路笔记 TMS320C6***DSP】外部存储器接口 A EMIFA向
FPGA
(作为异步存储器)写入数据的示例
目录DSP和
FPGA
的连接DSP端:传输数据给
FPGA
FPGA
端:接收数据EMIFA(ExternalMemoryInterfaceA)的“异步存储器”(AsynchronousMemory)指的是那些不与系统
时钟
同步进行读写操作的外部存储设备
FakeOccupational
·
2025-03-06 22:14
硬件和移动端
fpga开发
笔记
瑞萨微控制器 R5F100FEAFP#10 适用于各种嵌入式应用 提供样品测试+数据资料 常备现货
I/O端口:提供31个通用输入/输出
引脚
。外设功能:通信接口:支持CSI、I2C、LIN总线、UART/USART等多种通信方式。模数转
li15817260414
·
2025-03-06 16:26
云计算
电视盒子
物联网
智能家居
计算机网络子网划分路由配置实验报告,洛阳理工学院+计算机网络+实验5子网划分路由配置...
2.掌握子网划分中路由器上各端口的配置方法,包括ip地址,开启端口,串口
时钟
等。3.理解rip协议原理,掌握在路由器上配置rip协议的命令。
weixin_39654352
·
2025-03-06 14:09
分支使用5G链路和总部建立GRE隧道互联配置案例
VPN在企业分支和总部之间,跨公有网络建立一个私有的、
专用
的虚拟通信隧道,实现分支和总部之间跨公网的私有通信。VPN由于安全、可靠、可信赖、灵活、价格便宜等众多优势,在企业网络中得到广泛应用。
搞钱的阿泽
·
2025-03-06 13:21
5G
综合性实验
华为基本协议命令认识
5g
网络协议
华为
USRAT串口通信深入理解
一、常见的通信接口名称
引脚
双工
时钟
电平设备USARTUSARTUSARTTX、RXTX、RXTX、RX全双工异步单端点对点I2CI2CI2CSCL、SDASCL、SDASCL、SDA半双工同步单端多设备
学而恕己,宽而谅
·
2025-03-06 13:21
arm开发
【硬件IIC与软件IIC在程序实现上的核心区别】结合STM32F103C8T6标准库代码进行对比分析
一、程序架构对比1.初始化过程硬件IIC软件IIC需配置
专用
硬件模块(寄存器)仅需配置GPIO
引脚
依赖芯片的I2C外设
时钟
只需GPIO
时钟
需要设置SCL频率、工作模式等硬件参数通过软件延时控制时序代码示例
CircuitWizard
·
2025-03-06 10:34
单片机
嵌入式硬件
静态时序分析:报告命令report_timing详解
1001.2014.3001.5482目录指定时序路径起点指定时序路径经过点指定时序路径终点指定不报告的路径指定路径类型指定延迟类型指定每个终点报告的最大时序路径数指定每个时序组的最大时序路径数指定在时序路径中显示输入
引脚
指定显示线网指定显示转换时间
日晨难再
·
2025-03-06 02:23
静态时序分析
#
静态时序分析基础
数字IC
硬件工程
【PCIe 总线及设备入门学习专栏 4.5 -- PCIe 中断 MSI 与 MSI-X 机制介绍】
MSI-XcapabilityMSI-XTablePBAMSI-Xcapability解析MSI/MSI-X操作流程扫描设备配置设备MSI配置MSI-X配置中断触发与处理PCI设备中断机制以前的PCI设备是支持物理上的INTA/B/C/D中断信号,设备可以可以表明自己通过哪个
引脚
来发出中
主公讲 ARM
·
2025-03-06 00:42
#
【PCIe
Bus
专栏】
PCIe
msi
PCIe
MSI-X
PCIe
中断机制
MSI-X
中断机制
MSI
中断机制
PCI
中断
verilog练习:HRPWM 模块设计
首先,模块的输入输出端口应包括
时钟
、复位、占空比设置、使能信号,以及PWM输出。内部可能需要计数器、比较寄存器、MEP控制逻辑。MEP的实现可能需要一个微边沿计数器,在每个主
时钟
周期内生
啄缘之间
·
2025-03-05 19:34
Verilog
项目练习
学习资料总结
fpga开发
学习
sv
uvm
verilog
测试用例
香橙派/树莓派 利用Wiring库 使用GPIO模拟PWM
香橙派或者树莓派等开发板,本身带有硬件PWM,比如香橙派3lts版,但是这个
引脚
不符合我的项目需求,我需要外接一个电机,在检测到人脸的时候转动,但是这个硬件
引脚
,只要上电就开始输出pwm信号,导致电机一直再转
土拨鼠不是老鼠
·
2025-03-05 19:02
C++
单片机
嵌入式硬件
PWM
GPIO
香橙派3
lts
STM32——IIC详解
目录1、I2C协议简介2、IIC的结构2.1、外部结构2.2、stm32——IIC的内部结构(寄存器以及
时钟
等)3、IIC的时序编辑4、stm32作为主机发送器的时序图(重点)5、附上代码(还有不理解的可以评论
墨染新瑞
·
2025-03-05 15:50
嵌入式
stm32
嵌入式硬件
单片机
低功耗设计:(2)系统级优化
功耗的来源主要涉及供电电压、
时钟
频率、器件数量以及工艺制程(影响阈值电压和漏电流)。从功耗构成来看,我们可以从不同层次入手进行优化,以提升整体能效。
steadfastly
·
2025-03-05 14:16
低功耗设计
IC设计
SoC设计
低功耗设计
系统架构
IC设计
STM32-GPIO详解
GPIO接口可以作为输入或输出
引脚
使用。作为输入
引脚
时,GPIO可以接收来自外部设备的电信号,并将其转换为数字信号,供系统内部使用。
爱写代码的雨一颗
·
2025-03-05 14:45
stm32
嵌入式硬件
单片机
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他