E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA仿真
Multisim14.0
仿真
(五十五)汽车转向灯设计
二、主要芯片:74LS161D74LS04D74LS138D74LS00D三、
仿真
原理图:四、运行效果:1)、左转向2)、右转向:3)、刹车:
colin工作室
·
2024-02-08 20:23
Multisim仿真
嵌入式硬件
PacketTracer
仿真
器的使用
一、实验目的掌握PacketTracer的基本使用方法(网络拓扑、设备配置……);掌握利用PacketTracer模拟VLAN、搭建小型局域网、DNS域名解析等二、实验环境Windows笔记本电脑(Win10系统);PacketTracer软件(8.2.1版本)。三、实验内容(1)VLAN实验VLAN(VirtualLocalAreaNetwork)是一种网络技术,用于在物理局域网中创建逻辑子网。
.魚肉
·
2024-02-08 18:57
网络
LM403-Pro-Kit数据手册
USB连接PC即可以在线
仿真
、下载和串口打印调试输出、输入操作。电源开关控制LM403模组的电源与LDO的3.3V的通断。MicroUSB板子供电及ST-LINK与PC机连接的接口。
饼干饼干圆又圆
·
2024-02-08 16:26
stm32
stm32
嵌入式硬件
单片机
【芯片设计- RTL 数字逻辑设计入门 14 -- 使用子模块实现三输入数的大小比较】
文章目录三输入数的大小比较问题分析verilogcodeTestBenchCode综合图
仿真
波形图三输入数的大小比较在数字芯片设计中,通常把完成特定功能且相对独立的代码编写成子模块,在需要的时候再在主模块中例化使用
CodingCos
·
2024-02-08 16:05
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
三输入数的大小比较
【芯片设计- RTL 数字逻辑设计入门 番外篇 9 -- SOC 中PL端与PS端详细介绍】
之间的协同设计和开发工具ProgrammableLogicandProcessingSystem在系统级芯片(SoC)的上下文中,“PL”通常指的是可编程逻辑(ProgrammableLogic)部分,特别是在使用了
FPGA
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
PL
and
PS
【芯片设计- RTL 数字逻辑设计入门 13 -- generate_for 和 for】
文章目录generate_forverilogcodetestbenchcode
仿真
波形for循环verilogcode
仿真
波形错误小结generate_for在某个module中包含了很多相似的连续赋值语句
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
generate_for
verilog
for
【芯片设计- RTL 数字逻辑设计入门 11.1 -- 状态机实现 移位运算与乘法 1】
文章目录移位运算与乘法状态机简介SystemVerilog中的测试平台VCS波形
仿真
阻塞赋值和非阻塞赋值有限状态机(FSM)与无限状态机的区别本篇文章接着上篇文章【芯片设计-RTL数字逻辑设计入门11–
CodingCos
·
2024-02-08 16:02
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
没人见过,还很凶残……为什么恐龙会这么受孩子们的喜欢?
就说我家儿子,小时候带他去自然博物馆,看见
仿真
恐
职心眼儿
·
2024-02-08 15:53
基于单片机PID算法的恒温控制系统
仿真
与程序源码设计(DS18B20传感器)实物图、
仿真
工程、源代码
基于单片机PID算法的恒温控制系统
仿真
与程序源码设计(DS18B20传感器)源代码
仿真
工程实物图原理图PCB图#include#include#include#includestructPID{unsignedintSetPoint
cqtianxingkeji
·
2024-02-08 15:21
单片机
算法
嵌入式硬件
【毕业设计】42基于
FPGA
的LCD1602控制器设计
仿真
与实现(原理图+
仿真
+源代码+论文)
【毕业设计】42基于
FPGA
的LCD1602控制器设计
仿真
与实现(原理图+
仿真
+源代码+论文)文章目录【毕业设计】42基于
FPGA
的LCD1602控制器设计
仿真
与实现(原理图+
仿真
+源代码+论文)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:51
fpga开发
课程设计
【毕业设计】55-动力电池充电系统设计(mtalab+proteus
仿真
+答辩PPT+答辩论文+英文文献)
【毕业设计】55-动力电池充电系统设计(mtalab+proteus
仿真
+答辩PPT+答辩论文+英文文献)文章目录【毕业设计】55-动力电池充电系统设计(mtalab+proteus
仿真
+答辩PPT+答辩论文
cqtianxingkeji
·
2024-02-08 15:51
51单片机
【毕业设计】11-基于单片机的电子密码锁设计(原理图+
仿真
工程+答辩论文+答辩PPT)
【毕业设计】11-基于单片机的电子密码锁设计(原理图+
仿真
工程+答辩论文+答辩PPT)文章目录【毕业设计】11-基于单片机的电子密码锁设计(原理图+
仿真
工程+答辩论文+答辩PPT)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:50
课程设计
单片机
嵌入式硬件
【毕业设计】15-基于单片机的交通灯系统设计(原理图、
仿真
、源代码工程+答辩论文+答辩PPT)
【毕业设计】15-基于单片机的交通灯系统设计(原理图、
仿真
、源代码工程+答辩论文+答辩PPT)文章目录【毕业设计】15-基于单片机的交通灯系统设计(原理图、
仿真
、源代码工程+答辩论文+答辩PPT)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求资料包含
cqtianxingkeji
·
2024-02-08 15:50
课程设计
单片机
数据库
毕业设计】9-基于STM32无刷直流电机控制器的设计
仿真
与实现(原理图+源码+
仿真
工程+论文+PPT+参考英文文献)
毕业设计】9-基于STM32无刷直流电机控制器的设计
仿真
与实现(原理图+源码+
仿真
工程+论文+PPT+参考英文文献)文章目录毕业设计】9-基于STM32无刷直流电机控制器的设计
仿真
与实现(原理图+源码+
cqtianxingkeji
·
2024-02-08 15:20
课程设计
stm32
嵌入式硬件
“6.26”国际禁毒日禁来临之际,临涣化工园分局深入企业开展禁毒宣传
为达到更好的禁毒知识宣传的效果,分局民警经过精心准备,组织人员在活动现场摆放禁毒展板、发放禁毒宣传手册、展示
仿真
毒品模型、案例讲解等形式向群
淮北事事通
·
2024-02-08 15:14
Xilinx
FPGA
——在线升级
同以前单片机在线升级的做法一样,本质就是通信+Flash操作+跳转。一、通信驱动我使用的是UDP有线传输,二、Flash芯片驱动规划Flash芯片的区域,一般bootloader放在起始位置,APP放在bootloader之后的空白区域。2.1Flash擦除我使用的是扇区擦除2.2Flash编程我使用的是页编程。三、ICAP原语跳转
仲南音
·
2024-02-08 15:45
FPAG
FPGA进阶——通信
fpga开发
Samtec微波、毫米波连接器系统实现卓越性能
Samtec射频设计与
仿真
工程经理MichaelGriesi向我们介绍了演示过程和结果。
SamtecChina2023
·
2024-02-08 13:26
网络
精彩案例详解 | Samtec联合艾睿开发新型英特尔Agilex™ 5 E系列 SoC 开发套件
随着"智能边缘"性能的提升,这些计算由使用多核CPU、
FPGA
、SoC等的嵌入式设备实现。智能边缘和嵌入式计算应用结合了更快的速度和更低的功率密度。
SamtecChina2023
·
2024-02-08 13:26
fpga开发
STM32启动过程——STM32F1系列
map等),最终生成hex文件MDK编译过程文件共11种:文件类型说明.o可重定向对象文件,每个**.c**/.s文件编译都会生成一个**.o**文件.axf可执行对象文件,由**.o**文件链接生成,
仿真
时需要用到此文件
海中的涟漪
·
2024-02-08 12:43
STM32
stm32
单片机
嵌入式硬件
STM32启动过程浅析
MAP文件浅析MDK编译过程文件(11种).o:可重定向对象文件,每个.c、.s文件编译后都生成一个.o文件.axf:可执行对象文件,由.o文件链接生成,
仿真
的时候需要用到此文件.hex:INTELHex
饼干饼干圆又圆
·
2024-02-08 12:10
stm32
stm32
嵌入式硬件
单片机
【资料分享】基于单片机大气压监测报警系统电路方案设计、基于飞思卡尔的无人坚守点滴监控自动控制系统设计(程序,原理图,pcb,文档)
资料:protues
仿真
,程序,原理图,元器件清单,软件资料等//程序头函数#include//显示函数#include//宏定义#defineuintunsignedint#defineucharunsignedchar
Mr song song
·
2024-02-08 12:32
单片机
嵌入式硬件
modelsim软件
仿真
出现现蓝色波形,数字为zzzzzzz开头
使用modelsim软件
仿真
出现输出波形是zzzzzzz0或zzzzzzz1出现上述的原因是out数据类型不对,默认定义成了高阻态,出现上述原因,在quartus软件里面也有报错的提示根据报错提示,发现是
大话硬件
·
2024-02-08 10:15
modelsim
FPGA
error
仿真
zzzzzz开头
基于同态滤波的模糊图像去雾matlab
仿真
目录1.算法
仿真
效果2.MATLAB源码3.算法概述4.部分参考文献1.算法
仿真
效果matlab2022a
仿真
结果如下:
Simuworld
·
2024-02-08 10:34
MATLAB仿真案例
matlab
同态滤波
模糊图像去雾
基于matlab的医学图像同态滤波
仿真
目录1.算法
仿真
效果2.MATLAB源码3.算法概述4.部分参考文献1.算法
仿真
效果matlab2022a
仿真
结果如下:
Simuworld
·
2024-02-08 10:33
MATLAB仿真案例
matlab
医学图像
同态滤波
双闭环PI直流调速系统的Simulink
仿真
与系统分析
仿真
参数给定:
仿真
注意:由于实际的PI控制器都是有上限输出的,因此需要限幅,但是在Simulin
Y. F. Zhang
·
2024-02-08 09:24
电气传动与控制
simulink
CPU
仿真
环境中的printf实现
文章目录Linux系统的打印实现嵌入式系统的打印实现RTL
仿真
环境的打印实现CPU的打印实现Memory中数据的打印方式在包含CPU的
仿真
环境中,如果要在C程序测试中通过打印做一些调试,通常需要重新实现
小破同学
·
2024-02-08 07:43
IC验证技术
芯片
c语言
linux
arm
risc-v
VCS后仿调试记录(Pre-PR)
文章目录环境调整
仿真
参数UCLI命令X态清理
仿真
时间主要问题记录在项目搭建和调试后仿环境时做了很多工作,因此希望总结一下使用VCS做芯片后仿的步骤和遇到的一些主要问题。
小破同学
·
2024-02-08 07:43
IC验证技术
芯片
经验分享
使用Verdi或DVE分析波形的一些小技巧
文章目录查看DeltaCycle的方法Verilog和SV的
仿真
调度机制使用Verdi查看DeltaCycle的方法使用DVE查看DeltaCycle的方法Verdi的一些其他小技巧总线拆分事件统计逻辑运算修改参数显示进制查看
小破同学
·
2024-02-08 07:12
IC验证技术
芯片
测试工具
AD9361纯逻辑控制从0到1连载4-AD9361数据接口
参考文件《AD9361InterfaceSpecv2.5.pdf》AD9361和
FPGA
的数据接口如下图中红色框标识。可以配置为CMOS模式和LVDS模式。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
【芯片设计- RTL 数字逻辑设计入门 11 -- 移位运算与乘法】
请阅读【嵌入式开发学习必备专栏】文章目录移位运算与乘法VerilogCodeverilog拼接运算符({})TestbenchCodeVCS波形
仿真
问题小结移位运算与乘法已知d为一个8位数,请在每个时钟周期分别输出该数乘
CodingCos
·
2024-02-08 07:38
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
移位运算与乘法
FPGA
FPGA
_简单工程_数码管静态显示
一理论数码管是一种半导体发光器件,基本单位是发光二极管。以六位八段数码管为例,每段需要一个端口信号,6+8=14位。74HC595芯片:8位串行输入,并行输出的位移缓存器,其内部具有8位移位寄存器和一个存储器,具有三态输出的功能。二电路开发板:使用开发板上6位8段数码管,74HC595芯片。驱动6位8段数码管00000000->FFFFFFFF,循环显示,间隔0.5s。三信号框图(层次化设计思想)
哈呀_fpga
·
2024-02-08 07:05
fpga开发
fpga
学习
图像处理
信号处理
系统架构
51单片机数码管表白
51单片机七段数码管表白文章目录51单片机七段数码管表白原理实验环境
仿真
图实现代码成果图原理详细原理可以看这篇博客:https://blog.csdn.net/hpu_zhn/article/details
J.T.L
·
2024-02-08 06:51
51单片机
单片机
51单片机
嵌入式硬件
美女
娱乐
基于51单片机实现8位数码管显示表白数字(Proteus
仿真
)
使用器件:若干电阻、4只LED红灯、8位数码管、总线、排阻、NPN三极管、AT89C51芯片Proteus
仿真
原理图:WeChat:【愿随你心】
仿真
测试:知识介绍:Proteus布线为了让整个原理图看上去简洁明了
JaneZJW
·
2024-02-08 06:49
Proteus
51单片机
proteus
单片机
嵌入式硬件
FPGA
-VGA显示
一、VGA简介VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA标准输出数据的专用接口。VGA接口共有15针,分成3排,每排5个孔,显卡上应用最为广泛的接口类型,绝大多数显卡都带有此种接口。它传输红、绿、蓝模拟信号以及同步信号(水平和垂直信号)。VGA显示原理:VGA通过引脚的模拟电压(0V-0.714V)
weixin_47300459
·
2024-02-08 06:32
fpga开发
图像处理
硬件工程
ZYNQ——
FPGA
工程之VGA彩条显示
参考:https://blog.csdn.net/Taneeyo/article/details/115180568?spm=1001.2014.3001.5501https://www.bilibili.com/video/BV17U4y157gp?spm_id_from=333.999.0.0本文的工程下载链接:https://download.csdn.net/download/weixin
不缺席的阳光
·
2024-02-08 06:32
fpga
FPGA
—VGA 显示器显示彩条(附代码)
目录1.理论2.实操2.1顶层设计2.1.1模块框图2.1.2代码编写2.1.3
仿真
验证2.2时钟生成模块2.3VGA时序控制模块2.3.1模块框图2.3.2波形图绘制2.3.3代码编写2.3.4
仿真
验证
咖啡0糖
·
2024-02-08 06:00
FPGA_Xilinx
Spartan6野火实验
fpga开发
FPGA
的VGA显示基础实验
文章目录VGA介绍基本定义管脚定义VGA显示原理VGA通信协议VGA时序解析VGA显示字符实验准备建造工程运行结果VGA显示彩色条纹工程结果展示VGA显示彩色图片准备工程ROMIP核PLLIP核调用Verilog文件内容结果展示总结参考资料VGA介绍基本定义VGA(VideoGraphicsArray)视频图形阵列是IBM于1987年提出的一个使用模拟信号的电脑显示标准。VGA接口即电脑采用VGA
小艺的小依
·
2024-02-08 06:29
fpga开发
FPGA
学习记录:第28章 VGA显示器驱动设计与验证
硬件平台:CycloneIVEEP4CE10F17C8开发平台:QuartusII64-BitVersion13.0.1Build23206/12/2013SP1SJFullVersion开发板:野火征途pro实验项目:vga_colorbar实验模块:vga_ctrl学习心得:1.简单驱动设计的流程与方法2.各驱动模块之前的时序匹配。3.模块之间有闭环,牵一发而动全身,所以在分别设计各个模块时要
阿坤不咕
·
2024-02-08 06:59
FPGA
fpga开发
驱动开发
FPGA
_ip_Rom
之后再调用,
仿真
。
哈呀_fpga
·
2024-02-08 06:28
fpga开发
图像处理
信号处理
tcp/ip
网络协议
网络
系统架构
FPGA
_工程_按键控制的基于Rom数码管显示
一信号框图:其中key_filterseg_595_dynamic均为已有模块,直接例化即可使用,rom_8*256模块,调用romip实现。Rom_ctrl模块需要重新编写。波形图:二代码modulekey_fliter#(parameterCNT_MAX=24'd9_999_999(inputwiresys_clk,inputwiresys_rst_n,inputwirekey1,inputw
哈呀_fpga
·
2024-02-08 06:28
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_vga显示
一VGA1.1VGAVGA是视频图像阵列,是一种使用模拟信号进行视频传输的标准协议。1.2VGA接引脚定义VGA分公母两种,RGB显示标准。1.3VGA显示器VGA显示器采用图像扫描的方式进行图像显示,将构成图像的像素点,在行同步信号与场同步信号的同步下,按照从上到下,从左到右的顺序扫描到显示屏上。二VGA时序标准三VGA显示模式
哈呀_fpga
·
2024-02-08 06:28
fpga开发
tcp/ip
网络协议
学习
图像处理
系统架构
FPGA
_时序逻辑_寄存器
二电路开发板:使用
fpga
开发板上key按键与led灯。原理图:key按键按下输出低电平。led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_计数与点灯_计数器
二电路开发板:使用
fpga
开发板上led灯。计数控制led灯在1秒内亮灭,如此反复。原理图:led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
学习
图像处理
fpga
信号处理
系统架构
FPGA
_计数与点灯_奇分频
一理论分频器,分为偶数分频,奇数分频,和计数器非常类似。分频器就是把输入信号频率变成倍数低于输入频率的输出信号。二电路开发板:输出信号输出至开发板拓展io口,使用示波器显示波形,检测信号频率。三信号框图:波形图:四代码moduledivider_six(inputwiresys_clk,inputwiresys_rst_n,outputwireclk_out);reg[2:0]cnt;//定义中间
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
图像处理
学习
信号处理
系统架构
FPGA
_简单工程_流水灯
二开发板:使用
fpga
开发板上led灯。在一定的时间间隔内依次亮起。原理图:led灯低电平控制下处于点亮状态。
哈呀_fpga
·
2024-02-08 06:57
fpga
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_组合逻辑_全加器(层次化设计思想)
功能模块1功能模块1功能模块1二电路开发板:使用
fpga
开发板上key按键与led灯。使用2个按键表示2个输入数据位,1个按键表示进位信号,2个led分别表述
哈呀_fpga
·
2024-02-08 06:27
fpga开发
fpga
学习
图像处理
信号处理
系统架构
FPGA
_简单工程_VGA显示驱动器
一理论使用640*480@60显示模式,将数字信号转换位模拟信号,经由VGA进行显示。使用3GM723,3路高清视频编码芯片。3GM7123编码芯片:该芯片的主要功能是将RGB888的颜色数据转换成模拟的电压信号,然后进入到VGA接口的3个RGB接口。例如RGB888的数据,最后颜色数据就是24位,共有2*24中颜色,当然这种芯片也适用于RGB565,RGB555,RGB444等图像数据类型。二电
哈呀_fpga
·
2024-02-08 06:55
fpga开发
tcp/ip
网络协议
图像处理
fpga
系统架构
STM32/C51开发环境搭建(KeilV5安装)
Keil提供了包括C编译器、宏汇编、链接器、库管理和一个功能强大的
仿真
调试器等在内的完整开发方案,通过一个集成开发环境(μVision)将这些部分组合在一起。
新思维软件
·
2024-02-08 06:10
stm32
嵌入式硬件
单片机
齐活了-OpenHarmony源码浏览,源码编译,
仿真
运行3件套全啦
前言各位小伙伴新年快乐,终于赶在新年之前将3件套凑齐,可以好好的过年了。1.源码浏览和交叉搜索:每小时自动从gitee上同步一下全量代码。2.源码编辑和编译(浏览器集成VSCode),方便上手使用3.qemu镜像在浏览器中直接运行,无需采购开发板,无需安装和部署环境,十分方便。相关使用帮助直接看在线的帮助手册。
冷钦街
·
2024-02-08 03:35
OpenHarmony
FPGA
时钟资源与设计方法——Xilinx(Vivado)
目录1
FPGA
时钟资源2时钟设计方案1
FPGA
时钟资源1.时钟资源包括:时钟布线、时钟缓冲器(BUFG\BUFR\BUFIO)、时钟管理器(MMCM/PLL)。
CWNULT
·
2024-02-08 03:53
fpga开发
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他