E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA初学笔记
Quartus 联合 Modelsim
文章目录Quartus联合Modelsim新建工程仿真已有工程Quartus联合Modelsim这里使用的版本是:QuartusPrime18.1.0.222ProEditionModelsim-INTEL
FPGA
STARTEREDITION10.6d
FPGA的花路
·
2024-01-23 08:09
软件使用
单片机
嵌入式硬件
FPGA
经典书籍分享
推荐一系列
FPGA
开发方面的书,这些书看完的话对你的
FPGA
技能会有很大的帮助。
light6776
·
2024-01-23 07:31
fpga开发
我的创作纪念日
机缘玩过图像缩放都不好意思说自己玩儿过
FPGA
,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。
攻城狮Wayne
·
2024-01-23 07:00
芯片的设计与验证案例
开源项目
嵌入式开发应用案例
fpga开发
不建Vivado工程,也能看Device视图
不建Vivado工程,也能看Device视图在
FPGA
设计与开发中,Device视图和Package视图发挥着重要的作用。
FPGA的花路
·
2024-01-23 06:28
软件使用
#
Vivado
fpga开发
RV1103与
FPGA
通过MIPI CSI-2实现视频传输,实现网络推流
RV1103与
FPGA
通过MIPICSI-2实现视频传输,实现网络推流。
anhuihbo
·
2024-01-23 06:24
RV1103
FPGA
MIPI
fpga开发
RV1103
MIPI
MIPI
CSI-2
VLC
FPGA
高端项目:Xilinx Zynq7020 系列
FPGA
纯verilog图像缩放工程解决方案 提供3套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案本方案在XilinxKintex7系列
FPGA
上的应用本方案在XilinxArtix7
9527华安
·
2024-01-23 06:52
FPGA图像缩放
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
Zynq7020
图像缩放
双线性插值
图像处理
ZYNQ程序固化
这个过程需要启动引导程序(BootLoader)参与,BootLoader会加载
FPGA
配置文件,以及运行在ARM中的软件应用。
暴风雨中的白杨
·
2024-01-23 06:51
zynq
fpga开发
FPGA
之分布式RAM(2)
1)128X1SinglePortDistributedRAM下图中可以看出来,通过2个LUT的组合使用可以串联实现更大深度的分布式RAM.下图中出现了F7BMUX的加入,F7BMUX可以用于LUT输出的选通.原语调用:RAM128XIS#(INIT(128'h00000000000000000000000000000000)//InitialcontentsofRAM)RAM128XIS_ins
行者..................
·
2024-01-23 06:59
FPGA
fpga开发
2021-10-04,日更第二天
昨日总结1.做核酸2.修改ppt昨日任务完成情况1.制定数据需求表(未完成)2.MATLAB生成数据(未完成)3.
FPGA
代码修改(未完成)今日任务完成ASSCCPPT第三次修改周目标·完成进度周目标:
求学者YG
·
2024-01-23 02:47
opencl.dll丢失怎么解决,修复opencl.dll丢失方法
OpenCL是一种开放的、跨平台的并行计算框架,可以在不同的硬件平台上运行,包括CPU、GPU、
FPGA
等。2.opencl.dll作用:opencl.dll提供了一
a555333820
·
2024-01-22 23:39
dll文件丢失
dll修复
windows
1024程序员节
dll
【
FPGA
-DSP】第二期:DSP开发流程【全过程】
目录1.SystemGenerator安装1.1systemgenerator的安装1.1.1vivado安装SystemGenerator1.1.2SystemGenerator配置1.3启动2.
FPGA
-DSP
༜黎明之光༜
·
2024-01-22 20:24
FPGA
fpga开发
学习
Vitis开发一——
FPGA
学习笔记<8>
一.HelloWorld实验在MPSOC开发板上搭建MPSOC嵌入式最小系统,并使用串口打印“HelloWorld”信息。通过本次实验我们将了解MPSOC嵌入式系统的开发流程,熟悉MPSOC嵌入式最小系统的搭建。如上图所示,开发流程大体可以分为6步。其中step1至step4为硬件设计部分,在Vivado软件中实现;step5为软件设计部分,在Vitis软件中实现;step6为功能的验证。复杂的程
switch_swq
·
2024-01-22 20:23
学习笔记
FPGA
fpga开发
学习
笔记
《LabVIEW
FPGA
开发宝典》第9章:利用树莓派Linux RT+
FPGA
PCIe实现国产化RIO
1、引言:神电测控为什么要做支持LabVIEW直接编程的树莓派+PCIe+
FPGA
国产化cRIO(图形化、国产化、定制化、模块化、成本化)在很多嵌入式设备里面,除了
FPGA
外,一般还会存在一个运行实时系统的控制器
神电测控
·
2024-01-22 20:23
编程语言
linux
labview
fpga
pci-e
第一章
FPGA
开发环境安装
FPGA
是什么
FPGA
(FieldProgrammableGateArray,简称
FPGA
),中文名:现场可编程门阵列,一种主要以数字电路为主的集成芯片。
lf282481431
·
2024-01-22 20:49
FPGA开发入门
fpga开发
fpga
运算服务器_一张图了解CPU、GPU、ASIC、
FPGA
性能、功耗效率、灵活性
CPU:中央处理器(CentralProcessingUnit,CPU):通用芯片,主要生产厂家如intel、AMD等,用于PC、服务器等领域。CPU作为通用芯片,可以用来做很多事情,灵活性最高,而性能、功耗效率比较低。GPU:图形处理器(GraphicsProcessingUnit,GPU):最初是专门为图形处理制作的,后来也用于计算,适合执行复杂的数学和几何计算(尤其是并行运算)。相比CPU,
O超哥
·
2024-01-22 18:31
fpga运算服务器
电子工程师的自我修养 - 去耦电容实例
很多人搞ARM,搞DSP,搞
FPGA
,乍一看似乎搞的很高深,但未必有能力为自己的系统提供一套廉价可靠的电源方案。这也是我们国产电子产品功能丰富而性能差的一个主要原因,根源是研发
天 _ 还没亮
·
2024-01-22 16:02
电子工程师的自我修养
STEP
FPGA
平台 - 快速入门
FPGA
并能够陪伴工程师一生的万能数字逻辑模块
STEP小脚丫
FPGA
学习平台是苏州思得普信息科技公司专门针对
FPGA
初学者打造的一款性价比最高、学习门槛最低的学习模块系列。
xiaoshun007~
·
2024-01-22 16:28
电子设计大赛
fpga开发
基于
FPGA
的以太网TCP协议的数据回环实验
主要部分的实现1.tcp_ctrl1.1建立连接1.2关闭连接2.确认应答3.超时重传4.发送仲裁5.数据回环总结前言最近在大佬们的帮助下学习了TCP,并独立实现了TCP的数据回环实验,网上也基本没有
FPGA
jianfanzy
·
2024-01-22 15:03
fpga开发
tcp/ip
tcp
udp
基于光口的以太网 udp 回环实验
文章目录前言一、系统框架整体设计二、系统工程及IP创建三、UDP回环模块修改说明四、接口讲解五、顶层模块设计六、下载验证前言本章实验我们通过网络调试助手发送数据给
FPGA
,
FPGA
通过光口接收数据并将数据使用
C.V-Pupil
·
2024-01-22 15:03
FPGA代码分享
udp
网络
光电模块
sfp
LabVIEW 2023下载安装教程,附安装包和工具,免费使用,无套路获取
前言LabVIEW是一种程序开发环境,提供一种图形化编程方法,可可视化应用程序的各个方面,包括硬件配置、测量数据和调试,同时可以通过
FPGA
数学和分析选板中的NI浮点库链接访问浮点运算功能库,LabVIEW
石用软件
·
2024-01-22 09:00
labview
【GitHub项目推荐--老照片变清晰】【转载】
地址:https://github.com/TencentARC/G
FPGA
N
旅之灵夫
·
2024-01-22 06:36
GitHub项目推荐
github
vivado 接口、端口映射
接口只能在=“
fpga
”类型的<component>中定义。接口部分提供了上所有可用物理接口的列表。部分包含嵌套在其中的一个或多个标记。一个接口是通过使用标记由多个端口定义。
cckkppll
·
2024-01-22 05:35
fpga开发
FPGA
时序分析与时序约束(五)——使用Timing Analyzer进行时序分析与约束
Quartus的安装路径下会自带有例程,通过fir_filter进行学习如何使用TimingAnalyzer进行时序分析与约束。1.1创建时序网表打开fir_filter并进行综合后可通过菜单栏Tool->TimingAnalyzer或工具栏按钮运行TimingAnalyzer。根据前面提到的,时序分析工具需要网表来执行时序分析,因此先创建Post-Map时序网表。在菜单栏Netlist->Cre
STATEABC
·
2024-01-22 05:28
#
FPGA时序分析与约束
fpga开发
FPGA
时序约束
verilog
时序分析
32个
FPGA
开源网站
1.OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。 http://www.opencores.org/polls.cgi/list OpenCoresisaloosecolle
UCASers
·
2024-01-22 03:09
FPGA
数字IC笔试题——门控时钟与控制信号电平、与门门控、或门门控、上升沿门控、下降沿门控
NANDGate或者ANDGate实现的门控时钟,控制信号只能在时钟的低电平处进行跳变;对于用ORGate或者NORGate实现的门控时钟,控制信号只能在时钟的高电平处跳变()A.正确B.错误答案:A
FPGA
FPGA探索者
·
2024-01-22 00:24
实习秋招
FPGA
芯片
fpga开发
fpga
verilog
数字IC
芯片
求职招聘
面试
国产智多晶
FPGA
带Cortex-M3硬核CPU的
FPGA
器件简介
大家好,我是小梅哥,这里给大家介绍国产
FPGA
厂家“西安智多晶”微电子带Cortex-M3硬核CPU的
FPGA
芯片的相关资源。本博客将陆续发表更多国产
FPGA
的开发和使用方法。
小梅哥爱漂流
·
2024-01-21 20:39
国产智多晶FPGA
智多晶
FPGA
小梅哥
国产fpga
Cortex-M3
Alinx ZYNQ 7020 LED调试--in RAM
设置拨码开关为JTAG方式烧写LEDbitstreama.点击“Programdevice”烧录程序到
FPGA
中(重新上电程序就丢失了)b./01_led/led.runs/impl_1/led.bit
Kent Gu
·
2024-01-21 20:37
FPGA
fpga开发
Gowin
FPGA
的使用——GW2A系列rPLL
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档Gowin
FPGA
的使用——GW2A系列rPLL前言原语PLL结构占空比和相移的设置前言使用GUI来配置rpll还是很明了的,这个不需要太多说明就能直接使用了
十年老鸟
·
2024-01-21 14:34
Gowin
FPGA
fpga开发
FPGA
中为什么不能双时钟触发
1双沿触发写法always@(posedgeclkornegedgeclk)beginA<=1’b0;end这种写法是错误的,因为在
FPGA
的内部所有的寄存器只支持单沿采样触发,因此在编写RTL级代码时
CWNULT
·
2024-01-21 14:34
SystemVerilog
Syntax
fpga开发
算力网络调研笔记
而专用芯片,主要是指
FPGA
和ASIC。
FPGA
,是可编程集成电路。它可以通过硬件编程来改变内部芯片的逻辑结构,但软件是深度定制的,执行专门任务。ASIC,
剩下的盛夏~
·
2024-01-21 09:00
其余
网络
fpga开发
汇总阿里云ECS云服务器实例升降配不支持变配的规格列表
InstanceTypes分享:阿里云ECS实例不支持变配的规格族列表ECS实例规格族实例规格大数据型d1、d1ne本地SSD型i1、i2、i2gGPU计算型vgn5i、gn5、gn6iGPU图形加速ga1
FPGA
m0_60783610
·
2024-01-21 06:41
阿里云
ecs
云服务器
Windows系统下阿里云GPU服务器从搭建到tensorflow训练
新建新的虚拟环境1.3在JupyterNotebook中增加kernel1.4删除虚拟环境1.5whl文件安装第三方库2.检查GPU使用Spyder相关操作基本框架阿里云GPU服务器,实例为异构计算GPU/
FPGA
5astill
·
2024-01-21 06:39
tensorflow
gpu
python
cuda
阿里云
什么是JTAG和SWD接口协议,和各类仿真器
现在多数的高级器件都支持JTAG协议,如ARM、DSP、
FPGA
器件等。标准的JTAG接口是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。
在邯郸睡大觉
·
2024-01-21 01:35
STM32
stm32
嵌入式硬件
FPGA
-超声波避障小车(ego1)
基于
FPGA
的超声波避障小车,利用ego1的100HZ时钟,我们可以自己定义不同占空比的PWM来控制电机的转速和舵机的角度,我们可以通过自己写计时器获得超声波来回所需的时间来测量距离,根据距离的远近返回来控制电机的转速以及舵机转动的角度
SRT_WUke
·
2024-01-21 00:15
fpga开发
嵌入式
FPGA
高端项目:Xilinx Artix7 系列
FPGA
纯verilog图像缩放工程解决方案 提供4套工程源码和技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案本方案在XilinxKintex7系列
FPGA
上的应用本方案在国产
FPGA
紫光同创系列上的应用本方案在国产
9527华安
·
2024-01-20 11:03
FPGA图像缩放
菜鸟FPGA图像处理专题
图像处理三件套
fpga开发
图像缩放
图像处理
双线性插值
Artix7
Xilinx
FPGA
之分布RAM(1)
SLICEM资源可以实现分布式RAM。可以实现的RAM类型:单口RAM双端口简单的双端口四端口下表给出了通过1SLICEM中的4个LUT可以实现的RAM类型1.32X2QuadPortDistributedRAM我们介绍过把6输入LUT当作2个5输入LUT使用,在这里,就可以同一个LUT实现数据位宽的增加。对于32X2的4口RAM,如下图所以,代表了输入和输出的数据位宽都是2bit,深度是32.4
行者..................
·
2024-01-20 11:02
fpga开发
【
FPGA
& Verilog】手把手教你实现一个DDS信号发生器
信号发⽣器的设计与实现1.输出波形:⽅波(占空⽐50%)、锯⻮波、三⻆波、脉冲信号(占空⽐连续可调)、正弦波、任意波等2.输出频率:100KHz3.波形选择:使⽤拨码开关选择思路:使用
FPGA
搭建信号发生器
去追远风
·
2024-01-20 09:52
FPGA学习记录
fpga开发
【
FPGA
& Verilog】使用教程 3-8译码器(原理图输⼊设计)
实验一:3-8译码器(原理图输⼊设计)⼀:实验⽬的1.了解3-8译码器的电路原理,掌握组合逻辑电路的设计⽅法2.掌握QuartusII软件原理图输⼊设计的流程⼆:实验内容2.1设计输⼊1.将3-8译码器A、B、C端作为输⼊,Y作为输出。2.其余引脚按照3-8译码器功能要求连接。2.2电路仿真1.激励⽂件的输⼊包含A、B、C的8种状态2.功能仿真三:实验报告1.给出3-8译码器的真值表:2.实验步骤
去追远风
·
2024-01-20 09:52
FPGA学习记录
fpga开发
通过EMIF接口实现
FPGA
与DSP的高速连接(方法)
FPGA
和DSP通过EMIF(ExternalMemoryInterface)接口连接是一种常见的高速数据通信方式。
AigcFox
·
2024-01-20 01:19
fpga开发
基于
FPGA
实现通信系统:Verilog与HLS的选择与应用
基于
FPGA
实现通信系统通常涉及使用硬件描述语言(HDL)来定义硬件电路的行为。Verilog是一种常用的HDL,适用于在
FPGA
上实现数字通信系统。
AigcFox
·
2024-01-20 01:19
fpga开发
FPGA
时序分析与时序约束(四)——时序例外约束
目录一、时序例外约束1.1为什么需要时序例外约束1.2时序例外约束分类二、多周期约束2.1多周期约束语法2.2同频同相时钟的多周期约束2.3同频异相时钟的多周期约束2.4慢时钟域到快时钟域的多周期约束2.5快时钟域到慢时钟域的多周期约束三、虚假路径约束四、最大/最小延时约束一、时序例外约束1.1为什么需要时序例外约束在STA中时序分析工具默认的时序检查方式可能与实际情况不吻合,此时就需要额外增加一
STATEABC
·
2024-01-20 01:48
#
FPGA时序分析与约束
fpga开发
FPGA
verilog
时序分析
时序约束
vivado RTL运行方法检查、分析方法报告、报告DRC
运行方法检查VivadoDesignSuite提供基于超快设计的自动化方法检查使用“报告方法论”命令的
FPGA
和SoC(UG949)方法论指南。
cckkppll
·
2024-01-19 22:42
fpga开发
vivado 调试设计
调试设计概述
FPGA
设计的调试是一个多步骤的迭代过程。
cckkppll
·
2024-01-19 22:42
fpga开发
基于
FPGA
的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1双边滤波数学模型4.2双边滤波的特性4.3
FPGA
实现架构5.算法完整程序工程1.算法运行效果图预览将
FPGA
数据导入到
简简单单做算法
·
2024-01-19 20:54
Verilog算法开发
#
图像算法
fpga开发
图像双边滤波
verilog
AI 内容分享(七):加速计算,为何会成为 AI 时代的计算力“新宠”
目录什么是加速计算加速计算解决方案硬件GPU应用型专用集成电路ASIC现场可编程逻辑门阵列
FPGA
软件CUDAOpenCL网络加速计算应用场景生成式AI加快训练时间处理大型数据集创建复杂模型实时功能高效的计算梯度
之乎者也·
·
2024-01-19 17:51
AI(人工智能)
内容分享
人工智能
FPGA
按钮消抖实验
本章利用
FPGA
内部来设计消抖,即采取软件消抖。按键的机械特性,决定着按键的抖动时间,一般抖动时间在5ms~10ms。消抖,也意味着,每次在按键闭合或松开期间,跳过
QYH2023
·
2024-01-19 13:56
fpga开发
FPGA
引脚物理电平(内部资源,Select IO)-认知2
引脚电平TheSelectIOpinscanbeconfiguredtovariousI/Ostandards,bothsingle-endedanddifferential.•Single-endedI/Ostandards(e.g.,LVCMOS,LVTTL,HSTL,PCI,andSSTL)•DifferentialI/Ostandards(e.g.,LVDS,Mini_LVDS,RSDS,
Kent Gu
·
2024-01-19 13:25
FPGA
fpga开发
FPGA
物理引脚,原理(Pacakge and pinout)-认知3
画
FPGA
芯片引脚封装图(原理),第一是参考开发板(根据一下描述了解总览),第二是研究Datasheet.ASCIIPinoutFileZynq-7000AllProgrammableSoCPackagingandPinout
Kent Gu
·
2024-01-19 13:25
FPGA
fpga开发
FPGA
多路分频器实验
1概述在
FPGA
中,时钟分频是经常用到的。本节课讲解2分频、3分频、4分频和8分频的Verilog实现并且学习generate语法功能的应。
QYH2023
·
2024-01-19 13:22
fpga开发
FPGA
时序分析与时序约束(Vivado)
FPGA
时序分析与时序约束(Vivado)(1)内部资源(2)传输模型分析(寄存器到寄存器)(3)时序约束操作1约束主时钟2约束衍生时钟3设置时钟组(4)查看报告(1)内部资源后缀L的这个单元中,会生成锁存器查看布线定位线路
云影点灯大师
·
2024-01-19 13:40
FPGA
fpga开发
时序分析与约束
上一页
6
7
8
9
10
11
12
13
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他