E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA零基础学习系列
【陈珂
零基础
写作训练营】课程笔记(八)
如何轻松做出和大号一样的公众号排版一、排版的目的1、公众号排版并不是为了让读者觉得你的排版好美好文艺,而是为了帮助读者更轻松的读完你的文章,更容易理解你的文章,从而增加互动数(点赞、评论、分享等);2、如果排版很有特色,能够让读者一个排版就知道你的号,那更赞,那说明你的公众号已经形成了自己的风格。二、排版软件1、建议直接使用微信公众号自带编辑器,如果想功能再丰富些,可以给浏览器安装“新媒体管家”插
海王星_清
·
2024-02-19 22:53
零基础
搭建 Kubernetes 集群
零基础
搭建Kubernetes集群1、简介在数字化时代,容器技术已经变成了软件开发和部署的标准,而在众多容器管理工具中,Kubernetes(简称为K8s)凭借其高效的资源管理、弹性伸缩和自我修复的能力
小郑说编程i
·
2024-02-19 22:45
Kubernetes
kubernetes
容器
云原生
零基础
学鸿蒙编程-UI控件_DirectionalLayout
什么是DirectionalLayoutDirectionalLayout又称方向布局,是鸿蒙开发中几个常用的布局之一,使用频率较高,而且非常简单.布局内的控件依次排列,支持横向或纵向排列.基础样例1.纵向排列效果图代码代码说明:设置ohos:orientation为vertical,展示方向变成纵向DirectionalLayout里面包括了三个显示文本的Text.2.横向排列效果图代码代码说明
蓝不蓝编程
·
2024-02-19 22:18
pyjwt,一个强大的 Python JWT解析校验库!
点击跳转到网站
零基础
入门的AI学习网站~。目录编辑前言什么是PyJWT?
漫走云雾
·
2024-02-19 22:18
python
开发语言
Python Selenium实现自动化测试及Chrome驱动使用
点击跳转到网站
零基础
入门的AI学习网站~。
漫走云雾
·
2024-02-19 22:18
python
selenium
chrome
oauthlib,一个强大的 Python 身份校验库!
点击跳转到网站
零基础
入门的AI学习网站~。目录编辑前言什么是OAuthLib?
漫走云雾
·
2024-02-19 22:18
python
开发语言
oauth
moviepy,一个超酷的 Python 视频处理库!
点击跳转到网站
零基础
入门的AI学习网站~。前言大家好,今天为大家分享一个超酷的Python库-moviepy。
漫走云雾
·
2024-02-19 22:14
python
音视频
开发语言
零基础
,水彩
今天的画完全是凭感觉这不是临摹第一次创作了一副水彩画虽然比较简单但是自我感觉还可以哈哈,还有晚上这颜色根本照不出来怎么调也不行,原画颜色起的比较淡所以照不出来凑活看吧还有呀欢迎支持我的公众号每天有素材更新,也有福利呀微信公众号:huixiacos图片发自App
努力的夏小花
·
2024-02-19 21:22
【经验】STM32的一些细节
我的设计本意是:使用定时器T3以100us的周期来定时发送命令给
FPGA
。由于编码器出结果的最长时间为51us。因此,希望PWM中断要滞后于T3约60us。
梓德原
·
2024-02-19 20:50
fpga开发
单片机
stm32
物联网
嵌入式硬件
FPGA
中一些基本概念原理的区分
一、wire型变量与reg变量在Verilog中,wire和reg是两种不同类型的变量,它们有着不同的特性和用途1.1wire变量wire变量用于连接模块中的输入、输出以及内部信号线。它主要用于表示连续赋值的逻辑连接,类似于硬件电路中的导线。wire变量不能在always块或initial块中赋值,它们只能通过连续赋值“assign”语句连接到其他信号,1.2reg变量它主要用于表示时序逻辑中的寄
长安er
·
2024-02-19 19:37
fpga开发
AMD
FPGA
设计优化宝典笔记(5)低频全局复位与高扇出
亚军老师的这本书《AMD
FPGA
设计优化宝典》,他主要讲了两个东西:第一个东西是代码的良好风格;第二个是设计收敛等的本质。
徐丹FPGA之路
·
2024-02-19 19:36
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(11)
平时在
FPGA
群聊等积累的
FPGA
知识点,第11期:51可以把dcp文件封装到自己ip里吗?解释:不可以52fifo的异步复位要做异步复位同步释放吗?
徐丹FPGA之路
·
2024-02-19 19:06
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(6)
平时在
FPGA
群聊等积累的
FPGA
知识点,第六期:1万兆网接口,发三十万包,会出现掉几包的情况,为什么?原因:没做时钟约束,万兆网接口的实现,本质上都是高速serdes,用IP的话,IP会自带约束。
徐丹FPGA之路
·
2024-02-19 19:05
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(8)
平时在
FPGA
群聊等积累的
FPGA
知识点,第八期:21FFTIP核有遇到过FFTIP核测量频率不准确的问题吗?大部分情况下都是准的,偶尔偏差比较大,IP核输入的数据用matlab计算出的频率是对的。
徐丹FPGA之路
·
2024-02-19 19:05
FPGA
fpga开发
笔记
平时积累的
FPGA
知识点(9)
平时在
FPGA
群聊等积累的
FPGA
知识点,第9期:31ldpc的license是什么?
徐丹FPGA之路
·
2024-02-19 19:05
FPGA
fpga开发
笔记
基于飞腾ARM+
FPGA
国产化计算模块联合解决方案
联合解决方案概述随着特殊领域电子信息系统对自主创新需求的日益提升,需不断开展国产抗恶劣环境计算整机及模块产品的研制和升级。特殊领域电子信息系统的自主创新,是指依靠自身技术手段和安全机制,实现信息系统从硬件到软件的自主研发设计、生产、升级、维护的全程可控,其中特殊领域抗恶劣环境计算模块产品的自主创新是其中的重要组成部分。抗恶劣环境计算模块产品的自主研制,不仅要求处理器子系统的自主创新,还要求外围接口
深圳信迈科技DSP+ARM+FPGA
·
2024-02-19 19:34
飞腾+FPGA
网络
FPGA
转行ISP的探索之一:行业概览
ISP的行业位置最近看到一个分析,说
FPGA
的从业者将来转向ISP(ImageSignalProcess图像信号处理)是个不错的选择,可以适应智能汽车、AI等领域。
徐丹FPGA之路
·
2024-02-19 19:32
FPGA
异构计算
fpga开发
接口隔离原则
算法
FPGA
转行ISP的探索之二:技术路线和概念
ISP领域的概念1相机方面的概念1)DENOISE,图像去噪图像噪声按噪声与信号的关系可分为加性噪声和乘性噪声;按照产生原因可分为外部噪声和内部噪声;按照统计特性可分为平稳噪声和非平稳噪声;平稳噪声基于统计后的概率密度函数又可以分为:高斯噪声、泊松噪声、脉冲噪声、瑞利噪声。图像去噪的算法一般是滤波,比如空域滤波,变换域滤波,机器学习方法等,经常是用OpenCV的代码来写。2)CONTRAST,对比
徐丹FPGA之路
·
2024-02-19 19:32
FPGA
异构计算
算法
fpga开发
接口隔离原则
算法
“全栈2019”Java多线程第三十三章:await与signal/signalAll
难度初级学习时间10分钟适合人群
零基础
开发语言Java开发环境JDKv11IntelliJIDEAv2018.3文章原文链接“全栈2019”Java多线程第三十三章:await与signal/signalAll
人人都是程序员
·
2024-02-19 19:51
基于
FPGA
的ECG信号滤波与心率计算verilog实现,包含testbench
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述4.1ECG信号的特点与噪声4.2
FPGA
在ECG信号处理中的应用4.3ECG信号滤波原理4.4心率计算原理4.5
FPGA
在
简简单单做算法
·
2024-02-19 19:07
Verilog算法开发
#
通信工程
fpga开发
ECG信号
滤波
心率计算
Python背记手册 百度网盘,python背记手册pdf百度云
清华大佬为
零基础
小白编写的python背记手册,PDF已经打包完成,留言学习私我获取。
www55597
·
2024-02-19 18:28
python
Rust-知多少?
总结前言Rust
学习系列
,记录一些rust使用小技巧1.使用下划线开头忽略未使用的变量如果你创建了一个变量却不在任何地方使用它,Rust通常会给你一个警告。
TE-茶叶蛋
·
2024-02-19 16:44
Rust
rust
开发语言
后端
Rust 原生类型
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言一、标量类型(scalartype)二、复合类型(compoundtype)总结前言Rust
学习系列
,rust中的原生类型一、
TE-茶叶蛋
·
2024-02-19 16:13
Rust
rust
开发语言
后端
Rust-所有权(ownership)
文章目录前言一、管理计算机内存的方式所有权规则二、Rust中的moveCopytrait三、Rust中的clone总结前言Rust入门
学习系列
-Rust的核心功能(之一)是所有权(ownership)。
TE-茶叶蛋
·
2024-02-19 16:10
Rust
rust
开发语言
后端
Java
零基础
到传奇的必经之路,你准备好了吗?
基础篇01面向对象→什么是面向对象面向对象、面向过程面向对象的三大基本特征和五大基本原则→平台无关性Java如何实现的平台无关JVM还支持哪些语言(Kotlin、Groovy、JRuby、Jython、Scala)→值传递值传递、引用传递为什么说Java中只有值传递→封装、继承、多态什么是多态、方法重写与重载Java的继承与实现构造函数与默认构造函数类变量、成员变量和局部变量成员变量和方法作用域0
「已注销」
·
2024-02-19 16:50
java
开发语言
后端
程序人生
架构
199 Ami 第六天作业 #裂变增长实验室#
接上条的【选品】1、
零基础
也能学的法式西点2、美厨娘的快手菜3、一人食系列菜谱4、每天为你做早饭不重样5、适合上班族的爱心便当正好今天从自己制作海报到实操小裂变用了这个品类,贴出来如下:小裂变的尺寸真的很变态
Ami是学霸
·
2024-02-19 16:09
小白如何学鸿蒙开发?
随着鸿蒙生态的不断完善、壮大,学习鸿蒙开发技术不仅对IT专业人士来说是一个前沿技术探索,对于一些
零基础
的学习者而言,更是一次职业转向和技能提升的绝佳机会。为什么学习鸿蒙?鸿蒙开发“钱”景如何?
OpenHarmony_小贾
·
2024-02-19 15:41
HarmonyOS
OpenHarmony
移动开发
harmonyos
华为
鸿蒙开发
移动开发
架构
fpga
与lvds
低压差分信号LVDS(LowVoltageDifferentialSigna1)是由ANSI/TIA/EIA-644—1995定义的用于高速数据传输的物理层接口标准。它具有超高速(1.4Gb/s)、低功耗及低电磁辐射的特性,是在铜介质上实现千兆位级高速通信的优选方案;可用于服务器、可堆垒集线器、无线基站、ATM交换机及高分辨率显示等等,也可用于通用通信系统的设计。BLVDS(BusLVDS)是LV
fpga和matlab
·
2024-02-19 13:37
FPGA
板块10:FPGA接口开发
LVDS
Xilinx
fpga
实现LVDS高速ADC接口
FPGA
的selecteIO非常强大,支持各种IO接口标准,电压电流都可以配置。其接口速率可以达到几百M甚至上千M。使用lvds来接收高速ADC产生的数据会很方便。
Hack电子
·
2024-02-19 13:05
深度学习
人工智能
机器学习
stm32
python
LVDS高速ADC接口, xilinx
FPGA
实现
FPGA
的selecteIO非常强大,支持各种IO接口标准,电压电流都可以配置。其接口速率可以达到几百M甚至上千M。使用lvds来接收高速ADC产生的数据会很方便。
Hack电子
·
2024-02-19 13:05
fpga开发
FPGA
高速接口(LVDS)
目前
FPGA
开发板资料中涉及LVDS通信的方案并不多,但是LVDS实际上有大量的应用,特别是在高速ADC,高分辨率摄像头,液晶屏显示技术等应用领域。所以掌握
LEEE@FPGA
·
2024-02-19 13:01
FPGA高速接口开发
fpga开发
LVDS
政安晨:【完全
零基础
】认知人工智能(一)【超级简单】的【机器学习神经网络】 —— 预测机
不要怕它,伙计们,咱们以这个小系列文章
零基础
入门。(这个系列的文章仅需要您稍微听说过一点点编程语言即可,比如Python)如果是对IT这个产业了解不深的小伙伴,可以先快速浏览一下我的这两篇文章
政安晨
·
2024-02-19 13:26
政安晨的机器学习笔记
政安晨的人工智能笔记
人工智能
神经网络
深度学习
机器学习
原理
超级简单
零基础
2024HVV | 12款开源渗透测试工具(非常详细)
零基础
入门到精通,收藏这一篇就够了
回顾过去,黑客入侵异常困难,需要大量手动操作。然而,如今,一套自动化测试工具让渗透测试人员变身“半机械人”,能够比以往任何时候都更轻松地完成更多测试。以下12款开源渗透测试工具,可以帮助渗透测试人员更快、更好、更智能地完成工作。AutoFunktAutoFunkt是一个Python脚本,用于从CobaltStrike可扩展的C2配置文件中自动创建无服务器云重定向器。传送门:https://gith
网络安全大白
·
2024-02-19 12:44
网络安全
黑客
程序员
开源
网络安全
安全
系统安全
WiFi网络安全(非常详细)
零基础
入门到精通,收藏这一篇就够了
没有WIFI我活不下去orzWIFI简介与发展历史简介如今现在几乎所有的智能手机、平板电脑和笔记本电脑都具备WiFi接入功能WiFi全称WirelessFidelity,又称为802.11b标准。WirelessFidelity翻译过来是无线保真,其中保真是指要求在无线网络中可靠地传输数据WiFi的定义:一种把有线上网的方式转变成无线上网方式的技术名词解释在后续学习WiFi安全的过程中,有一些名词
网络安全大白
·
2024-02-19 12:43
网络安全
黑客
程序员
web安全
安全
小白学安全--web安全入门(非常详细)
零基础
入门到精通,收藏这一篇就够了
作为一个从知道创与到自建安全团队的资深白帽子,一路也是从不止所谓的web小白历经磨难成长起来的我,给现在正在准备学习web安全的同学一些建议。在我认为,渗透安全的范围其实要学习的东西很广泛的,间接的相当于你要是一个前端工程师,也要是一个后端工程师(其中就包含主流的php,JAVA,python等),如果学习移动端安全,你还要是一个出色的安卓工程师,而网络安全又细分为很多方向,比如系统安全、移动安全
网络安全大白
·
2024-02-19 12:43
网络安全
黑客
程序员
安全
web安全
政安晨:【完全
零基础
】认知人工智能(二)【超级简单】的【机器学习神经网络】—— 底层算法
如果小伙伴第一次看到这篇文章,可以先浏览一下我这个系列的上一篇文章:政安晨:【完全
零基础
】认知人工智能(一)【超级简单】的【机器学习神经网络】——预测机https://blog.csdn.net/snowdenkeke
政安晨
·
2024-02-19 12:09
政安晨的机器学习笔记
政安晨的人工智能笔记
人工智能
神经网络
深度学习
神经元底层算法
机器学习
掌握视频剪辑技能辽宁博学优晨教育科技有限公司的培训之路
其视频剪辑培训课程设置全面,内容丰富,旨在帮助学员从
零基础
开始,逐步掌握视频剪辑的核心技能。课程内容包括但不限于:视频剪辑基础知识、软件操作、剪辑技巧、音效添加、特效制
boxueyouchen
·
2024-02-19 12:22
科技
【Three.js】前端从零开始学习 threejs:创建第一个 threejs3D 页面
课程和学习大纲对应的课程在这里:Threejs教程、2023最新最全最详细Threejs教程、
零基础
Threejs最详细教程(已完结)学习知识要点思维导图:官网和文档的使用three.js官网如果无法访问
努力挣钱的小鑫
·
2024-02-19 12:14
Web3d
前端
javascript
学习
通过eeprom验证
FPGA
实现的单字节/页读写IIC接口时序
1、概括 前文设计基于
FPGA
的IIC接口模块,本文将使用eeprom来验证该模块的设计。
电路_fpga
·
2024-02-19 10:00
FPGA基础模块
FPGA
基本原理
fpga开发
FPGA
中的模块调用与例化
半加器模块2.2全加器模块三、参数定义关键词与整数型寄存器3.1参数定义关键词parameter3.2局部参数定义关键词localparam3.3整数型寄存器integer四、总结一、模块调用与实例化在
FPGA
长安er
·
2024-02-19 10:45
fpga开发
FPGA
之移位寄存器
SLICEM中的LUT可以配置为32位移位寄存器,而无需使用slice中可用的触发器。以这种方式使用,每个LUT可以将串行数据延迟1到32个时钟周期。移入D(DI1LUT引脚)和移出Q31(MC31LUT引脚)线路将LUT级联,以形成更大的移位寄存器。因此,SLICEM中的四个LUT被级联以产生高达128个时钟周期的延迟。32位移位寄存器调用原语:SRLC32E#(.INIT(32h0000000
行者..................
·
2024-02-19 10:12
fpga开发
06 分频器设计
分频器简介实现分频一般有两种方法,一种方法是直接使用PLL进行分频,比如在
FPGA
或者ASIC设计中,都可以直接使用PLL进行分频。
lf282481431
·
2024-02-19 10:41
FPGA开发入门
fpga开发
FPGA
行业会议与展会的调研
调研
FPGA
的行业、产业的会议、展会、峰会、论坛等,针对全行业的、规模大的比较少,只有一个是
FPGA
生态峰会,它属于深圳国际电子展(ELEXCON)2022下面的一个论坛:“嵌入式与AIoT产业论坛”之下的
徐丹FPGA之路
·
2024-02-19 10:07
FPGA
fpga开发
马上就要2024年了,Flutter还值得学习吗?
如果是
零基础
想进入移动端开发的话,那么还是建议选择一种原生开发来学习,Flutter只是作为技术储备的扩充。对于我个人来说,需要最小的学习成本,最大限度地扩展我的技术覆盖范围。
datian1234
·
2024-02-19 10:07
flutter
学习
android
【PCIE709-F】基于复旦微JFM7VX690T80
FPGA
的全国产化8通道光纤双FMC接口数据处理平台
板卡概述PCIE709-F是一款基于上海复旦微电子的28nm7系列
FPGA
JFM7VX690T80的全国产化8通道光纤双FMC接口数据预处理平台,该板卡采用复旦微的高性能7系列
FPGA
作为实时处理器,实现
北京青翼科技
·
2024-02-19 10:05
fpga开发
FPGA
图像算法实现——Canny边缘检测
1Canny边缘检测原理概述相关博文:https://www.cnblogs.com/techyan1990/p/7291771.htmlhttps://www.cnblogs.com/mmmmc/p/10524640.htmlhttps://www.cnblogs.com/sdu20112013/p/11614059.htmlhttps://blog.csdn.net/weixin_406478
MmikerR
·
2024-02-19 10:32
#
图像处理
fpga
基于
FPGA
的Bayer转RGB算法实现
1概述Bayer转RGB在图像处理中被称为去马赛克(Demosaic),是机器视觉ISP流程中的一个基础且重要的算法,主要完成彩色图像传感器原始的Bayer格式图像到RGB格式图像的转换。关于Bayer图像的相关概念和知识,本文不作介绍。常见知识点以及各种Bayer转RGB算法的介绍网上有很多博文可以参考学习:https://www.cnblogs.com/qiqibaby/p/5267566.h
MmikerR
·
2024-02-19 10:32
#
图像处理
matlab
计算机视觉
fpga开发
图像处理
2维离散余弦变换(DCT)
FPGA
快速实现方法
在
FPGA
实现中,都是采用拆成2个一维DCT的方式进行计算。因此,2维DCT便拆分为2次行、列方向的一维DCT变换,在
FPGA
中只需要实现1维DCT变换,然后复用2次即可。
MmikerR
·
2024-02-19 10:01
#
图像处理
fpga
dct
FPGA
图像算法实现——卷积、窗口运算之滑动窗口模块设计
这些基于图像滑动窗口的运算非常适合在
FPGA
中进行流水线实时高效处理,也是
FPGA
图像算法实现的一个热点。其中,最基础的工作就是在
FPGA
中设计一个滑动窗口模块。
MmikerR
·
2024-02-19 10:01
#
图像处理
fpga
图像处理
fpga图像处理
机器视觉
滑动窗口
白话微机:8.解释
FPGA
以及一些考研面试问题
一.前言(更新世界观)在“微机世界”,普通的城市(单片机)里,人又有一个别的名字叫做“数据”,人有0有1;人们也有住房,这些住房在这个世界叫做“存储器”;地上有路,这些路叫做“数据总线”,交通系统则统称为总线;这里也有行政部门,比如公安局之类的,又有个名字叫“寄存器”;有中央政府,政府又叫做“中央处理器(CPU)”,这里也会发生的一些自然灾害(内部中断)和人为活动(外部中断),I/O接口是城市(单
nnerddboy
·
2024-02-19 10:55
微机世界
fpga开发
嵌入式硬件
单片机
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他