E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Quartus总线
STM32F407 CAN参数配置 250Kbps
本篇CAN参数适用芯片型号:STM32F407xx系统时钟:168MHz,CAN挂载
总线
APB1为42M波特率:250Kpbs引脚使用:TX_PB9,RX_PB8;修改为PA11+PA12后,参数不变。
【 STM32开发 】
·
2024-02-06 02:27
【HAL】
STM32
CubeMX
教程
单片机
嵌入式硬件
STM32F407 CAN 静默回环模式 配置
CAN静默回环模式【Silent_LoopBack】自发自收,这种方式作“热自检”使用,即自我检查,不干扰
总线
,也不受
总线
干扰.发送:发出的数据,只会传输到自己的输入端,不会影响
总线
.接收:只能接收到自己发出的数据
【 STM32开发 】
·
2024-02-06 02:27
【HAL】
STM32
CubeMX
教程
单片机
嵌入式硬件
STM32F407 CAN参数配置 1Mbps
本篇CAN参数适用芯片型号:STM32F407xx系统时钟:168MHz,CAN挂载
总线
APB1为42M波特率:1Mpbs引脚使用:TX_PB9,RX_PB8;修改为PA11+PA12后,参数不变。
【 STM32开发 】
·
2024-02-06 02:55
【HAL】
STM32
CubeMX
教程
单片机
嵌入式硬件
RCC——使用HSE/HSI配置时钟
设置AHB分频因子(决定HCLK等于多少)、设置APB2分频因子(决定PCLK2等于多少)、设置APB1分频因子(决定PCLK1等于多少)、设置各个外设的分频因子;控制AHB、APB2和APB1这三条
总线
时钟的开启
语文同步练习
·
2024-02-06 01:57
STM32
HAL库
单片机
嵌入式硬件
RS485协议详解RS485与RS232优缺点比较
并且485采用差分的传输方式,与差分对应的是单端传输方式,并且允许多个驱动器和接收器挂在
总线
上,其中每个驱动器都能脱离
总线
!2、单端传输、差分传输单端传输:在传输过程中,我们使用一根导线,在这根导线
Coder-LiyG
·
2024-02-05 23:29
网络
小林Coding_操作系统_读书笔记
一、硬件结构1.CPU是如何执行的冯诺依曼模型:中央处理器(CPU)、内存、输入设备、输出设备、
总线
CPU中:寄存器(程序计数器、通用暂存器、指令暂存器),控制单元(控制CPU工作),逻辑运算单元(运算
WISHMELUCK1'
·
2024-02-05 21:06
linux
c++
学习
一文彻底搞懂MVC MVP MVVM 架构模式(Android)
除此之外还有分层模式,客户端-服务器模式(CS模式),主从模式,管道过滤器模式,事件
总线
模式等等。这篇文章还是具体分析MVC,MVP,MVVM这三种架构模式。
高、远
·
2024-02-05 17:03
Android
网络
java
android
安卓
编程语言
YY调音台——直播人士喜爱的工具
软件安装包大小比对它具有优雅的单窗口环境,界面简洁优雅,模块可以轻松拖放,具有单声道、立体声、效果轨、输出轨、辅助
总线
和输出汇总等功能,适用于不同场景。
momo_studio
·
2024-02-05 16:24
YY调音台
音频
LabVIEW与EtherCAT实现风洞安全联锁及状态监测
介绍了一套基于EtherCAT
总线
技术和LabVIEW软件开发的风洞安全联锁及状态监测系统。
LabVIEW开发
·
2024-02-05 14:40
LabVIEW开发案例
labview
LabVIEW
LabVIEW开发
LabVIEW编程
风洞
linux lspci信息 详解_Linux硬件管理命令--lspci命令详解
命令说明:lspci是一个用来显示系统中所有PCI
总线
设备或连接到该
总线
上的所有设备的工具参数:-v使得lspci以冗余模式显示所有设备的详细信息。
18861287990
·
2024-02-05 14:39
linux
lspci信息
详解
16-Verilog实现二线制I2C CMOS串行EEPROM的读写操作
Verilog实现二线制I2CCMOS串行EEPROM的读写操作1,二线制I2CCMOS串行EEPROM的简单介绍2,I2C
总线
特征介绍3,二线制I2C、CMOS串行EEPROM的读写操作4,EEPROM
向兴
·
2024-02-05 12:14
Verilog数字系统设计教程
数字芯片Verilog设计
FPGA开发
Quartus
13.0使用编译下载:添加引脚:#----------------LED----------------#set_location_assignmentPIN_K2-toled_out[11
Kyro Qu
·
2024-02-05 11:03
FPGA
fpga开发
platform tree架构下i2c应用实例(HS3003)
目录概述1探究platformtree下的i2c1.1platformtree下的i2c驱动1.2查看i2c
总线
下的设备1.3使用命令读写设备寄存器2认识HS30032.1HS3003特性2.2HS3003
mftang
·
2024-02-05 10:05
芯片驱动分析
linux
驱动开发
MCU
linux
驱动开发
架构
嵌入式硬件
无线鼠标反应慢卡顿
最后徐终于痛定思痛终于一劳永逸(大概)的解决了这个问题(win10亲测有效):此电脑右键–>管理–>设备管理器–>点通用串行
总线
前面的小>展开–>USB根集线器右键–>属性–>电源管理–>取消选中允许
我不是彭于晏灬
·
2024-02-05 08:10
计算机外设
5个.NET开源且强大的快速开发框架(帮助你提高生产效率)
集成统一认证授权、事件
总线
、数据验证、分布式雪花Id、分布式缓存、分布式事务、IP限流、性能分析、集成测试、健康检
追逐时光者
·
2024-02-05 04:23
.NET
.NET
Core
开源项目
开源
.net
c#
.netcore
FPGA学习笔记_
Quartus
II_In system sources and probes editor(ISSP)调试工具的使用
FPGA学习笔记
Quartus
IIprimeStandardEdition—Insystemsourcesandprobeseditor(ISSP)调试工具的使用
Quartus
II的老版本跟新版本的Insystemsourcesandprobeseditor
GloriaHuo
·
2024-02-05 01:47
FPGA学习笔记
fpga/cpld
Quartus
IP 之mif与hex文件创建与使用
一、mif与hex概述ROMIP的数据需要满足断电不丢失的要求,ROMIP数据的文件格式一般有三种文件格式:.mif、.hex、.coe,Xilinx与IntelAltera支持的ROMIP数据文件格式如下:Xilinx与Altera支持的ROM文件格式Alterahex、mifAM(助记)Xilinxhex、coeXC(助记).hex、.coe格式一般是用于Xilinx版本,.mif、.hex格
GBXLUO
·
2024-02-05 01:16
Quartus
IP系列
FPGA
mif_hex
ROM
Quartus
IP学习之ISSP(In-System Sources & Probes)
一、ISSPIP概要:ISSP:In-SystemSources&ProbesIntelFPGAIP作用:分为In-SystemSources与In-SystemProbesn-SystemSources,输入端,等价于拨码开关,通过输入板载FPGA上的拨码开关状态改变FPGA内部功能In-SystemProbes,输出端,等价于LED灯仔,通常通过肉眼观察LED亮灭判断程序运行状态,如果没有设计
GBXLUO
·
2024-02-05 01:45
FPGA
Quartus
IP系列
fpga开发
ISSP
【工作周志】240129-240204
AdvancedMicrocontrollerBusArchitecture)AXI(AdvancedeXtensibleInterface)ARM公司提出,AMBA3.0协议中重要组成部分,是一种面向高性能、高带宽、低延迟的片内
总线
茶茶酱和FPGA
·
2024-02-04 22:51
工作记录
6个.NET开源且强大的快速开发框架(帮助你提高生产效率)
集成统一认证授权、事件
总线
、数据验证、分布式雪花Id、分布式缓存、分布式事务、IP限流、性能分析、集成测试、健康检
液态不合群
·
2024-02-04 21:47
开源
信息可视化
数据库
python
wpf
单片机学习笔记——51单片机引脚功能
单片机的基本组成单片机包括一个8位的微处理器(CPU),CPU共有八个输入,三个内中断,两个外中断,两个频率基准源信号,一个内部
总线
信号。
Nosery
·
2024-02-04 21:16
单片机
单片机
51单片机
嵌入式硬件
嵌入式】基于STC89C52RC的51单片机学习(十二)——IIC协议
一、概述IIC(Inter-IntegratedCircuit)集成电路
总线
IIC串行
总线
一般有两跟信号线,一根是双向的数据线SDA,另一根是时钟线SCL,其时钟信号由主控器件产生。
qq_51392613
·
2024-02-04 21:43
51单片机
学习
嵌入式硬件
CAN学习——基于GD32F470
CAN是ControllerAreaNetwork(控制器局域网
总线
)的缩写,是ISO国际标准化的串行通信协议。
關閉太陽
·
2024-02-04 20:51
学习
GD32F4-
总线
与外设框架地址映射
GD32F4系列MCU采用Arm®Cortex®-M4内核,处理器主频高达240MHz,GD32F4系列具有丰富的外设资源特性,可提供多达4个USART和4个UART,3个I2C,6个SPI,2个I2S,2个CAN2.0B、1个SDIO接口、1个10/100M以太网控制器,并支持USB2.0FS和HS通信。还配备了3个采样率高达2.6MSPS的12位高速ADC和2个12位DAC。ArmCortex
嵌入式小宁
·
2024-02-04 20:20
单片机
GD32 can发送报no mailbox 故障
1、问题描述在使用GD32can通信时,发现如果can线断开了,再把can线连上,用can分析仪监测不到
总线
数据,调试后发现can发送没有成功,通过串口打印出错误,显示是没有邮箱。
NULL_1969
·
2024-02-04 20:49
单片机
stm32
嵌入式硬件
GD32
can
《低功耗方法学》翻译——第七章:功率门控示例
SALT芯片用90纳秒工艺技术实现,包含ARM处理器,AMBA
总线
以及对应的外设,新思科技(Synoposys)的USBOTG数字核和物理层PHY。ARM核与USB核独立电源门控。
在路上-正出发
·
2024-02-04 19:54
低功耗方法学(Soc)
低功耗
SOC设计
芯片设计
SOC
IC设计
《低功耗方法学》翻译——第八章:低功耗IP设计
本章从复杂IP设计工程师的角度来描述低功耗设计,如处理器、DSP、USB、PCIExpress和
总线
基础架构。到目前为止,我们已经假设IP是相对固定的,我们必须增加低功耗能力。
在路上-正出发
·
2024-02-04 19:21
低功耗方法学(Soc)
芯片设计
低功耗
SOC
IC设计
Soc
DaVinci Resolve Studio 17 Mac达芬奇影视后期处理v17.1b21版
Fairlight更新了能提高工作效率的鼠标和键盘编辑选择工具,以及FairlightAudioCore和FlexBus新一代音频引擎和
总线
架构,能支持多达2000条轨道处理!
Mac知天下
·
2024-02-04 19:10
计算机电源缓冲器,集成电路中缓冲器的作用
由于缓冲器接在数据
总线
上,故必须具有三态输出功能。在其他领域,还有电梯缓冲器,汽车弹
刘建-Bragood
·
2024-02-04 16:39
计算机电源缓冲器
EDA(
Quartus
II)——乐曲硬件演奏电路设计
设计目的:学习设计硬件乐曲演奏电路以及相关的控制电路。设计原理一:组成乐曲的每个音符的发音频率值及其持续的时间是乐曲能连续演奏所需要的两个基本要素,问题是如何来获取这两个要素所对应的数值以及通过纯硬件的手段来利用这些数值实现乐曲的演奏效果。如图1所示为乐曲硬件演奏的电路原理图。其中rom_liangzhu为歌曲“梁祝”部分音符数据产生器,cnt_1为地址发生器,decoder_1为初始值设置译码器
楠潼
·
2024-02-04 15:44
EDA实践
fpga
verilog
vhdl
Android小提示六
82.Context启动startActivity注意】【83.Android调用各系统界面】【84.view淡入淡出效果】【85.view绘制监听】【86.Android危险权限】【87.在不用事件
总线
时处理方法
kami_zeros
·
2024-02-04 14:10
Java
android
android
java
FPGA学习-PCIe基本概念
点击上方蓝字关注我们1.PCIE
总线
概述1.1PCIE
总线
的发展历史PCIE
总线
技术,也叫计算机内部
总线
技术”PeripheralComponentInterconnect”,即外围组件互联,其前身是PCI
Hack电子
·
2024-02-04 14:35
java
linux
python
嵌入式
人工智能
高级FPGA开发之基础协议PCIe
基础协议之PCIe部分一、TLP包的包头在PCIe的系统中,tlp包的包头的结构有许多部分是相似的,通过掌握这些常规的包头,能帮助理解在PCIe
总线
上各个设备之间如何进行数据的收发。
北京不北
·
2024-02-04 14:34
FPGA高级开发
fpga开发
PCI
计算机三级嵌入式系统
1KB=2^10=10241MB=2^20=1024×1024并行
总线
和串行
总线
的概念:并行8位数据和8位地址通过8根数据线和8根地址线一次性传输。
呆呆的霖霖
·
2024-02-04 13:30
计算机三级嵌入式
嵌入式硬件
AUTOSAR汽车电子嵌入式编程精讲300篇-基于神经网络的CAN
总线
负载率优化(续)
目录3.3SA算法3.3.1SA算法原理3.3.2基于SA算法CAN
总线
负载率优化分析
格图素书
·
2024-02-04 08:42
汽车
算法
基于Roebi EDA实现I2C通讯之(一)I2C通讯协议理论知识
多设备②双线制度(SCL;SDA)③存储地址、器件地址④空闲状态是高阻态,保持高电平⑤多主机:仲裁⑥标准速度:100kb/s快速:400kb/s高速:3.4Mb/s二、I2C协议层(一)I2C整体时序图①
总线
空闲状态
悲喜自渡721
·
2024-02-04 07:50
fpga开发
嵌入式基础知识学习:I2C通信协议
https://zhuanlan.zhihu.com/p/647656964https://blog.csdn.net/FYBZ2020/article/details/128486981I2C
总线
概述
Logintern09
·
2024-02-04 05:03
学习
嵌入式
AD24-原理图基本操作使用说明(二)
1、
总线
的应用与放置2、差分线的应用与放置①差分线的定义、优势②差分线的放置3、NOERC的放置与编译屏蔽①概念②NOERC的放置应用说明1)放置前2)放置后(检查无,报错消失)②进一步说明NOERC1
小无尘客
·
2024-02-04 01:15
pcb工艺
CPU多级缓存
下图为最简单的高速缓存的配置,数据的读取和存储都经过高速缓存,CPU核心与高速缓存有一条特殊的快速通道;主存和高速缓存都连在系统
总线
上,这条
总线
还用于其他组件的通信。
handsomemao666
·
2024-02-04 00:42
STM32CAN2进入bus off 模式
工作遇到的问题记录无人机CAN2整个进不了中断,通过查看寄存器判定出CAN节点进入了busoffmode为何进入busoff,最后通过示波器看到整个CAN2
总线
波形就不对,
总线
出现了错误Busoff的产生是一定是因为节点自身识别到自己发送错误
不熬夜,早点睡
·
2024-02-03 23:21
stm32
嵌入式硬件
单片机
路由器硬件基础知识--交换网
背板容量是路由器背板上业务槽位到交换单元的数据
总线
带宽的总和,它通常大于依据路由器吞吐量和实际性能测试所得到的容量。交换网容量交换网容量是指路由器交换网单元能够处理的最大容量。
木屐大叔
·
2024-02-03 22:23
学习
路由器
交换网
【INTEL(ALTERA)】内部错误:子系统:QHD,文件:/
quartus
/comp/qhd/qhd_design.cpp
说明由于英特尔®
Quartus
®Prime专业版软件23.2及更早版本存在问题,在使用GUI对设计进行完整编译后,您可能会看到此内部错误。此错误仅发生在GUI中,在命令行中不会发生。
神仙约架
·
2024-02-03 22:52
INTEL(ALTERA)
FPGA
Quartus
QHD
【INTEL(内部错误:子系统:CCLK,文件:/
quartus
/periph/cclk/cclk_gen7_utilities.cpp, 未在只读原子pr_part上设置全局标志(iterm 错误)
说明由于英特尔®
Quartus
®Prime专业版软件23.2中存在一个问题,在PR角色实现修订期间,在针对IntelAgilex®7F/I系列FPGA设备进行编译期间,您在部分重配置(PR)区域中对M20K
神仙约架
·
2024-02-03 22:52
INTEL(ALTERA)
FPGA
quartus
pr_part
fpga开发
【INTEL(ALTERA)】为什么在 HPS 引导优先模式下使用 hps_auto SOF 文件时 HPS 配置会失败?
说明由于英特尔®
Quartus
®PrimeProEdition软件版本22.4及更高版本存在问题,您可能会看到HPS配置故障,且hps_auto.sof处于HPS引导优先模式。
神仙约架
·
2024-02-03 22:15
INTEL(ALTERA)
FPGA
fpga开发
HPS
引导
SOF
路由器、路由器的构成、交换结构
目录1路由器1.1路由器的结构“转发”和“路由选择”的区别1.1.1输入端口对线路上收到的分组的处理1.1.2输出端口将交换结构传送来的分组发送到线路2.2交换结构2.2.1通过存储器2.2.2通过
总线
山间未相见
·
2024-02-03 22:44
计算机网络
网络
计算机网络
tcp/ip
Hart转 Modbus 转换器
第二节主要技术指标技术参数描述供电及功耗7-24V电压供电,功耗小于1500mW输入信号HART
总线
信号处理器32位ARM处理器输出接口1路RS485(RS485-A2,RS495-B2)1路RS232
zr526855447
·
2024-02-03 21:19
网络
单片机
嵌入式硬件
物联网
运维
六通道CAN集线器(协议型)
SG_CanHub_600能够实现信号再生、延长通信距离、提高
总线
负载能力、匹配不同速率CAN网络,同时强大的ID过滤功能可以极大降低CAN
总线
负荷,并具有故障指示及智能切断功能。
zr526855447
·
2024-02-03 21:19
网络
网络协议
tcp/ip
物联网
php
《PCI Express体系结构导读》随记 —— 第II篇 第4章 PCIe
总线
概述(6)
接前一篇文章:《PCIExpress体系结构导读》随记——第II篇第4章PCIe
总线
概述(5)4.1PCIe
总线
的基础知识与PCI
总线
不同,PCIe
总线
使用端到端的连接方式,在一条PCIe链路的两端只能各连接一个设备
蓝天居士
·
2024-02-03 19:48
PCI
Express
PCI
PCIe
【C/C++笔试练习】缺页中断、同步互斥/可重入函数、死锁的条件、大小端存储、CPU执行语句时间、计算机缓存、地址
总线
、父子进程、进程和线程、进程调度、星际密码、数根
文章目录C/C++笔试练习选择部分(1)缺页中断(2)同步互斥/可重入函数(3)死锁的条件(4)大小端存储(5)CPU执行语句时间(6)计算机缓存(7)地址
总线
(8)父子进程(9)进程和线程(10)进程调度编程题
鳄鱼麻薯球
·
2024-02-03 17:14
C/C++笔试练习
c语言
c++
linux
platfrom tree架构下实现单
总线
驱动(HS0038)
3.1驱动代码实现3.2测试代码实现4测试4.1开发环境4.1.1硬件系统参数4.1.2编译环境:Ubuntu4.2验证驱动代码功能5使用逻辑分析仪分析波形概述本文介绍在linux架构下,如何实现一个单
总线
驱动程序的详细过程
mftang
·
2024-02-03 15:40
linux
驱动开发
linux
上一页
3
4
5
6
7
8
9
10
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他