E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
芯片设计
AlphaEvolve:谷歌的算法进化引擎 | 从数学证明到
芯片设计
的AI自主发现新纪元
AlphaEvolve:谷歌的算法进化引擎|从数学证明到
芯片设计
的AI自主发现新纪元——结合大语言模型与进化计算,重塑科学发现与工程优化的通用智能体本文由「大千AI助手」原创发布,专注用真话讲AI,回归技术本质
大千AI助手
·
2025-07-08 23:00
人工智能
Python
#
OTHER
算法
人工智能
深度学习
AlphaEvolve
google
gemini
芯片设计
的原型(Prototyping)流程,引脚分配(Pin Assignment)
在
芯片设计
的原型(Prototyping)流程中,引脚分配(PinAssignment)是指在完成早期全局路由(earlyGlobalRoute)后,对跨分区(Partition)信号的引脚进行精确定位
weixin_45371279
·
2025-07-07 03:49
innovus
FPGA原型验证方法学:提升
芯片设计
验证效率的利器
FPGA原型验证方法学:提升
芯片设计
验证效率的利器去发现同类优质开源项目:https://gitcode.com/项目介绍在
芯片设计
领域,验证阶段是确保设计功能正确性和性能优化的关键环节。
窦莎言Firm
·
2025-07-05 14:13
[读论文] Towards Machine Learning for Placement and Routing in Chip Design: a Methodological Overview
Abstract在现代
芯片设计
流程中,放置和布线是两个不可或缺且具有挑战性的NP-hard问题。
SP FA
·
2025-07-05 07:57
#
EDA+AI
机器学习
人工智能
ARM技术深度解析:从架构到SoC设计的实战指南
这两本书为读者提供了深入的ARM架构和系统级
芯片设计
知识,从基础的ARM指令集到处理器模式、寄存器组织、异常和中断处理、寻址模式以及协处理器接口,再到SoC设计基础、系统总线协议、内存管理、电源管理、外设
三更寒天
·
2025-07-05 02:24
116-基于5VLX110T FPGA FMC接口功能验证6U CPCI平台
一、板卡概述本板卡是Xilinx公司芯片V5系列
芯片设计
信号处理板卡。
Anin蓝天(北京太速科技-陈)
·
2025-07-03 00:07
fpga开发
嵌入式硬件
图像处理
Deepoc大模型在半导体技术芯片性能应用协助突破物理极限
半导体垂直大模型在
芯片设计
中的应用与技术突破半导体垂直大模型(SemiconductorVerticalLLM)是专为
芯片设计
、制造与优化领域训练的大规模人工智能模型,其通过融合半导体物理、工艺知识、设计规则及行业经验
Deepoch
·
2025-06-29 13:32
人工智能
网络智能化
AI
科技
数据分析
硬件工程
信息与通信
芯麦GC2803:高性能NPN达林顿晶体管阵列解决方案
1.
芯片设计
特点1.1高性能达林顿晶体管阵列GC2803内部集成了8个NPN达林顿晶体管,这种设计使得每个输出通道的电流增益显著提升
lucy15302751079
·
2025-06-26 23:51
芯麦
音视频
计算机外设
胎心仪
音箱
超声波
第十六届蓝桥杯之EDA赛道(斩获国二)
未来我将继续深耕
芯片设计
领域,争取用更创新的设计方法解决实际问题。最后,想对所有并肩作战的伙伴们说:热爱终会照亮前路,愿我们永远保持探索的勇气!
·
2025-06-23 11:41
AI
芯片设计
与神经网络加速
深入研究AI
芯片设计
与神经网络加速技术,对于推动人工智能技术的广泛应用和进一步发展具有重要意义。一、AI
芯片设计
基础·计算架构:是AI
芯片设计
的核心。常见的计
华清远见成都中心
·
2025-06-22 11:02
人工智能
神经网络
深度学习
NOR Flash为何突然宕机?AE工程师必测的DC参数
在
芯片设计
与应用验证中,DC参数测试是确保NORFlash可靠性与兼容性的核心环节。作为AE工程师,如何从数据手册中精准抓取关键参数并高效验证?
鲁棒最小二乘支持向量机
·
2025-06-15 01:59
硅言芯语
半导体
芯片
半导体行业
职场和发展
NOR
AE工程师
硬件工程师
DeepSeek AI功能演示:如何生成Verilog脚本
在EDA设计流程中,Verilog语言作为主要的硬件描述语言(HDL),广泛用于
芯片设计
的各个阶段,包括设计、仿真和综合。然而,手动编写Verilog代码过程繁琐,易出错且耗时。
·
2025-06-12 19:16
【
芯片设计
- RTL 数字逻辑设计入门 4.2 -- 组合逻辑赋值 + 时序逻辑状态保持】
文章目录Overview原语句分析变量含义假设(根据命名推测)状态更新逻辑详解状态转移逻辑举个实际例子小结Overview本文将详细介绍verilogrtl中assignreg_halt_mode_nx=halt_taken|(reg_halt_mode&~halt_return);的作用,以及这里为何要使用reg_halt_mode,在时序逻辑中会进行reg_halt_mode=reg_halt
主公讲 ARM
·
2025-06-11 12:11
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
rtl
verilog
浅谈Linux x86 与ARM有什么区别
CISC是一种为了便于编程和提高存储器访问效率的
芯片设计
体系。在20世纪90年代中期之前
ysds20211402
·
2025-06-10 20:14
数据库
linux
linux
arm
运维
【
芯片设计
- SoC 常用模块 9.1 -- PLL 介绍】
文章目录OverviewPLL的功能PLL在SoC中的典型应用PLL的工作原理锁相环的基本结构鉴相器(PhaseDetector,PD)环路滤波器(LoopFilter)压控振荡器(VCO,Voltage-ControlledOscillator)反馈路径(一般包含分频器)锁相的过程是怎样的?常见类型的PLL什么是震荡(Oscillation)?什么是相位(Phase)?Overview在芯片So
主公讲 ARM
·
2025-06-07 20:18
#
芯片设计
RTL
数字逻辑设计扫盲
单片机
嵌入式硬件
PLL
锁相环
01-半导体制程提升、晶圆尺寸增加对CIM系统的影响
00、背景随着技术发展,半导体芯片晶体管密度越来越高,相关产品复杂度及集成度呈现指数级增长,这对于
芯片设计
及开发而言是前所未有的挑战。
阿拉伯梳子
·
2025-06-02 14:18
半导体CIM系统业务精讲
经验分享
制造
西交利物浦大学与华芯邦共创半导体产业未来
西交利物浦大学-华芯先进半导体校企联合研究院(简称“华芯先进”),是西交利物浦大学(简称“西浦”)与深圳市华芯邦科技有限公司(简称“华芯邦”),基于西浦国际领先的前瞻性科学研究特色优势及华芯邦科技在数模混合
芯片设计
华芯邦
·
2025-06-01 10:02
科技
三生原理与未来科技的关联?
非西方逻辑体系突破颠覆传统二进制
芯片设计
,华为基于三进制逻辑门专利(状态:-1/0/1
葫三生
·
2025-05-30 19:30
三生学派
科技
芯片生态链深度解析(三):
芯片设计
篇——数字文明的造物主战争
【开篇:设计——数字文明的“造物主战场”】当英伟达的H100芯片以576TB/s显存带宽重构AI算力边界,当阿里平头哥倚天710以RISC-V架构实现性能对标ARM的突破,这场围绕
芯片设计
的全球竞赛早已超越技术本身
心灵彼岸-诗和远方
·
2025-05-30 07:26
AI全栈攻略
人工智能
制造
【
芯片设计
- RTL 数字逻辑设计入门 14.1 -- SRAM RTL 实现举例】
文章目录定义结构说明分解讲解举例说明示例1:构建一个256x32的存储器示例2:构建一个1024x64的存储器小结:使用场景本文将详细说明verilog存储器是如何定义的,比如reg[DATA_WIDTH-1:0]mem[0:(1<
主公讲 ARM
·
2025-05-28 16:16
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
SRAM
RTL
【
芯片设计
- RTL 数字逻辑设计入门 14 -- SRAM 与 FIFO 区别 RTL 详解】
文章目录一、SRAM(静态随机访问存储器)SRAM特点SRAM用途SRAM访问机制(指定地址)二、FIFO(先入先出队列)FIFO特点FIFO用途FIFO接口示例:三、SRAMvsFIFO总结对比四、代码演示1.SRAM代码使用说明2.FIFO模块(先进先出,不能指定地址)使用说明本文将详细介绍SOC设计中SRAM与FIFO的区别以及SRAM为何可以操作指定地址等相关内容。在SoC(Systemo
主公讲 ARM
·
2025-05-28 16:15
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
SRAM
和
FIFO
谷歌 DeepMind 发布 AlphaEvolve,解决 300 年数学难题,为近 40 个数学问题找到更优解决方案
据官方介绍,AlphaEvolve提升了谷歌数据中心、
芯片设计
以及AI训练流程的效率,还帮助设计了更快的矩阵乘法算法,并找到了一些数学
·
2025-05-22 06:02
hyperai
【deepseek】pcie bar 大小
以下是详细分析:1.Host
芯片设计
的影响Host芯片(如Intel/AMD的CPU或ARMSoC)定义了系统的物理地址空间布局,包括哪些区域分配给DRAM、哪些区域保留给
若风的雨
·
2025-05-16 00:23
risc-v
【deepseek】pcie bar 大小
以下是详细分析:1.Host
芯片设计
的影响Host芯片(如Intel/AMD的CPU或ARMSoC)定义了系统的物理地址空间布局,包括哪些区域分配给DRAM、哪些区域保留给
若风的雨
·
2025-05-16 00:23
risc-v
数字
芯片设计
中的面积优化方法
前言:数字
芯片设计
工程师在设计的时候要考虑三个方面,PPA,即Performance、Power和Area。本文讲解在实际项目中,如何对前端面积进行有效优化。
dongker 的笔记
·
2025-05-13 21:06
学习笔记
verilog
fpga
芯片
【
芯片设计
- RTL 数字逻辑设计入门 4.1 -- verilog 组合逻辑和时序逻辑延时比较】
文章目录Overview时间线简单示意Overview我们来详细分析下面这段RTLCode,sbcs_sbbusy为什么会比sbcs_sbbusy_nx慢一拍(晚一个时钟周期变化)。assignsbcs_sbbusy_nx=set_sbcs_sbbusy;always@(posedgeclkornegedgedmi_resetn)beginif(!dmi_resetn)beginsbcs_sbbu
主公讲 ARM
·
2025-05-08 08:37
#
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
CBC(Clock Boundary Crossing)简介
在硬件
芯片设计
中,CBC通常是ClockBoundaryCrossing(时钟域交叉)的缩写,指不同时钟域之间的信号传输问题。它是
芯片设计
中的关键验证点,直接影响系统的稳定性和可靠性。
liuluyang530
·
2025-05-06 07:03
fpga开发
探索未来芯片的无限可能:FABulous——嵌入式FPGA框架深度解析
探索未来芯片的无限可能:FABulous——嵌入式FPGA框架深度解析FABulous项目地址:https://gitcode.com/gh_mirrors/fabulo/FABulous在快速演进的
芯片设计
领域
解然嫚Keegan
·
2025-04-22 19:46
思尔芯第八代原型验证S8-100全系已获客户部署,双倍容量加速创新
S8-100搭载了AMD自适应SoC——Versal™PremiumVP1902,单系统等效逻辑门约1亿门,容量较上代产品提升两倍,支持多系统级联,完美适应超大规模
芯片设计
需求。此外,
思尔芯S2C
·
2025-04-19 03:07
fpga开发
FPGA原型验证
prototyping
debugging
SoC设计
VP1902
AI
面向未来的智能视觉参考设计与汽车架构,思尔芯提供基于Arm技术的创新方案
然而,物联网市场的碎片化特性对智能视觉
芯片设计
构成挑战。同时,汽车行业正经历技术驱动的变革,软件定义汽车时代使得车辆软件和电子电气(E/E)架构设计需重新思考。
思尔芯S2C
·
2025-04-19 03:35
汽车
架构
arm开发
FPGA原型验证
Prototyping
IoT
智慧视觉
深入理解SoC上电和boot流程
主要从事ISP/MIPI/SOC/车规
芯片设计
/SOC架构设计首发于知乎专栏:
芯片设计
进阶之路微信公众号:
芯片设计
进阶之路(x_chip)转发必须授权,同时保留这段声明,盗版必究!
烓围玮未
·
2025-04-18 19:48
单片机
嵌入式硬件
2025年计算机领域重大技术突破与行业动态综述
2025年第一季度,全球计算机领域迎来多项里程碑式进展,从量子计算到人工智能,从
芯片设计
到网络安全,技术革新与产业融合持续加速。
探熵科技
·
2025-04-16 18:56
量子计算
人工智能
ARM Cortex系列(A8/A9/A15/A7) NEON多媒体处理SIMD引擎优化
Cortex-A9的NEON多媒体处理器是基于ARMv7的SIMD(SingleInstructionMultipleData)和向量浮点VFPv3(VectorFloating-Point)指令集的,在具体的
芯片设计
中
chiyikou1762
·
2025-04-14 17:02
人工智能
开发工具
嵌入式
精准控制,高效转换:HX4056D芯片性能测试
科技飞速发展的时代,电子产品背后离不开
芯片设计
公司。华芯邦(Hotchip)正是这样一家企业,它以其卓越的技术实力和不懈的创新精神,在数模混合
芯片设计
领域崭露头角,为全球电子市场注入了源源不断的活力。
华芯邦
·
2025-04-10 17:07
电源管理芯片
科技
芯片公司内推 base 东莞光大we谷 有意者私信
招聘岗位信息研发部车规级模拟设计专家(1人)岗位车规级芯片模拟设计专家(车规级
芯片设计
经验优先考虑)关键要求精通小信号低功耗ADC设计(deltasigma-ADC16位以上或者SarADC12位以上)
ou.cs
·
2025-04-09 14:06
其他
求职招聘
东莞光大we谷 芯片公司内推 base 有意者私信
招聘岗位信息研发部车规级模拟设计专家(1人)岗位车规级芯片模拟设计专家(车规级
芯片设计
经验优先考虑)关键要求精通小信号低功耗ADC设计(deltasigma-ADC16位以上或者SarADC12位以上)
ou.cs
·
2025-04-09 14:06
其他
求职招聘
SmartDV完备的VIP助您实现又快又好的
芯片设计
!
随着现代芯片的复杂性不断提高,验证成为
芯片设计
过程中最耗时和费力的部分,许多
芯片设计
项目通常要耗费大约60%-80%的项目资源用于验证,并且还成为了整个设计过程中的瓶颈,能否顺利完成验证成为了决定芯片上市时间
电子科技圈
·
2025-04-08 20:48
SmartDV
设计模式
经验分享
软件工程
设计规范
性能优化
智能硬件
国产朗玛LMX4644(DC/DC)超越凌特4644
研发队伍以在华为、TI
芯片设计
领域的深耕多年的资深电源芯片专家领衔,是国产电源芯片行业新生力量和后起之秀,以对标并超越凌特4644为起步,陆续开发了一系列性能先进、独立自主可控的国产电源芯片。
北七星18568776830
·
2025-03-31 09:33
单片机
嵌入式硬件
dsp开发
pcb工艺
量子边缘计算:当Wasm遇见量子退火机——解锁组合优化问题的终极加速方案
一、引言:组合优化问题的挑战与机遇在物流调度、金融投资、
芯片设计
等领域,组合优化问题(CombinatorialOptimization)因其高复杂度和NP-Hard特性,一直是学术界和工业界的核心挑战
Eqwaak00
·
2025-03-30 22:49
分布式系统设计实战
量子计算
python
大数据
自动化
Intel和英伟达和AMD的区别
Intel、英伟达(NVIDIA)和AMD是半导体行业三大巨头,各自在
芯片设计
和技术领域有不同侧重。
AredRabbit
·
2025-03-29 03:52
CPU
GPU
AMD
英伟达
Intel
计算机
机顶盒芯片
全志(Allwinner)和晶晨(Amlogic)都是知名的
芯片设计
公司,它们的产品广泛应用于智能电视盒子、网络播放器以及其他多媒体消费电子产品中。
黑石云
·
2025-03-29 00:01
边缘计算
基于QT(C++)实现用户界面系统
用户界面系统本次作业实现了随机化
芯片设计
方法中芯片的手动设计与芯片流速与浓度的关联计算与图形化显示,基于Qt设计了一个MicrofluidicChipSimulation用户界面系统。
神仙别闹
·
2025-03-27 04:08
课程设计
qt
c++
ui
嵌入式是什么?arm是什么?
1991年ARM公司成立于英国剑桥,主要出售
芯片设计
技术的授权。采用ARM技术知识产权(IP)核微处理器,即我们通常所说的ARM微处理器,已遍及工业控制、消费类电子产品、通信系
华清远见成都中心
·
2025-03-27 00:09
学霸笔记
嵌入式
芯片人生存之道:如何偷偷扩展视野,但不被看作“抢活“的人?
最近和几个
芯片设计
同行聊天,发现大家有个共同的困扰:"想多了解一些其他模块的知识,但一伸手就被误解成抢别人的活...""一问问题多了,就给人一种'想接手'的错觉。""我就想学点新东西,怎么这么难?"
iccnewer
·
2025-03-23 04:00
microsoft
innovus 命令每日精要 | setAnalysisMode:深度解析与高效配置指南
在
芯片设计
领域,时序分析是确保设计可靠性和性能的关键环节,而Innovus作为业内领先的实现工具,其命令的精准运用直接决定了时序分析的效率与质量。
数字后端物理设计知识库
·
2025-03-17 09:53
innovus
命令每日精要
人工智能
后端
性能优化
数字电路设计的基本流程
数字电路设计的整个流程可以看作是围绕RTL设计这一关键环节展开的完整
芯片设计
过程。
minstbe
·
2025-03-16 10:27
数字电路设计
fpga开发
芯片时钟树结构(H-tree,Fishbone,FlexH,Mesh等)的对比、应用实例及未来趋势
引言在先进制程
芯片设计
中,时钟树综合(ClockTreeSynthesis,CTS)的优化程度直接影响芯片的时序收敛、功耗分布和面积利用率。
赛卡
·
2025-03-14 16:46
人工智能
服务器
云计算
边缘计算
DeepSeek开源第一弹!突破H800性能上限,FlashMLA重磅开源
说人话就是,FlashMLA是一种专门为Hopper高性能AI
芯片设计
的先进技术——一种
开源项目精选
·
2025-03-12 14:54
人工智能
ESP-IDF架构浅析
1.ESP-IDF的架构概述ESP-IDF是一个为ESP32
芯片设计
的全面开发框架。
V.Code1024
·
2025-03-11 01:27
ESP-IDF
arm开发
c语言
架构
【今日EDA行业分析】2025年3月8日
今日行业分析:半导体行业技术博弈与国产EDA的突破与挑战一、引言在半导体行业的复杂生态系统中,EDA(电子设计自动化)技术处于核心地位,是连接
芯片设计
、制造与应用的关键纽带。
知梦EDA
·
2025-03-10 04:26
EDA
行业分析
半导体
人工智能
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他