E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RISC-V安全架构
HPM6750系列--第八篇 Segger Embedded Studio for
RISC-V
查看外设寄存器
一、目的在博客《HPM6750系列--第五篇使用SeggerEmbeddedStudioforRISC-V开发环境》中我们详细介绍了在SES中进行开发调试的相关步骤,但是在调试过程中发现未找到外设寄存器窗口,本篇就此问题指导大家进行设置查看寄存器信息。二、介绍请务必先阅读《HPM6750系列--第五篇使用SeggerEmbeddedStudioforRISC-V开发环境》全篇内容。1.打开工程在命
coder.mark
·
2023-12-17 02:00
HPM6750
risc-v
嵌入式硬件
HPM5300系列--第三篇 Segger Embedded Studio for
RISC-V
配合Jlink开发调试
一、目的在《HPM5300系列--第一篇命令行开发调试环境搭建》、《HPM5300系列--第二篇VisualStudioCode开发环境以及多种调试器调试模式》我们详细介绍了HPM5300EVK开发板的开发环境以及调试方法。本篇主要介绍SeggerEmbeddedStudioforRISC-V配合Jlink开发调试。二、介绍1.配置并打开工程cd~/workspace/work/hpm/hpm53
coder.mark
·
2023-12-17 02:30
HPM5300
HPM6750
risc-v
risc-v
system instruction
ECALLecall指令以前叫做scall,用于执行环境的变更,它会根据当前所处模式触发不同的执行环境切换异常,用来执行需要更高权限才能执行的功能;简单来说,ecall指令将权限提升到内核模式并将程序跳转到指定的地址。操作系统内核和应用程序其实都是相同格式的文件,最关键的区别就是程序执行的特权级别不同。所以Syscall的本质其实就是提升特权权限到内核模式,并跳转到操作系统指定的用于处理Sysca
newyork major
·
2023-12-16 20:23
risc-v
risc-v
Si24R03—低功耗 SOC 芯片(集成
RISC-V
内核+2.4GHz无线收发器)
Si24R03是一款高度集成的低功耗SOC芯片,其集成了基于
RISC-V
核的低功耗MCU和工作在2.4GHzISM频段的无线收发器模块。
weng13924672287
·
2023-12-16 20:22
2.4G
2.4GSOC
mcu
risc-v
汽车
智慧城市
人工智能
大数据
RISC-V
流水线 CPU 设计 Verilog
实验设计的是五段式流水线CPU,分别为IF(取指),ID(指令译码),EX(执行),MEM(访存),WB(写回)五个阶段,并且时钟周期由所有指令耗时最长的阶段决定。流水线CPU是在单周期CPU基础上,让各个部件都处理当前对应阶段的指令,使得资源的利用率得到大大提高,并且也缩短了时钟周期。其主要改变在于,需要在各个阶段之间加入流水段寄存器,来存储该指令在当前阶段所需要使用的所有信息,包括PC值,控制
Cookie_coolkid
·
2023-12-16 20:52
学习经历
risc-v
fpga开发
一文带你了解智能汽车车载网络通信
安全架构
2023-01-05
本文从汽车车载网络信息安全的角度出发,提出一种汽车车载网络通信
安全架构
方案,该方案通过构建多域分层入侵检测模型,实现预防—检测—预警的完整安全防护体系。
风禾万里
·
2023-12-15 14:04
车辆安全
汽车
安全架构
安全
制作一个
RISC-V
的操作系统五-
RISC-V
汇编语言编程三
文章目录分析code/asm/add中的makefile相关命令算数运算指令addadd2sub练习5-1分析code/asm/add中的makefilemakefileEXEC=testSRC=${EXEC}.sGDBINIT=../gdbinitinclude../rule.mk很明显还要去执行rule.mkrule.mkinclude../../common.mk.DEFAULT_GOAL:
看星猩的柴狗
·
2023-12-15 08:57
从零自制操作系统
risc-v
linux
运维
RISC-V
基础知识汇总
1、指令集基本指令集指令集名称描述版本状态RV32I基本整数指令集,32位元2.1已批准RV32E基本整数指令集(嵌入式系统),32位元,16个暂存器2.0已批准RV64I基本整数指令集,64位元2.1已批准RV64E基本整数指令集(嵌入式系统),64位元,16个暂存器2.0已批准RV128I基本整数指令集,128位元1.7开放标准扩充指令集指令集名称描述版本状态M整数乘除法标准扩充2.0已批准A
杭州_燕十三
·
2023-12-15 01:53
risc-v
平头哥玄铁 E902 编译与使用
E902兼容
RISC-V
指令架构,采用16/32位混合编码系统,指令系统与流水线硬件结构精简高效,具备极低成本、极低功耗和高代码密度等优点。
杭州_燕十三
·
2023-12-14 22:03
risc-v
平头哥玄铁系列
RISC-V
芯片及开发板
1、玄铁9系列概述玄铁8系列基于C-SKY架构,玄铁9系列基于
RISC-V
架构。E系列为RISC-V32位,C系列为RISC-V64位。
杭州_燕十三
·
2023-12-14 22:58
risc-v
【第三届】:“玄铁杯”
RISC-V
应用创新大赛(基于yolov5和OpenCv算法 — 智能警戒哨兵)
二、方案流程图三、硬件方案四、软件方案五、演示视频链接总结前言最近参加了第三届“玄铁杯”
RISC-V
应用创新大赛,我的创意题目是基于yolov5和OpenCv算法—智能警戒哨兵先介绍一下比赛:如下赛事介绍
嵌入式up
·
2023-12-14 21:30
risc-v
YOLO
opencv
制作一个
RISC-V
的操作系统五-
RISC-V
汇编语言编程二
文章目录
RISC-V
汇编指令操作对象
RISC-V
汇编指令编码格式小端序的概念
RISC-V
汇编指令分类
RISC-V
汇编伪指令
RISC-V
汇编指令操作对象RV32I:RISC-V32位机器整数指令集指令集分非特权指令集和特权指令集
看星猩的柴狗
·
2023-12-06 14:26
从零自制操作系统
risc-v
玄铁VirtualZone:基于
RISC-V
架构的安全扩展
关键词:平头哥玄铁、
RISC-V
处理器、
RISC-V
指令集,玄铁CPU,IoT芯片,TEE导语随着互联网和物联网的快速发展,全球联网设备数量高速增长,“万物互联”成为全球网络未来发展的重要方向。
Roy_Wu314
·
2023-12-06 11:10
RISC-V
cpu
嵌入式
risc-v
SI24R03 高度集成低功耗SOC 2.4G 收发一体芯片
MCU内核与2.4G收发器模块,最低功耗可达1.6uA,极少外围器件,大幅降低系统应用成本,同时配套有成熟的开发调试软件和丰富的函数库,能大大降低开发门槛和缩短开发周期;其中:MCU为最高32Mhz主频的
RISC-V
C18025394486
·
2023-12-06 09:18
收发一体
SOC
2.4G
在UBUNTU上使用Qemu和systemd-nspawn搭建
RISC-V
轻量级用户模式开发环境
参考链接使用Qemu和systemd-nspawn搭建
RISC-V
轻量级用户模式开发环境-知乎安装Qemusudoaptupdatesudoapt-yinstallqemu-user-binfmtqemu-user-staticsystemd-containersudoapt-yinstallzstd
柳鲲鹏
·
2023-12-06 04:46
RISCV
risc-v
制作一个
RISC-V
的操作系统四-嵌入式开发介绍
文章目录什么是嵌入式开发交叉编译查看一些GCC文件夹调试器GDB相关语法命令模拟器QEMUQEMU的安装和使用项目构造工具MakeMakeFile的构成make的运行练习4-1联系4-2练习4-3什么是嵌入式开发程序跑到开发板上,或者说运行到硬件上交叉编译简单理解交叉编译来说就是生成的程序不在本机上运行,而在与本机架构不同的计算机上运行build:生成编译程序的计算机host:运行build计算机
看星猩的柴狗
·
2023-12-06 02:37
从零自制操作系统
risc-v
制作一个
RISC-V
的操作系统五-
RISC-V
汇编语言编程一
文章目录
RISC-V
汇编语言入门汇编语言概念简介汇编语言语法介绍(GNU版本)
RISC-V
汇编语言入门汇编语言概念简介高级:可以理解就是更贴近人的理解低级:可以理解就是更贴近机器的难移植:汇编指令基本上和机器指令一一对应的
看星猩的柴狗
·
2023-12-06 02:34
从零自制操作系统
risc-v
【
risc-v
】易灵思efinix FPGA riscv嵌入式软件源码分享
【
risc-v
】易灵思efinixFPGAsapphire_socIP配置参数分享-CSDN博客【
risc-v
】易灵思efinixFPGAriscv时钟配置的一些总结-CSD
神仙约架
·
2023-12-05 23:59
efinix
fpga开发
risc-v
易灵思
efinix
SASE:网络与安全的未来之路
SASE是一种新兴的网络和
安全架构
,它通过将网络连接和安全性相结合,为用户提供一个统一的、灵活的、安全的网络环境。SASE的核心理念是将网络和安全
海域云赵从友
·
2023-12-05 05:23
网络
安全
制作一个
RISC-V
的操作系统三-编译与链接
文章目录GCCGCC简介GCC的命令格式gcc-Egcc-cgcc-Sgcc-ggcc-vGCC的主要执行步骤GCC涉及的文件类型针对多个源文件的处理ELFELF介绍ELF文件格式ELF文件处理相关工具:Binutils(binaryutility)readlelf-hreadelf-S或readelf-SW(加W显示变宽)objdump-SGCCGCC简介GCC的命令格式预处理:把#define
看星猩的柴狗
·
2023-12-05 02:11
从零自制操作系统
risc-v
linux
运维
【
risc-v
】易灵思efinix FPGA sapphire_soc IP配置参数分享
系列文章目录分享一些fpga内使用riscv软核的经验,共大家参考。后续内容比较多,会做成一个系列。本系列会覆盖以下FPGA厂商易灵思efinix赛灵思xilinx阿尔特拉Altera本文内容隶属于【易灵思efinix】系列。前言在efinixfpga中使用riscv是一件相对容易的事,efinix官方提供了一套集成riscv核心的应用IP,在IPcatalog中可以很方便的生成、修改。裁剪IP的
神仙约架
·
2023-12-04 06:48
riscv
efinix
fpga开发
risc-v
【
risc-v
】易灵思efinix FPGA riscv 时钟配置的一些总结
系列文章目录分享一些fpga内使用riscv软核的经验,共大家参考。后续内容比较多,会做成一个系列。本系列会覆盖以下FPGA厂商易灵思efinix赛灵思xilinx阿尔特拉Altera本文内容隶属于【易灵思efinix】系列。文章目录系列文章目录前言一、pandas是什么?二、使用步骤1.引入库2.读入数据总结前言在efinixfpga中使用riscv是一件相对容易的事,efinix官方提供了一套
神仙约架
·
2023-12-04 06:44
riscv
risc-v
【产品设计】SaaS平台产品架构设计
当我们去搜索“架构”,可以得到很多的架构图片,比如组织架构、业务架构、数据架构、技术架构、
安全架构
、产品架构、部署架构等。
郭子安不爱学编程
·
2023-12-03 09:03
产品设计
产品经理
产品经理
制作一个
RISC-V
的操作系统二-
RISC-V
ISA介绍
文章目录ISA的基本介绍啥是ISA为什么要设计ISACISCvsRISCISA的宽度知名ISA介绍
RISC-V
历史和特点
RISC-V
发展RISC-VISA命名规范模块化的ISA通用寄存器Hart特权级别
看星猩的柴狗
·
2023-12-03 03:05
从零自制操作系统
risc-v
制作一个
RISC-V
的操作系统-环境搭建
文章目录前言环境搭配前言由于之前的操作系统反馈难度太大,所以准备从这个
RISC-V
操作系统出发,以后知识层面更加深入再去完善。
看星猩的柴狗
·
2023-12-03 03:03
从零自制操作系统
risc-v
制作一个
RISC-V
的操作系统一-计算机系统漫游
文章目录计算机的硬件组成两种架构程序的存储与执行程序语言的设计和进化一个mini计算机编程语言的进化存储设备的层次结构操作系统计算机的硬件组成所有硬件由总线连接起来两种架构总线个数不同,Memory储存内容不同程序的存储与执行首先编译和链接某c文件,此时得到的可执行文件在磁盘中当要运行时才将其加载进入内存。把机器指令取到寄存器,然后翻译,再执行,然后再取指,如此循环通过晶振,即主频,主频越快循环越
看星猩的柴狗
·
2023-12-03 03:01
从零自制操作系统
risc-v
ARM
安全架构
——为复杂软件提供保护
目录一、概述二、栈溢出和执行权限三、面向返回的编程ROP四、面向跳转的编程(JOP)五、将这些技术应用于实际代码七、检查你的知识
安全二次方security²
·
2023-12-01 16:22
安全架构
软件保护
ROP
JOP
BTI
MTE
PAC
一种基于国产密码与拟态防御融合的一体化内生安全防护架构
针对网络系统所面临的“正门”和“旁路”双重威胁,提出了基于国产密码与拟态防御融合的一体化内生安全防御架构,在传统的拟态防御内生
安全架构
中引入国产密码和安全认证,使得系统能提前感知到执行体异常事件,进而获得内生安全增益
罗思付之技术屋
·
2023-12-01 10:27
综合技术探讨及方案专栏
安全
架构
2021年山东省职业院校技能大赛高职组“信息安全管理与评估”赛项规程
2021年山东省职业院校技能大赛高职组“信息安全管理与评估”赛项规程一、赛项名称赛项名称:信息安全管理与评估二、竞赛目的通过赛项检验参赛选手网络组建、
安全架构
、渗透测试、攻防实战等方面的技术技能,检验参赛队组织和团队协作等综合职业素养
旺仔Sec
·
2023-11-30 18:09
信息安全评估与管理
网络安全
网络协议
linux
服务器
网络
Si24R04 无线发射芯片是什么芯片
Si24R04是一款高度集成的低功耗SOC芯片,其集成了基于
RISC-V
核的低功耗MCU和工作在2.4GHzISM频段的无线发射器模块。
YHPsophie
·
2023-11-30 16:00
物联网芯片
#亿胜盈科
MCU芯片
网络
低功耗无线SOC芯片Si24R03
性能参数:MCU:32Mhz主频
RISC-V
内核内置1个SPI/1个IIC/2个UART/2个高级TIMER/1个16bitADC
Chery1140
·
2023-11-30 16:27
物联网
单片机
现实中的网络安全工作是怎样的?常见的网安工作岗位有哪些?
网络安全有很多细分的岗位,比如系统安全工程师、网络安全工程师、Web安全工程师、
安全架构
师等等,具体的会根据公司业务需求来划分。常见的网络安全工程师工作岗位有哪些?1、安全服务工程师网络安全工
程序学到昏
·
2023-11-29 23:34
程序员
网络安全
转行
web安全
网络
数据库
系统安全
网络安全
13|小试牛刀:跑通
RISC-V
平台的HelloWorld程序
13|小试牛刀:跑通
RISC-V
平台的HelloWorld程序你好,我是LMOS。在上一课中,我们一起约定了主环境,安装了编译工具和依赖库,构建了交叉编译
RISC-V
工具链。
源码头
·
2023-11-29 20:45
计算机
risc-v
RISC-V
FreeRTOS启动过程分析(基于qemu+gdb调试)
目录启动代码分析
RISC-V
系统定时器初始化任务创建以及栈帧初始化启动第一个任务使用GDB跟踪任务启动过程最近在学
RISC-V
架构,有幸找到了一个非常好的课程《循序渐进,学习开发一个
RISC-V
上的操作系统
Dingjun798077632
·
2023-11-29 20:14
RISC-V
FreeRTOS
risc-v
RISC-V
FreeRTOS异常处理及任务切换分析(基于qemu+gdb跟踪调试)
目录异常处理代码分析系统定时器到期切换任务使用gdb跟踪任务切换与恢复过程上一篇文章RISC-VFreeRTOS启动过程分析(基于qume+gdb调试)_Dingjun798077632的博客-CSDN博客分析了RISC-V+FreeRTOS的启动过程,文章中提到配置的异常入口地址为freertos_risc_v_trap_handler,本文接着从该函数开始分析异常处理过程。异常处理代码分析fr
Dingjun798077632
·
2023-11-29 20:14
RISC-V
FreeRTOS
risc-v
12|QEMU:支持
RISC-V
的QEMU如何构建?
12|QEMU:支持
RISC-V
的QEMU如何构建?你好,我是LMOS。工欲善其事,必先利其器。作为开发者,学习过程中我们尤其要重视动手实践,不断巩固和验证自己学到的知识点。
源码头
·
2023-11-29 20:14
计算机
risc-v
linux
ubuntu
RISC-V
工具链简介
关键词:
RISC-V
、集成开发环境、剑池CDK、调试、编译、软件模拟GCC,LLVM,GDB,QEMU,MDK,IAR,ECLIPSE前言最近
RISC-V
比较火,它的开放性和可扩展性打开了人们对可定制处理器的想象空间
Roy_Wu314
·
2023-11-29 20:41
RISC-V
risc-v
嵌入式
使用gdb调试QEMU模拟的
RISC-V
平台程序
我们跑一个裸核程序,也就是不带操作系统的程序,然后使用gdb调试该程序。首先编译目标程序,然后使用QEMU的kernel参数进行加载qemu-system-riscv64-s-S-biosopensbi.elf-m4G-smp4-kernelmy_program.x-nographic-s让QEMU在1234端口侦听gdb的调试连接;-S表示启动后就挂起,等待gdb连接;-bios后面跟opens
ctbinzi
·
2023-11-29 20:38
risc-v
qemu
gdb
MounRiver Studio使用技巧
1.总汇
RISC-V
单片机集成开发环境(IDE)MounRiverStudio软件介绍(一)RISC-VIDEMounRiverStudio软件介绍(RISCVIDE)(二)RISC-VIDEMounRiverStudio
「Thunder Studio」
·
2023-11-29 20:58
IDE
MounRiver
一种基于国产密码与拟态防御融合的一体化内生安全防护架构
针对网络系统所面临的“正门”和“旁路”双重威胁,提出了基于国产密码与拟态防御融合的一体化内生安全防御架构,在传统的拟态防御内生
安全架构
中引入国产密码和安全认证,使得系统能提前感知到执行体异常事件,进而获得内生安全增益
罗伯特之技术屋
·
2023-11-29 18:01
数字化转型及信息化建设专栏
安全
架构
在读书籍勘误
文章目录普林斯顿微积分读本线性代数及其应用matlab相关数据错误CSAPPC程序设计语言(K&R)中文版C陷阱与指针SICP数据结构与算法分析--C语言描述计算机组成与设计硬件/软件接口
RISC-V
版操作系统导论计算机网络
Hoper.J
·
2023-11-29 12:57
经验及避坑分享
书籍勘误
SASE云安全研究与实践
摘要摘要:互联网发展到今天,与传统网络相比已出现了翻天覆地的变化,在当今网络的变革中,“云化”成了企业IT架构演进的主流方向,因此对云安全的要求也越来越高,主要介绍了通过SASE云
安全架构
的实践部署,解决客户上云安全问题
米朵儿技术屋
·
2023-11-29 08:47
智能信息系统与结构理论专栏
安全架构
安全
RISC-V
学习笔记(二):
RISC-V
寄存器和指令系统
RISC-V
学习笔记(主线剧情)系列:
RISC-V
学习笔记(零):准备工作_星影沉璧的博客-CSDN博客
RISC-V
学习笔记(一):
RISC-V
处理器和基础的
RISC-V
实现_星影沉璧的博客-CSDN博客
星影沉璧
·
2023-11-29 01:14
RISC-V
risc-v
学习
笔记
RISC-V
架构异常处理与栈回溯(一)
目录
RISC-V
栈帧结构分析开启编译优化后FP当成普通寄存器实现自己的异常处理栈回溯函数异常处理打印上下文和任务栈验证前面两篇文章分析了
RISC-V
上FreeRTOS的启动以及OS任务切换的处理流程,本文基于之前的分析
Dingjun798077632
·
2023-11-29 00:44
RISC-V
FreeRTOS
risc-v
RISC-V
学习笔记【中断和异常】
RISC-V
架构的中断与异常一般来说由处理器内部的事件或程序执行中的事件引起的程序跳转称为异常;一般的由处理器外部因素引起的程序跳转称为中断广义上来说中断和异常都被处理器视为异常,一般将其分为同步异常和异步异常同步异常同步异常
内 鬼
·
2023-11-29 00:44
IC设计
risc-v
嵌入式
risc
soc
cpu
RISC-V
操作系统-
RISC-V
ISA介绍(下)
文章目录RISC-VISA基本介绍
RISC-V
历史简介
RISC-V
是什么
RISC-V
发展现状
RISC-V
特点
RISC-V
规范命名格式通用寄存器(32个)Hart特权级别内存管理和保护物理内存保护虚拟内存异常和中断
Liweiei
·
2023-11-29 00:44
RISC-V操作系统
risc-v
架构
RISC-V
vector扩展
1.一些参数定义:ELEN:一个向量元素的最大位宽,须为2的指数。VLEN:一个单独的向量寄存器的宽度,须为2的指数,最宽为,VLENELEN。LMUL:组合在一起的向量寄存器的数量。SEW:实际一个向量元素的宽度。VL:一条指令可以操作的向量元素的数量,VLMAX=LMUL*VLEN/SEW,由于SEWmin=8,LMULmax=8,因此VLMAX等于VLEN。AVL:一个应用程序要处理的向量元
一只甜皮鸭
·
2023-11-29 00:14
RISC-V
risc-v
RISC-V
架构异常处理与栈回溯分析(二)
RISC-VFreeRTOS异常处理及任务切换分析(基于qemu+gdb跟踪调试)_Dingjun798077632的博客-CSDN博客中,有提到FreeRTOS\Source\portable\GCC\
RISC-V
Dingjun798077632
·
2023-11-29 00:13
RISC-V
FreeRTOS
risc-v
RISC-V
指令架构 -- 模式切换
术语缩写介绍CSRControlandstatusregisterISAInstructionSetArchitectureRISC-V特权模式处理器支持三种特权模式,机器模式,监督模式,用户模式。机器模式:拥有最高的特权,处理器上电就处于此模式,特权模式编码为0x03。监督模式:一般运行OSkernel,特权模式编码为0x01。用户模式:运行用户APP,特权模式编码为0x00。机器子模式(芯来c
梦想与技术
·
2023-11-29 00:43
risc-v
c++
c语言
risc-v
异常处理
异常与中断的关系中断和异常都为异常,分为:同步异常:IO,illegal,pagefault,miss_aligh等来自处理器内部的发生的异常。异步异常(中断):鼠标,键盘,Timer等外部事件。如无特别注明,皆指同步异常。riscv三种特权模式Riscv有三种特权模式,分别是U-mode、S-mode、M-modeU-mode:用户模式。通常情况下用户编写的程序都在该模式下执行。S-mode:内
helloworld的传说
·
2023-11-29 00:13
RISC-V
risc-v
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他