E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RMII
支持国产!以太网PHY芯片SR8201的GD32F450驱动
以太网PHY芯片SR8201的GD32F450驱动一:标题采用
RMII
模式,接线方式为:SR8201F引脚号GD32F450RXD09PC4RXD110PC5TXC15PA1TXD016PB12TXD117PB13TXEN20PB11MDC22PC1MDIO23PA2CRS26PA7
雪的圣衣
·
2020-07-29 13:19
以太网
芯片
LS1B下的RTL8201EL调试记录
龙芯提供GMAC控制器,网络控制器主要接口有,MII、
RMII
、GMII、SNI等接口模式。本系统选择的是MII接口模式,MII接口模式是
lichangc
·
2020-07-28 02:42
LS1B龙芯
产品
嵌入式
GMII,RGMII,SGMII,TBI,RTBI接口信号及时序介绍
简介MII是英文MediumIndependentInterface的缩写,翻译成中文是“介质独立接口”,该接口一般应用于以太网硬件平台的MAC层和PHY层之间,MII接口的类型有很多,常用的有MII、
RMII
刻一
·
2020-07-15 04:13
FPGA
ksz8863调试总线,
ksz8863是一款交换芯片,结构如下:有2个完整的MAC+PHY,还有第三路网口,只有一个MAC3,右边是switch逻辑,下边是控制接口,支持i2c/spi/smi1.片子的
rmii
/mii接口支持
wandersky0822
·
2020-07-15 02:57
mcu
stm32 地址外设简介
GPIO_ETH_MediaInterface) { assert_param(IS_GPIO_ETH_MEDIA_INTERFACE(GPIO_ETH_MediaInterface)); /* Configure MII_
RMII
weixin_34383618
·
2020-07-13 19:49
RTL8211E应用(二)之信号输入、输出接口
其中网络变压器到PHY之前传输接口一般为MDI,而PHY到MAC之前的传输接口一般包括有MII、
RMII
、SMII、SSMII、SSSMII、GMII、RGMII、SGMII、TBI、RTBI、XGMII
zhuyong006
·
2020-07-12 20:23
以太网
FPGA之百兆网RTL8201F
MII模式和
RMII
模式。这2个模式可以百度文库里面去寻找,里面有非常详细的说明。这里我就大概描述一下。MII模式是25M的时钟4个bit单沿触发。
my_share
·
2020-07-11 13:44
网络
FPGA
MII、
RMII
、SMII、GMII接口简介
以太网媒体接口有:MII、
RMII
、SMII、GMII。
yixilee
·
2020-07-09 03:37
网络
interface
工作
网络
思科
TI am335x 内核分析----以太网移植
TIam335x的以太网移植:1.1配置MII的管脚staticstructpinmux_configrmii1_pin_mux[]={{"mii1_crs.
rmii
1_crs_dv",OMAP_MUX_MODE1
tbadolph
·
2020-07-08 07:42
linux内核文件夹
内核编译
NUCLEO-F767ZI以太网初探
http://blog.csdn.net/zoomdy/article/details/54784027mingdu.zhengatgmaildotcom接口模式选择
RMII
勾上LWIP中间件设置P
半斗米
·
2020-07-06 13:16
Cortex-M
使用STM32CubeMX创建基于FreeRTOS的lwIP工程
硬件平台:STM32F407VE+DP83848开发板STM32CubeMX配置:在Peripherals中ETH的模式选择
RMII
,在Middlewares中勾选FREERTOS和LWIP,见下图:依据硬件环境自行对时钟进行配置
yy123xiang
·
2020-07-06 11:44
嵌入式开发
lwIP
以太网详解(一)-MAC/PHY/MII/
RMII
/GMII/RGMII基本介绍
网络设备中肯定离开不MAC和PHY,本篇文章将详细介绍下以太网中一些常见术语与接口。MAC和PHY结构从硬件角度来看以太网是由CPU,MAC,PHY三部分组成的,如下图示意:上图中DMA集成在CPU,CPU,MAC,PHY并不是集成在同一个芯片内,由于PHY包含大量模拟器件,而MAC是典型的数字电路,考虑到芯片面积及模拟/数字混合架构的原因,将MAC集成进CPU而将PHY留在片外,这种结构是最常见
ymj321
·
2020-07-06 11:22
LWIP
MII、
RMII
、GMII接口的详细介绍
概述:MII(MediaIndependentInterface(介质无关接口)或称为媒体独立接口,它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口和一个MAC和PHY之间的管理接口。数据接口包括分别用于发送器和接收器的两条独立信道,每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需要16个信号。管理接口是个双信号接口:一个是时钟信号,另一个是数据信号。通过管理接口,上层
ymj321
·
2020-07-06 11:50
LWIP
24端口以太网FPGA的开发板
端口10/100/1000M以太网数据;FPGA外挂4Gbit的DDR3颗粒,最大支持800MHz;板载CPU进行系统配置、管理,并与客户端软件通信;板载CPU与FPGA之间通过100M以太网(
RMII
孙晓志
·
2020-07-06 06:21
STM32CubeMx + LWIP(实现UDP组播/MQTT/热插拔)系列 一 ----- CubeMx配置
具体:MCU是STM32F107,PHY为DP83848,接口为
RMII
。若使用其他芯片,只可作为参考。时钟配置DP83848使用的时钟来源为MCU提供。DP83848可支持10M/100M的线速。
Moliam!
·
2020-07-06 06:49
STM32CUBE
lwip
STM32F4+FreeRTOS+FreeRTosTcpIp移植教程
选了一款淘宝上的以太网模块,内置芯片就是DP83848,只提供
RMII
接口(mac和phy的通信方式),自带50M振晶(所以不需要stm32P
洋可可
·
2020-07-06 01:36
嵌入式
STM32—LAN8720学习
LAN8720是低功耗的10/100M以太网PHY层芯片,LAN8720支持通过
RMII
接口与以太网MAC层通信,内置10-BASE-T/100BASE-TX全双工传输模块,以下是其特点:1、支持
RMII
weixin_30619101
·
2020-07-05 21:05
STM32CubeMX_以太网_
RMII
_LwIP_UDP
文章目录前言RMIISTM32CubeMX新建F767工程ETH配置LwIP配置生成代码UDP_ECHOSERVER工程代码微信公众号前言STM32CubeMX_环境搭建_GPIO_外部中断STM32CubeMX_定时器中断_PWMSTM32CubeMX_UART_printf_接收中断_DMA空闲中断_LPUART前三节简单的总结了GPIO,EXTI,TIMER,UART的相关用法,本节总结一下
weifengdq
·
2020-07-05 20:22
STM32
MII、GMII、
RMII
、SGMII、XGMII、XAUI、Interlaken
MII即媒体独立接口,也叫介质无关接口。它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口,以及一个MAC和PHY之间的管理接口(图1)。数据接口包括分别用于发送器和接收器的两条独立信道。每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需16个信号。管理接口是个双信号接口:一个是时钟信号,另一个是数据信号。通过管理接口,上层能监视和控制PHY。MII标准接口用于连快Fast
FPGA难得一P
·
2020-07-05 19:50
FPGA接口与协议
xilinx 以太网验证方案简介
说明:基于Microblaze+Lwip+perf建立测试工程验证以太网通信以太网接口:MII/
RMII
/GMII/RGMII/SGMII(本次主要使用MII/
RMII
接口)--------------
时光-易逝
·
2020-07-05 16:42
Quartus
FPGA
xilinx mii to
rmii
核使用
在使用AXI1G/2.5GEthernetSubsystem若要使用
rmii
接口的phy则需要使用xilinxmiitormii的ip核,如下图:需要说明:
rmii
接口的时钟系统和mii接口并不一样,
rmii
时光-易逝
·
2020-07-05 16:09
Vivado
FPGA
STM32F4 LWIP UDP Demo
基于LWIP的UDP实例本工程硬件基于STM32F429+LAN8720A外设,使用
RMII
通信接口。工程由STM32CUBEMX直接生成。代码主要使用的是ST官方例程。
子瓜云鬼
·
2020-07-05 15:55
MII、
RMII
、GMII接口的详细介绍
概述:MII(MediaIndependentInterface(介质无关接口)或称为媒体独立接口,它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口和一个MAC和PHY之间的管理接口。数据接口包括分别用于发送器和接收器的两条独立信道,每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需要16个信号。管理接口是个双信号接口:一个是时钟信号,另一个是数据信号。通过管理接口,上层
reille
·
2020-07-05 10:32
嵌入式硬件
interface
工作
网络
数据结构
算法
思科
rtl8201以太网卡
RMII
:是简化的MII接口,在数据的收发上它比MII接口少了一倍的信号线,所以它一般要求是50兆的总线时钟,是MII接口时钟的两倍。
mail-mail
·
2020-07-04 13:57
FPGA
STM32F7xx —— LAN8720(FreeRTOS+LWIP)
STM32F7xx——LAN8720STM32F767自带以太网模块,需要外接PHY芯片,完成以太网通信(MII/
RMII
接口)。LAN8720详细资料看手册。
a1314521531
·
2020-07-04 09:47
STM32F7xx
转----FPGA做MAC功能,直接挂PHY芯片发送网络报文
一、FPGA做MAC首先就是与PHY的接口问题,常用的百兆接口有MII和
RMII
,传输速率一样,不过MII是4bit传输,时钟25M,而
RMII
是2b
xiao_-_zhu
·
2020-07-04 02:25
FPGA
MII/MDIO接口详解
转自:http://m.blog.sina.com.cn/s/blog_6dc06dd20100y0gf.html#page=3本文主要分析MII/
RMII
/SMII,以及GMII/RGMII/SGMII
linuxmake
·
2020-07-02 12:03
计算机网络
MII、GMII、
RMII
、RGMII、SGMII、XGMII
MII:标准接口,“介质无关”表明在不对MAC硬件重新设计或替换的情况下,任何类型的PHY设备都可以正常工作,即MII总线是一种将不同类型的PHY与相同网络控制器(MAC)相连接的通用总线。GMII(GigabitMII):GMII是8bit并行同步收发接口,工作时钟125M,因此传输速率可达1000Mbps,同时兼容MII所规定的10/100Mbps.GMII接口数据结构符合IEEE以太网标准。
liuxd3000
·
2020-07-02 09:51
传输接口
以太网 知识-MII接口
RMII
/ SMII接口 MII / RGMII接口
本文主要分析MII/
RMII
/SMII,以及GMII/RGMII/SGMII接口的信号定义,及相关知识,同时本文也对RJ-45接口进行了总结,分析了在10/100模式下和1000M模式下的设计方法。
liuming_3385
·
2020-07-02 09:50
网络知识
stm32F107+dp83848
RMII
工作模式 +lwip
stm32f107为核心——基于ARM的Cortex-M3内核,最高工作频率为72MHz,内置高速存储器,具有丰富的增强I/O端口和外设资源:其内部虽然包含了以太网MAC控制器(RJ-45网络接口)——MAC是MediaAccessControl的缩写,即媒体访问控制子层协议。该协议位于OSI七层协议中数据链路层的下半部分,主要负责控制与连接物理层的物理介质。但并未提供物理层接口美国国家半导体生产
joy6399
·
2020-07-02 06:37
有线网络
linux 下千兆网卡驱动开发 RGMII (二)
RMII
是简化的MII接口,在数据的收发上它比MII接口少了一倍的信号线,GMII是千兆网的MII接口,这个也有相应的RGMII接
gq520
·
2020-07-02 01:27
驱动开发
MII与
RMII
接口的区别
RMII
全称为“简化的媒体独立接口”,是IEEE-802.3u标准中除MII接口之外的另一种实现。
f大熊
·
2020-07-02 00:22
以太网
以太网
LwIP
MII
RMII
vxworks下gmac调试的总结
模式和带宽的切换1:在做MII和
RMII
之间的切换前,应该先掉电2:上电后软件重新配置芯片系统控制模块中MAC的工作接口模式寄存器,之后再启动MAC控制器3:需要注意的是,在收发功能开启的状态下不能对双工模式或速率进行
南华小王子
·
2020-07-01 23:06
【程序】STM32F107VC单片机驱动DP83848以太网PHY芯片,移植lwip 2.1.2协议栈,并加入网线热插拔检测的功能(HAL库)
如果要用50MHz的
RMII
接口,那么杜邦线必须要非常非常短,否则时钟信号一旦失真,就无法收发数据!如果DP83848的运行时钟是由单片机的PA8MCO引脚
巨大八爪鱼
·
2020-07-01 15:01
STM32
STM32
DP83848
ETH
lwip
基于stm32F107+dp83848
RMII
工作模式 +lwip(一)
不要让你的梦想一直成为你的梦想--本人的座右铭。我是从来一个不太喜欢写博客的苦逼的码农(也可以称苦逼的大学生),可是由于我太自私的态度。但是我发现越是这样,越是学不好。所以我我决定今后慢慢的把在大学这3年学的小小知识和一些小小项目经验(就是一些自己的感受)分享出来(有错的地方希望能帮我指点出来),与诸君共勉(装一下文艺)。大一各种基础课,什么数学、物理感觉跟高中没啥区别,当时各种茫然,混混大一的小
海行者
·
2020-07-01 05:20
网络
stm32
电子
以太网MAC和PHY之间的接口总结
RMII
(reducedMII)接口收发的数据位宽为2bit,因此管脚数目大为减少,
Tomy_tech
·
2020-07-01 01:56
信号完整性
浅聊一下各类以太网媒体接口MII/
RMII
/SMII/GMII/RGMII/SGMII
最近在学习以太网,了解到各种各样的以太网媒体接口:MII、
RMII
、SMII、GMII等等,有点乱,于是抽空理一下:MIIMII,即MediaIndependentInterface,翻译过来就是介质无关接口
leon1741
·
2020-07-01 01:05
其他东东
01.1 以太网概念与术语 - MAC 和 PHY之间的接口MII/
RMII
/RGMII
01.1以太网概念与术语-MAC和PHY之间的接口MII/
RMII
/RGMIIMAC和PHY之间的接,包括:数据接口和管理接口管理接口(双信号接口):时钟信号+数据信号。
sky8336
·
2020-07-01 00:55
Automotive
Ethernet
以太网MII接口类型大全 MII、
RMII
、SMII、SSMII、SSSMII、GMII、RGMII、SGMII、TBI、RTBI、XGMII、XAUI、XL
大多数MAC芯片的SGMII接口都可以配置成SerDes接口(在物理上完全兼容,只需配置寄存器即可),直接外接光模块,而不需要PHY层芯片,此时时钟速率仍旧是625MHz,不过此时跟SGMII接口不同,SGMII接口速率被提高到1.25Gbps是因为插入了控制信息,而SerDes端口速率被提高是因为进行了8B/10B变换,本来8B/10B变换是PHY芯片的工作,在SerDes接口中,因为外面不接P
zyboy2000
·
2020-06-30 20:50
协议
RGMII布线指导 RGMII Layout Guide
MII适用于百兆网络设备,有个很大的缺点就是走线很多,于是就出现了
RMII
,即ReducedMediaIndependentInterface,在MII的基础上减少了一半的数
yamafe
·
2020-06-30 05:50
PCB
如何使用STM32CubeMX配置ETH(
RMII
)
最近,刚接触STM32CubeMX,感觉功能非常强大,特别是对于ETH、USB、FAT等特别方便,不用再像以前那样去找各种移植方法(移植起来既麻烦也耽误时间)。此处,我以自己手头上的一个板子(STM32F207VCT6)为例,记录一下以太网的配置过程,中间也走了一些弯路,希望其他同志今后在配置ETH的时候可以借鉴参考,以节省自己的开发周期。具体配置过程:1、打开STM32CubeMX,并选择好相应
断剑重铸
·
2020-06-30 04:22
stm32
以太网
RMII
CUBEMX
Hi3519V101(之) 烧写uboo kernel rootfs 跑起来之后网络网卡问题
一、在hisi板子跑起来之后很兴奋,然后试一下网络能不能用,发现ifconfig不出来任何消息,然后ifconfig-a出来消息如下:明显,网卡没跑起来,想起了uboot修改了网络模型是
rmii
,而kernel
wendeWu_Json
·
2020-06-29 21:48
底层驱动
Hi3519V101(之) 烧写uboot ping不通网络
(hisi3519默认是千M口,rgmii模式,而我的板子是百兆口,所有要修改成
rmii
模式的网口)一、修改配置文件hi3519v101.h(我这里的板子是nand,所以这里修改的hi3519v101_
wendeWu_Json
·
2020-06-29 21:47
底层驱动
STM32F407利用RT-thread上移植LWIP
参考:网络协议栈驱动移植1:环境芯片:STM32F407开发板:正点原子探索版PHY:LAN8720A接口:RMIISTM32F407自带以太网模块,与外部PHY芯片通过
RMII
接口连接。
kayshi2018
·
2020-06-28 19:04
RT-thread
嵌入式开发之hi3519---网络不通问题
rmii
http://www.ebaina.com/bbs/forum.php?mod=viewthread&tid=18092&extra=page%3D1%26filter%3Dtypeid%26typeid%3D133http://www.ebaina.com/bbs/thread-12879-1-1.htmlhttp://www.ebaina.com/bbs/forum.php?mod=viewt
weixin_34306676
·
2020-06-28 16:55
MAC/PHY与MII(GMII/SGMII/RGMII)(一)
MediaAccessControl,即媒体访问控制子层协议)和PHY(物理层)之间的MII(MediaIndependentInterface,媒体独立接口),以及MII的各种衍生版本——GMII、SGMII、
RMII
weixin_30670151
·
2020-06-27 23:01
STM32CubeMX_CAN_CAN3_FDCAN
STM32CubeMX_环境搭建_GPIO_外部中断STM32CubeMX_定时器中断_PWMSTM32CubeMX_UART_printf_接收中断_DMA空闲中断_LPUARTSTM32CubeMX_以太网_
RMII
_LwIP_U
weifengdq
·
2020-06-27 14:28
STM32
LWIP之DP83848的配置
STM32的例子,先用官网的例子,文件名大概叫这个en.stsw-stm32070ETH_BSP_Config(1)ETH_GPIO_Config,配置腿,还配置MII还是
RMII
模式(2)ETH_MACDMA_Config2.1ETH_AutoNegotiation_Enable2.2DMA2.3ETH_Init
unsv29
·
2020-06-27 10:33
lwip
以太网初探
3516A/D千兆网络变百兆方法
3516a的设置方法除了环境变量外,还需要额外的寄存器配置,这里单独列出来:MII模式:设置网口为mii模式时,注意3处:1)设置网络为MII模式:setenvmdio_intfmii2)设置管教复用为
rmii
_clk
等风来_小库
·
2020-06-27 01:36
hisi
以太网详解(一)-MAC/PHY/MII/
RMII
/GMII/RGMII基本介绍
网络设备中肯定离开不MAC和PHY,本篇文章将详细介绍下以太网中一些常见术语与接口。MAC和PHY结构从硬件角度来看以太网是由CPU,MAC,PHY三部分组成的,如下图示意:上图中DMA集成在CPU,CPU,MAC,PHY并不是集成在同一个芯片内,由于PHY包含大量模拟器件,而MAC是典型的数字电路,考虑到芯片面积及模拟/数字混合架构的原因,将MAC集成进CPU而将PHY留在片外,这种结构是最常见
sternlycore
·
2020-06-26 14:13
硬件接口
上一页
1
2
3
4
5
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他