E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Vivado仿真
aurora接口channel_up,gt_common问题记录
1.环境软件:
vivado
2016.4硬件:kc705开发板2.问题记录2.1
vivado
route时,报告gt_common错误2.1.1错误提示2.1.2工程框图起初想法是,aurora_0用GTXQ0
zzyaoguai
·
2024-01-30 07:54
FPGA
仿真
aurora
gtx
FPGA光纤Aurora_8B_10B
本章基于
Vivado
开发工具中Aurora的IP核进行验证。本章包括了光纤眼图的验证、单个Aurora核下板验证、两个Aurora核下板验证。
小五头
·
2024-01-30 07:14
基于Verilog实现算法
fpga开发
【PSO】粒子群优化算法(Particle Swarm Optimization,PSO)理论分析与matlab性能
仿真
,使用CEC2017测试
目录一、PSO粒子群优化理论简介二、使用matlab实现PSO优化算法三、测试CEC2017中F1~F5,F11~F15
Simuworld
·
2024-01-30 04:41
matlab
pso
粒子群优化
CEC2017
基于51单片机天大的滚动显示Protues
仿真
设计
一、设计背景数码管是一种常见的数字显示设备,它主要由发光二极管(LED)和控制电路组成。LED数码管可以分为共阳(公共阳极)和共阴(公共阴极)两种类型。在共阳数码管中,每个数码管的阳极(P端)都是连接在一起的,而每个数码管的阴极(N端)是独立的。控制电路根据需要将电流引入相应的阴极,使其发亮,从而显示特定的数字或字符。在共阴数码管中,每个数码管的阴极(N端)都是连接在一起的,而每个数码管的阳极(P
薄情书生
·
2024-01-30 03:27
51单片机
嵌入式硬件
单片机
Protues
51单片机通过级联74HC595实现倒计时秒表Protues
仿真
设计
一、设计背景近年来随着科技的飞速发展,单片机的应用正在不断的走向深入。本文阐述了51单片机通过级联74HC595实现倒计时秒表设计,倒计时精度达0.05s,解决了传统的由于倒计时精度不够造成的误差和不公平性,是各种体育竞赛的必备设备之一。本设计采用51单片机为中心器件,利用其定时器/计数器定时和记数的原理,使用两片74HC595级联实现LED数码管的控制以及利用外部中断来设计倒计时器。将软、硬件有
薄情书生
·
2024-01-30 03:56
51单片机
嵌入式硬件
单片机
Protues
仿真
与实际
理论和实际的差别问题导入:书本上讲51单片机的外部计数频率不能超过晶振频率的1/24,可实际
仿真
并非如此,难道书上错了吗?
何同学JoseHe
·
2024-01-30 03:26
基于单片机的蔬菜大棚温湿度智能控制系统设计
2.2设计思路2.3系统整体设计思路2.4设计要求3功能模块设计3.1主控模块3.2DHT11温湿度模块3.3蜂鸣器模块3.4DS1302时钟模块3.5LCD1602显示模块3.6LED灯模块4软件设计及
仿真
PrairieOne
·
2024-01-30 02:14
8051单片机
单片机
嵌入式硬件
Quartus II 调用ModelSim
仿真
调试注意的问题
之前在
仿真
的时候,modelsim信号显示value值为Hiz,对以下参数进行设置:在菜单栏下的Assignments->Settings中,在弹出的界面中选择EDAToolSettings->Simulation
鱼仔玩编程
·
2024-01-30 00:04
软件安装
ZYNQ7020确定EMIO的引脚编号的方法
当我们在
vivado
中配置EMIO的时候,也并没有指定其编号,只是指定了需要的EMIO的数目。当在SD
隋边边
·
2024-01-29 22:17
FPGA
Vivado
ZYNQ
EMIO
引脚编号
7020/7010
qemu + vscode图形化调试linux kernel
但还是存在设置断点麻烦(需要对着源码设置),terminal显示代码不方便,不利于我们学习;另外在gdb下p命令显示结构体内容时,看起来也是很别扭,可以利用vscode+gdb-multiarch调试qemu
仿真
的
无人知晓万事万物
·
2024-01-29 20:43
qemu玩转linux
vscode
linux
ide
qemu
仿真
机器人-深度学习CV和激光雷达感知(项目2)day8【作业2与答案2】
文章目录前言作业2答案2代码详解前言你好,我是辰chen,本文旨在准备考研复试或就业本文内容是我为复试准备的第二个项目欢迎大家的关注,我的博客主要关注于考研408以及AIoT的内容预置知识:基本Python语法,基本linux命令行使用以下的几个专栏是本人比较满意的专栏(大部分专栏仍在持续更新),欢迎大家的关注:ACM-ICPC算法汇总【基础篇】ACM-ICPC算法汇总【提高篇】AIoT(人工智能
辰chen
·
2024-01-29 19:12
考研
#
复试项目
机器人
ROS
深度学习
CV
考研
项目
launch
高仿江诗丹顿传承多少钱一块,江诗丹顿
仿真
手表售价一览表
高仿江诗丹顿手表是现如今市场上备受追捧的一款钟表产品。江诗丹顿作为一个著名的瑞士手表品牌,凭借其卓越的制表技艺和精湛的工艺而闻名于世。然而,正品江诗丹顿手表价格昂贵,远超普通消费者的购买能力。因此,高仿江诗丹顿手表应运而生,成为了那些钟表爱好者们的首选。微信:798445980(下单赠送精美礼品)高仿江诗丹顿传承多少钱一块:第一级:江诗丹顿传承手表普通高仿价格在300-800元左右,手表外观大体和
腕表鞋屋
·
2024-01-29 17:13
Vivado
中嵌入式逻辑分析仪ILA的使用(2)
在
vivado
中叫ILA(IntegratedLogicAnalyzer),之前在ISE中是叫ChipScope。
Pilgrim2017
·
2024-01-29 15:16
FPGA
Vivado
流水线三维可视化运维,装配自动化提质增效
为贯彻仓储行业应用的全面性,图扑HT应用Web端前沿技术,将运行状态、环境变化、突发扰动等物理实况数据,与统计分析、
仿真
预测、领域知识等信息空间数据,进行全面交互与深度融合,实现智能物流仓储产线当前难监测
图扑数字孪生
·
2024-01-29 15:17
人工智能
大数据
3D可视化
数字孪生
自动化
数字集成电路设计(五、
仿真
验证与 Testbench 编写)(一)
文章目录引言1.VerilogHDL电路
仿真
和验证概述2.VerilogHDL测试程序设计基础2.1Testbench及其结构2.2测试平台举例2.2.1组合电路
仿真
环境搭建2.2.2时序电路
仿真
环境搭建
普通的晓学生
·
2024-01-29 13:39
Verilog
HDL数字集成电路设计
fpga开发
vivado
除法器ip核的使用
vivado
除法器ip核的使用1IP例化2源文件3结果1IP例化2源文件top`timescale1ns/1ps//**AlgorithmType:选择不同的算法模式,其中Radix2为常用的模式,LutMult
ML__LM
·
2024-01-29 13:08
ViVado
IP的使用
数据处理
fpga开发
Xilinx
Vivado
定制IP核调用和除法器IP核的latency和resource分析
加入定制的乘法IP核,必须在sources右键,用AddDirectories加入才完整加入文件夹后如下图:测试代码与主程序模块连接端口初学者容易出现错误输入端口:从模块内部来讲,输入端口必须为线网数据类型,从模块外部来看,输入端口可以连接到线网或者reg数据类型的变量。输出端口:从模块内部来讲,输出端口可以是线网或者reg数据类型,从模块外部来看,输出必须连接到线网类型的变量,而不能连接到reg
人工智能和FPGA AI技术
·
2024-01-29 13:07
FPGA
嵌入式
Xilinx
matlab电机算法
仿真
,MATLAB电机
仿真
精华50例源代码
【实例简介】MATLAB电机
仿真
精华50例源代码,包括同步电机,异步电机的
仿真
模型,和闭环控制等【实例截图】【核心代码】《MATLAB电机
仿真
精华50例》源代码└──《MATLAB电机
仿真
精华50例》源代码
灰太狼deee微笑
·
2024-01-29 13:07
matlab电机算法仿真
Xilinx FPGA BRAM使用方法
BRAM使用方法在利用fpga进行数据处理的过程中,对高速数据采集或者传输的过程中,需要对数据尽心缓存,缓存一般有两种不同的方法,一种是FIFO,一种是RAM,FIFO在
vivado
中提供IP核,FIFO
一支绝命钩
·
2024-01-29 13:36
FPGA
fpga开发
cannot read system data from XML file
最近在使用ccs进行debug
仿真
时,不知道为什么一直报错,或者偶尔能够正常下载程序。
坚持每天写程序
·
2024-01-29 13:05
CCS
dsp
ccs
CCS
开发语言
【数字电子电路基础】智力竞赛抢答器
文章目录序言完整
仿真
电路图1、设计要求2、主要器件3、设计原理4、设计实验及其原理序言抢答器作为一种工具已经广泛的应用于各种智力和知识竞赛场合。
海绵丿星星
·
2024-01-29 13:05
数电设计
proteus
其他
CCS新建工程教程
②:DSP的开发过程中,
仿真
器的使用必不可少,所以这里需要选择
仿真
器的类型,我们
仿真
器是版本,所以要选择该类型。③:对工程命名(注意不要使用中文及特殊字符),这里我们命名
坚持每天写程序
·
2024-01-29 13:35
CCS
dsp
CCS
开发语言
【FPGA教程案例11】基于
vivado
核的除法器设计与实现
FPGA教程目录MATLAB教程目录---------------------------------------------------------------------------------------目录1.软件版本2.本算法理论知识和IP核配置方法
fpga和matlab
·
2024-01-29 13:32
★教程2:fpga入门100例
fpga开发
除法器
IP核
verilog
FPGA教程
windows10中安装和使用ROS2+python
ROS称为机器人操作系统,是开发智能机器人的极具生产力的工具,主要用于
仿真
验证、代码部署。ROS已经从ROS1发展到ROS2,而ROS2才真正实现了分布式通信。
zhangzq02
·
2024-01-29 13:31
机器人
python
为什么时序逻辑电路会落后一拍?
但在
仿真
过程中经常会发现不符合这一“定律”的现象–明明是在
仿真
时序逻辑,怎么输出不会落后一拍?先来看一个简单的例子:把输入信号用时序逻辑电路寄存两次,即俗称的“打两拍”。
单刀FPGA
·
2024-01-29 13:30
FPGA设计与调试
fpga开发
Verilog
xilinx
IC
altera
【无人机三维路径规划】基于人工蝶群算法ABO实现复杂地形无人机三维航迹规划附Matlab代码
✅作者简介:热爱科研的Matlab
仿真
开发者,修心和技术同步精进,代码获取、论文复现及科研
仿真
合作可私信。个人主页:Matlab科研工作室个人信条:格物致知。
天天Matlab科研工作室
·
2024-01-29 13:59
无人机
算法
matlab
xilinx FPGA 除法器ip核(divider)的使用(VHDL&
Vivado
)
一、创建除法ip核
vivado
的除法器ip核有三种类型,跟ISE相比多了一个LuMult类型,总结来说就是LuMult:使用了DSP切片、块RAM和少量的FPGA逻辑原语(寄存器和lut),所以和Radix2
坚持每天写程序
·
2024-01-29 13:58
FPGA
VHDL
VIVADO
fpga开发
1024程序员节
终端SSH工具:SecureCRT for mac
系统上一款强大易用且专业的终端SSH工具,类似于Windows中的Putty,SecureCRT破解版支持SSH1、SSH2、Telnet等远程连接,同时具有很多实用和专业的辅助功能,支持保存密码、广泛的终端
仿真
d5fanfan
·
2024-01-29 12:30
macos
ssh
运维
Ros方向第一次汇报
文章目录1.本方向内学习内容:1.1.完成了基于ARM64架构下pd虚拟机中UbuntuLinux的安装:1.2.学习了Linux基本命令行操作:1.3完成海龟
仿真
:1.4.完成了工作空间与功能包的创建
碳酸不酸鸭
·
2024-01-29 12:42
学习计划
c语言
笔记
数据结构
绘图_origin在一个页面上绘制多个图像x1y1和x2y2
目的:最近再做
仿真
的时候,分别做了按照路径d和时间t的
仿真
,为了验证两者的准确性,计划将路径d的数据转换为时间t的图像,看二者能否重合。
Qine_f
·
2024-01-29 11:19
绘图工具
学习方法
市面上3k厂百达翡丽鹦鹉螺5711拿货价多少钱
而3K厂制造的这款鹦鹉螺5711更是无可挑剔,
仿真
程度堪比正品▼更多详情添加微:522268133k厂百达翡丽鹦鹉螺5711价格多少?
潮品会
·
2024-01-29 11:30
1.22ABM
仿真
(netlogo),A*(简要)
NETLOGOABM建模A*,体现了当前的步数成本H为启发值,由启发性公式决定,就是成本F由两个要素确定,一个是实际位置的成本G,由其自身固定的地理位置决定,另一个是启发值H,由下一个位置与目标位置的相对距离决定,然后在循环中,是要找下一个成本最小的F堆优化dij可以认为是一个A*算法只考虑G成本不考虑启发值的A*就是朴素的dij
CQU_JIAKE
·
2024-01-29 11:15
工具使用
数模
算法
大数据
etl
瑞利衰落信道
仿真
(Python)
ChatGPT答案:importnumpyasnpdefgenerate_rayleigh_channel(num_samples):#生成实部和虚部,均为高斯分布N(0,1/2)real_part=np.random.normal(0,np.sqrt(0.5),num_samples)imag_part=np.random.normal(0,np.sqrt(0.5),num_samples)#合
还有你Y
·
2024-01-29 08:09
MIMO
物理层
信号处理
python
开发语言
南京观海微电子---如何减少时序报告中的逻辑延迟
1.引言在FPGA逻辑电路设计中,FPGA设计能达到的最高性能往往由以下因素决定:▪工作时钟偏移和时钟不确定性;▪逻辑延迟:在一个时钟周期内信号经过的逻辑量;▪网络或路径延迟:
Vivado
布局布线后引入的延迟量
9亿少女的噩梦
·
2024-01-29 08:24
观海微电子
显示驱动IC
fpga开发
【雕爷学编程】Arduino动手做(85)---LCD1602液晶屏模块
【Arduino】168种传感器模块系列实验(资料代码+
仿真
编程+图形编程
驴友花雕
·
2024-01-29 07:22
【MATLAB源码-第125期】基于matlab的QPSK系统IQ调制方式
仿真
,输出每一个节点的波形。
操作环境:MATLAB2022a1、算法描述四相移键控(QuadraturePhaseShiftKeying,简称QPSK)是一种数字调制技术,它是相移键控(PSK)的一种形式。在通信系统中,QPSK广泛应用于无线和数据传输技术,其主要优势是能够有效地提高带宽利用率,并在一定程度上抵抗信道噪声和干扰。QPSK调制原理QPSK调制的核心是将输入的数字数据映射到载波的四个不同相位上。这四个相位通常是0
Matlab程序猿
·
2024-01-29 06:29
调制解调
通信原理
MATLAB
matlab
开发语言
信息与通信
Quartus II使用小技巧
msim文件夹用于存放
仿真
文件。如何查看一个Quartus工程用的是什么版本呢?用notepad++打开工程名.qsf文件,查看最后一
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
Modelsim SE 10.5安装教程
ModelSim是一种功能强大的硬件描述语言(HDL,HardwareDescriptionLanguage)
仿真
和验证工具,可以单独
仿真
,也可以联合Quartus/
Vivado
等软件联合
仿真
,
仿真
速度快
GBXLUO
·
2024-01-29 05:08
FPGA
fpga开发
modelsim
“OVL断言“和“assert 断言“有什么区别和联系
目录区别:1.OVL断言:2.SystemVerilog`assert`断言:3.设计目的:4.语法:5.特定功能:联系:1.都属于基于断言的验证:2.都用于
仿真
验证:3.都可用于捕获设计中的问题:OVL
禅空心已寂
·
2024-01-29 03:58
uvm
IC验证
前端
OVL
assert
vivado
放置I/O端口
放置I/O端口I/O规划视图布局提供了几种将I/O端口分配给封装引脚的方法。你可以在“I/O端口”窗口中选择单个I/O端口、I/O端口组或接口,然后分配将它们封装到封装窗口中的封装引脚或设备窗口中的I/O焊盘。在“程序包”窗口中,您可以:•将端口拖放到封装引脚。•查看端口位置和限制条件。•将光标移动到引脚上,以在顶部和左侧显示I/O引脚坐标窗•将光标悬停在接点上以显示显示接点信息的工具提示。•通过
cckkppll
·
2024-01-29 02:30
fpga开发
vivado
将I/O规划项目迁移到RTL、UltraScale的I/O规划体系结构内存IP、UltraScale体系结构内存IP I/O规划设计流程变更、综合I/O规划
将I/O规划项目迁移到RTL项目定义I/O端口并将其放置到封装引脚上后,可以迁移I/O规划项目到RTL项目。端口定义用于为按照规定,使用Verilog或VHDL进行RTL设计。差分对缓冲器添加到顶部模块和总线定义也包括在RTL中。项目属性更改为反映RTL项目类型。重要!迁移后,RTL项目无法转换回I/O规划项目。要转换项目,请执行以下操作:1.选择文件 → 迁移到RTL。注意:或者,也可以从流导航
cckkppll
·
2024-01-29 02:30
fpga开发
xilinx基础篇Ⅱ(2)
vivado
2017.4软件使用
本节为基础使用流程。1.打开软件,选择新建工程2.确认创建新工程3.选择创建工程名及路径4.选择创建工程类型,一般选择RTL5.选择FPGA芯片型号6.以下为工程概况,其中框中为选择的芯片型号,点击finish7.添加Xilinx官方IP核(此处强调为官方IP,是因为IP也可以用户自定义内容后封装成IP,后期会讲)8.选择需要的IP,如下为IBERT的IP核9.IP核的设置界面(此处以IBERT为
Roy-e
·
2024-01-29 02:00
FPGA
学习个人笔记:Vivado
应用篇
fpga开发
vivado
2018.3 烧写固化FPGA verilog代码以及出现的问题解决
vivado
一般是与SDK同时使用的,像zynq系列,通过SDK烧写固化代码很方便,但是有的时候比如本人目前使用的是XC7K325TFPGA进行的开发,不会用到SDK软件,所以烧写固化代码想通过
vivado
cckkppll
·
2024-01-29 02:29
fpga开发
信号类型(通信)——高斯最小频率键控GMSK(五)
系列文章目录《信号类型(通信)——
仿真
(一)》《信号类型(通信)——QAM调制信号(二)》《信号类型(通信)——QPSK、OQPSK、IJF_OQPSK调制信号(三)》《信号类型(通信)——最小频移键控
【杨(_> <_)】
·
2024-01-29 02:18
信号处理
#
通信
matlab
算法
信号处理
学习
matlab
信号类型——正交频分复用OFDM(六)
系列文章目录《信号类型(通信)——
仿真
(一)》《信号类型(通信)——QAM调制信号(二)》《信号类型(通信)——QPSK、OQPSK、IJF_OQPSK调制信号(三)》《信号类型(通信)——最小频移键控
【杨(_> <_)】
·
2024-01-29 02:18
信号处理
#
通信
matlab
信号处理
学习
matlab
信号类型(通信)——最小频移键控MSK(四)
系列文章目录《信号类型(通信)——
仿真
(一)》《信号类型(通信)——QAM调制信号(二)》《信号类型(通信)——QPSK、OQPSK、IJF_OQPSK调制信号(三)》目录前言一、MSK信号特点1.1、
【杨(_> <_)】
·
2024-01-29 02:18
信号处理
#
通信
matlab
算法
信号处理
学习
matlab
信号类型(通信)——汇总(七)
系列文章目录《信号类型(通信)——
仿真
(一)》《信号类型(通信)——QAM调制信号(二)》《信号类型(通信)——QPSK、OQPSK、IJF_OQPSK调制信号(三)》《信号类型(通信)——最小频移键控
【杨(_> <_)】
·
2024-01-29 02:45
matlab
信号处理
信息与通信
Over-the-Air Deep Learning Based Radio Signal Classification
本文在
仿真
时考虑到了载波频偏、码元速率、多径衰减等因素的影响,并在实验室中用软件无线电对无线信号分
2e07917c964c
·
2024-01-29 01:47
Multisim
仿真
错误可能
此电路图是将一片4位二进制同步计数器74LS161的同步置数端实现13进制计数器,CP端接2Hz当频率是1kHz时没有
仿真
错误,调为2Hz的时候,出现上面的错误解决办法:可以在
仿真
->Analysesandsimulation
Jesus-
·
2024-01-28 21:25
学习
<EDEM 基础案例05>Screw Auger
案例重点:定义一个有效地域来查看
仿真
中的所有重要特性;颗粒速度和接触力分析;设置数据导出查询(ExportDataQueries)选项卡并使用copyquery选项;使用“步长因子(StepFactor
weixin_40395778
·
2024-01-28 16:02
EDEM基础案例
EDEM
上一页
13
14
15
16
17
18
19
20
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他