E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ
Zynq
定时器系统(上)—全局和私有定时器
1.平台说明硬件平台:
ZYNQ
7z202clg400-2的创龙核心板官方参考文档:《UG585-
Zynq
-7000SoCTechnicalReferenc
Ye__sea
·
2020-07-06 10:00
Xilinx_Zynq开发
Zynq
的AMP开发流程说明(基于OCM)
目录一.平台说明二.软件安装三.基本开发流程3.1.AMP模式介绍3.2.开发流程框图四.具体开发流程4.1.下载官方Demo源码4.2.Vivado工程创建(Windows64位环境)4.2.1.工程创建4.2.2.配置ARM系统:4.2.3.工程编译并导出4.3.Petalinux工程(Ubuntu16.04环境)4.4.SDK工程(Windows64位环境)4.4.1.CPU1程序(app_
Ye__sea
·
2020-07-06 10:00
Xilinx_Zynq开发
ZYNQ
调试遇到的问题
1.'arm-xilinx-eabi-gcc'不是内部或外部命令,也不是可运行的程序或者commandnotfound.(1)开发平台:软件版本14.3ISEDesignSuiteEmbededEdition(14.3)+VivadoDesignEdition(2012.3).下载文件名称:Xilinx_ISE_DS_Win_14.3_P.40xd.6.0下载链接:https://china.xi
Ye__sea
·
2020-07-06 10:00
Xilinx_Zynq开发
zynq
中纯PL编程
没接触
zynq
之前,只用过FPGA,在FPGA中用verilog编程简单明了,后来稍微学习过一点niosii,就在FPGA中也用过一点点niosii。
蜗牛一步一步往上爬
·
2020-07-06 10:18
zynq
zynq
PS控制PL端流水灯
ps_to_pl_gpio该例程是在ZC706开发板上实现的,在vivado中如下所示:参考ZC706开发板的数据手册,对led的管脚进行约束,数据手册如下图所示:这里有一个问题,按照数据手册设置LVCOMS25报错,因为在
zynq
yanxiaopan
·
2020-07-06 10:02
zynq7000
zynq
7000 SD卡的读写
参考博客:https://blog.csdn.net/husipeng86/article/details/52262070参考上述博客中的程序,报错:ERROR:f_writereturned1写失败,又参考了以下博客:https://blog.csdn.net/fanwenjieok/article/details/37693625将原博客中f_open函数中用的标志由FA_CHACK_ALW
yanxiaopan
·
2020-07-06 10:01
zynq7000
zynq
linux找不到网卡
背景我遇到的应该是比较奇葩的情况,板子是
zynq
,我更新了内核之后发现系统里找不到网卡了,ifconfig-a也没有,查看启动log,发现了macbe000b000.ethernet:can'trequestregionforresource
yanhe156
·
2020-07-06 10:23
zedboard
linux
一些嵌入式linux问题
(四)QEMU仿真启动
zynq
7
/oe-init-build-env2、MACHINE=qemu-
zynq
7bitbakecore-image-minimal3、runqemuqemu-
zynq
7runqemu-INFO-AssumingMACHINE
黎杨
·
2020-07-06 10:32
Yocto
(八)
zynq
7通过Ubuntu NFS运行hello world
一、配置NFS1、安装NFSapt-getinstallnfs-kernel-server2、修改配置文件2、修改配置文件sudovim/etc/exports修改内容如下:/nfsroot*(rw,sync,no_root_squash)各段表达的意思如下,根据实际进行修改/nfsroot:共享的目录*:指定哪些用户可以访问*所有可以ping同该主机的用户192.168.1.*指定网段,在该网段
黎杨
·
2020-07-06 10:01
Yocto
zynq
7启动方式
一直对
ZYNQ
7的启动方式不是很明白,只知道有flash、SD、JTAG三种主流的启动方式,然而对这三种启动方式的启动过程以及所需要的文件对不是特别清楚。
黎杨
·
2020-07-06 10:01
Yocto
【大道至简】
Zynq
7020 AXI GPIO
【大道至简】
Zynq
7020AXIGPIO#include"xparameters.h"#include"xgpio.h"#include"xil_exception.h"#include"xscugic.h"staticu16GlobalIntrMask
sdyang.chd
·
2020-07-06 10:54
【大道至简】Zynq
Zynq
入门基础实验一之Helloworld
一.实验平台我们采用的是自己设计的
Zynq
实验板,与Xilinx官方的Zedboard基本兼容。
yangzhiyuan0928
·
2020-07-06 10:37
ARM/Zynq7020
Zedboard移植USB无线网卡驱动心得
开发板:
Zynq
Zedboard操作系统:Ubuntu12,04交叉编译器:arm-Xilinx-linux-gnueabigccWIFI模组:TP-LINKTL-WN725N2.0移
雅可
·
2020-07-06 10:17
USB网卡驱动
移植
zedboard的裸机中断实验(一)
学习了
zynq
的中断系统后,这里做一个简单的中断实验,第一个中断的实验是一个简单的按键中断实验。开发环境:XPS14.6+SDK14.6一:硬件配置1.启动xps,创建工程,选择好平台。
iverson1991
·
2020-07-06 09:54
zedboard学习
zedboard中断
zynq
gpio
中断实验
zynq裸机中断
zynq
正确使用GPIO
在
zynq
的开发中,有两种GPIO,一种是
zynq
自带的外设(MIO/EMIO),存在于PS中,第二种是PL中加入的AXI_GPIOIP核。
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
zedboard--zedboard学习小结
转载请注明:来自http://blog.csdn.net/xzyiverson平台简介
Zynq
可以认为是带处理器的FPGA,xilinx出了7010,7015,7
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
zedboard--Demo学习(五)
Zynq
-7000实现了双核Cortex-A9MPcore和最新的28nm7系列可编程逻辑的紧密集成。
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
zedboard--单独PL实验(四)
Zynq
是带FPGA的处理器,这个实验是学习在不使用ARMPS的情况下,只对
zynq
的PL的编程方法。至于ise14.2的安装不是一件很难的事情,这里就跳过了。
iverson1991
·
2020-07-06 09:22
zedboard学习
zedboard
[转]ZC702与ZedBoard开发板的比较
元起步,多少随意声明:本文只用于个人学习交流,若不慎造成侵权,请及时联系我,立即予以改正锋影email:
[email protected]
与ZedBoard开发板基本上是同期推出的XILINX
ZYNQ
锋影Q
·
2020-07-06 09:20
操作系统平台
QNX
blackberry
OS_BSP
【
Zynq
UltraScale+ MPSoC解密学习5】
Zynq
UltraScale+的RPU
目录一、简单介绍二、Cortex-R5的结构(单核)2.1DataProcessingUnit2.2Load/StoreUnit2.3PreFetchUnit2.4L1memorysystem2.4.1Icache和Dcache2.4.2MemoryProtectionUnit(MPU)2.4.3Tightly-CoupledMemory(TCM)接口2.4.4Errorcorrectionand
xinxulsq
·
2020-07-06 09:25
Zynq
UltralScale+
【
Zynq
UltraScale+ MPSoC解密学习10】
Zynq
UltraScale+的PS互连
目录一、功能介绍二、互连框图2.1FPDMainSwitch2.2Cache一致性互连2.2.1FullCoherency2.2.2I/OCoherency2.2.3ACPCoherency2.3互连子模块三、互连寄存器一、功能介绍PS互连由多个Switch组成,这些Switch通过高级可扩展接口(AXI接口)点对点连接系统资源,用于master口和slave口之间传输地址、数据以及响应事务。AR
xinxulsq
·
2020-07-06 09:25
Zynq
UltralScale+
【
Zynq
UltraScale+ MPSoC解密学习3】
Zynq
UltraScale+的GTx
目录一、几个基本概念1.1Serdes1.2GT二、
Zynq
U+的High-SpeedSerialI/O2.1PS-GTR2.2GTH/GTY一、几个基本概念1.1SerdesSERDES是英文SERializer
xinxulsq
·
2020-07-06 09:24
Zynq
UltralScale+
【
Zynq
UltraScale+ MPSoC解密学习1】
Zynq
UltraScale+的基本介绍
目录前言
Zynq
UltraScale+是啥?和
Zynq
-7000的比较处理器FPGA(PL)其他(参考ug1085)
Zynq
U+的应用前言前言就是唠嗑。
xinxulsq
·
2020-07-06 09:24
Zynq
UltralScale+
Zynq
PS动态配置PL
功能概述:系统启动后,自动加载xdevcfg,使用该功能可自动加载PL的配置文件。准备:1.生成bin文件在vivado中generatebitstreamfile后,会生成xxx.bit和xxx.bin文件,选取xxx.bin文件2.将xxx.bin文件拷贝到SD卡中可使用主机通过SSH拷贝到SD中。(1)设置主机的IP与目标板的IP在一个网段,设置完成后ping以下目标板的IP地址,确保网络端
xijingmingxijingming
·
2020-07-06 09:21
学习的过程
ZYNQ
7020 FPGA FFT_IP核
FFT_IP核原理框图引脚定义:aclk:上升沿有效aclken:高电平时钟使能(可选)aresetn:Active-Low同步清除(可选,始终优先于aclken)。需要两个周期的最小有效脉冲。s_axis_config_tvalid:配置频道的TVALID。由外部主设备发出信号,表明它能够提供数据。s_axis_config_tready:TREADY作为配置通道。核心声明表示已准备好接受数据。
xiehang_0615
·
2020-07-06 09:36
FPGA数字信号
fft
fpga
基于
Zynq
的光流法软硬件协同实现
一、前言光流场(OpticalFlowField)[1]是指图像中所有像素点构成的一种二维(2D)瞬时速度场,其中的二维速度矢量是景物中可见点的三维速度矢量在成像表面的投影。通过光流场计算能够在相机运动以及不知道场景信息的情况下检测出运动对象。因此光流场计算方法(即光流法)在模式识别、计算机视觉以及图像处理等领域具有极其重要的基础地位。基于光流可以实现在军事航天、交通监管、信息科学、气象、医学等多
飞翔在蓝天
·
2020-07-06 08:00
光流/场景流
Linux 读写memory操作,devmem直接访问物理内存地址
2开发环境软件环境:ubuntu虚拟机、arm-xilinx交叉编译工具链硬件环境:
ZYNQ
70103内存地址说明基本上的内存物理地址都可以访问,但是如果需要
ZYNQ
xhoufei2010
·
2020-07-06 08:34
Linux
zynq
7010 在 linux 系统下 irq_f2p 中断驱动
1说明
zynq
平台,需要用到pl(FPGA)端发送中断给ps端(ARM),发送的中断名称为IRQ_F2P[15:0],该中断一共有16个,中断号分别为61-68,84-91。
xhoufei2010
·
2020-07-06 08:34
Linux
zynq
用Python玩FPGA背后的故事
图为该篇论文PYNQ介绍PYNQ全称为PythonProductivityfor
Zynq
,即在原有
Zynq
架构的基础上,添加了对python的支持。
Zynq
是赛灵思公司推出的行业第一个可扩
子曰小玖
·
2020-07-06 08:53
PYTHON
ZYNQ
平台AMP模式Linux+裸机(UCOS)实现
第一步:先按照官方教程将UCOS和Linux均跑起来,UCOS相关资料参考如下:http://blog.csdn.net/wuyusheng314/article/details/75307590第二步:创建能在CPU1独立跑起来的UCOS工程。然后设置编译开关-g-DUSE_AMP=1,同时设置UCOS配置选项:UCOS_AMP_MASTER=false第三步:因为UCOS是作为AMP模式下的的
无语僧314
·
2020-07-06 08:08
嵌入式linux
嵌入式MCU
ZYNQ
XC7Z020移植到XC7Z030问题汇总
1、SD卡启动加载文件系统失败问题现象:Waitingforrootdevice/dev/mmcblk0p2...mmc0:newhighspeedSDHCcardataddressb368mmcblk0:mmc0:b368000007.51GiB(ro)mmcblk0:p1p2p3VFS:Cannotopenrootdevice"mmcblk0p2"orunknown-block(179,2)原
无语僧314
·
2020-07-06 08:08
嵌入式linux
【
Zynq
学习笔记2】SDK使用JTAG调试
本文使用的开发板为ZC702.1.连接仿真器,并将SW10和SW16设置为如下模式:其他选项可参考下表【来源于UG850:ZC702EvaluationBoardforthe
Zynq
-7000XC7Z020AllProgrammableSoCUserGuide
钝钝_1010
·
2020-07-06 07:51
Zynq
【
Zynq
学习笔记1】入手资料合集
1.裸机HelloWordhttp://blog.csdn.net/luoqindong/article/details/429635652.petalinux2015.4版本安装说明:UG1144https://china.xilinx.com/support/documentation/sw_manuals/petalinux2015_4/ug1144-petalinux-tools-refe
钝钝_1010
·
2020-07-06 07:20
Zynq
Petalinux下SATA接口设计
Zynq
UltraScale+MPSOC在PS侧扩展了PS-GTR接口,可以灵活的支持PCIe、SATA和USB3.0连接。我们在自己开发的板卡上支持了SATA数据接口。
wrong_jian
·
2020-07-06 07:23
ZYNQ
UltraScale+ MPSoC USB2.0接口裸机驱动(Mass Storage)
概要
ZYNQ
UltraScale+MPSoC支持支持USB3.0,其功能通过PS侧GTR接口实现。实际设计中,有时希望仅支持USB2.0即可。
wrong_jian
·
2020-07-06 07:23
XILINX
ZYNQ
7100 的上电顺序
PSPower-On/OffPowerSupplySequencing建议的上电顺序为VCCPINT,然后是VCCPAUX和VCCPLL,然后PSVCCO提供(VCCO_MIO0,VCCO_MIO1和VCCO_DDR)以实现最小电流消耗并确保I/O上电时为3态。在上电序列中,要求将PS_POR_B输入置为GND。直到VCCPINT,VCCPAUX和VCCO_MIO0达到最低操作级别,才能确保PSe
_陌上花开___了吗
·
2020-07-06 07:59
FPGA
上电顺序
vivado中coe与mif的区别与联系
前几天折腾
zynq
下bram作为rom使用,初始化rom时需要用到.coe文件,但在vivado中“generateoutputproducts”后,还会生成.mif文件,下面看一下两个文件的内容。.
长弓的坚持
·
2020-07-06 07:06
FPGA开发
Zynq开发
Zynq
器件XADC模块介绍
1.前言赛灵思的7系列FPGA和
Zynq
器件创造性地在片上集成了模数转换器和相关的片上传感器(内置温度传感器和功耗传感器),这是相比赛灵思前一代产品来新增加的特性,可在系统设计中免去外置的ADC器件,有力地提高了系统的集成度
长弓的坚持
·
2020-07-06 07:33
Zynq开发
为
Zynq
配置tcf以用于xilinx远程跨平台调试
简介使用xilinx的SDK可以方便的对
zynq
目标平台进行方便的调试,但是tcf工具包默认只能在petalinux的rootfs根文件系统下使用,而petalinux的rootfs根文件系统是经过高度裁剪的
wmdscjhdpy
·
2020-07-06 07:05
ZYNQ
嵌入式
嵌入式
内核
linux
ZYNQ
学习笔记(一): uboot 编译
ZYNQ
需用uboot来作为启动的引导下载地址:https://pan.baidu.com/s/1i5FwRGD提取码:2y661、下载地址:https://github.com/Xilinx/u-boot-xlnx2
wlxydx123
·
2020-07-06 07:03
ZYNQ学习
Zynq
的启动与配置过程详解
Zynq
的JTAG配置过程初学
Zynq
的时候,我相信大家应该和我一样,都是按照惯例打开Vivado软件,然后实现
Zynq
可编程逻辑硬件部分PL的设置后,把硬件部署导出,再打开SDK进行ARM核的软件部分
Cs-Kapok
·
2020-07-06 06:01
Zynq学习系列
FPGA开发——DMA
基础知识1.1官方参考资料pg021(axi_dma)ug585例程2.1环路测试(PS:
zynq
+PL:axi_dma+fifo)
ZYNQ
基础系列(六)DMA基本用法https://blog.csdn.net
flyaway_2019
·
2020-07-06 06:38
FPGA开发
玩转
Zynq
连载24——用户自定义IP核的移植
玩转
Zynq
连载24——用户自定义IP核的移植更多资料共享腾讯微云链接:https://share.weiyun.com/5s6bA0s百度网盘链接:https://pan.baidu.com/s/1XTQtP5LZAedkCwQtllAEyw
Nuoson聪
·
2020-07-06 05:27
fpga
基于
zynq
的图像识别算法移植(二)
这一部分主要介绍一下VivadoHLS的开发流程学习HLS最好的参考资料还是xilinx官方的ug871和ug902,但xilinx的教程实在太长了,我也只是挑着看,等空下来了一定要细品一、HLS简介VivadoHLS是Xilinx公司发布的面向新一代FPGA推出的高级综合工具,在HLS工具中,用户不用受传统HDL语言的限制,能够选择不同的高级语言(C、C++、systemC)进行FPGA设计,经
小Xuan
·
2020-07-06 05:11
zynq算法移植
基于
zynq
的图像识别算法移植(一)
一、项目背景这次要移植到
zynq
板子上的算法是关于船只识别的,源代码是基于python+opencv写的,算法本身并不复杂,主要思想就是基于帧差法以及不同大小的滑动窗,做一个背景去除,再通过海面掩膜获取有船只的图像部分
小Xuan
·
2020-07-06 05:40
zynq算法移植
FPGA的
Zynq
7000学习--基于黑金AX7010开发板的Hello World 实验
FPGA的
Zynq
7000学习–基于黑金AX7010开发板的HelloWorld实验/9月开学入手了黑金AX7010开发板,自己也没有学到很多,但是还是想一步一步记录自己的进步,所以开了博客,也想好好归纳归纳
请answer1996
·
2020-07-06 05:38
FPGA初学
Zynq
MPSoC 官方Linux DMA驱动调试
Zynq
MPSoCLinux官方DMA驱动调试前言
Zynq
平台下DMA驱动主要有官方在用户层控制的和某大神写的axi_dma驱动,今天主要用官方的进行测试。
Donce Jiang
·
2020-07-06 05:29
zynq
Zynq
UltraScale+ MPSoC配置DDR4参数
Zynq
UltraScale+MPSoC配置DDR4参数前言自己做自己的嵌入式产品一般要选择合适的DDR,而这里开发板给的是4GB的UIMM的DDR4,也就是电脑上用的,所以用不了,只能自己挂载Component
Donce Jiang
·
2020-07-06 05:28
zynq
ARM
Zynq
UltraScale+ MPSoC EV系列VCU应用通路搭建
1、petalinux2、vivado3、官方demo进行学习,连接如下:https://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/25329832/
Zynq
Donce Jiang
·
2020-07-06 05:58
zynq
ARM
Zynq
UltraScale Linux A53和裸机 R5共享内存通信
环境Petalinux2019.1ubuntu16.04ZCU106开发板开始接着上一篇文章,主要实现一个共享DDR,A53可以读写数据且不被LinuxsystemRam占用,裸机也可以读写。一、开始,修改petalinuxconfigMemorysize修改为5fffffff,然后修改设备树,/include/"system-conf.dtsi"/include/"pl.dtsi"/{reser
Donce Jiang
·
2020-07-06 05:58
zynq
ARM
上一页
25
26
27
28
29
30
31
32
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他