E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
zedboard学习
ac3165 linux驱动_[干货]手把手教你用
Zedboard学习
Linux移植和驱动开发
本文是昨天发的文章《龙芯杯CPU设计竞赛与ZYNQ设计流程介绍》接续部分。重点介绍传统方式的Linux移植和Xilinx的Petalinux的快速移植开发两种。部分硬件设计中需要CPU完成对电路寄存器的配置,为了完成Zedboard对FPGA上部分寄存器的配置功能,可以在PS单元(处理器系统)上运行裸机程序(无操作系统支持)完成和PL单元(FPGA部分)的数据交互功能,此时PS单元更像单片机开发;
weixin_39616090
·
2024-01-28 13:17
ac3165
linux驱动
Clover
驱动文件夹
delphi
linux
arm
linux
can总线接收数据串口打包上传
linux
delphi
开发
linux
配置启动
nomad
ZYNQ:AXI-Stream FIFO驱动程序(PS部分)
最近在用实验室的
zedboard学习
zynq,在网上找到了一个叫Harald'sEmbeddedElectronics的网站,里面有关于zedboard的一些教学。
坏蛋王师傅
·
2023-04-17 11:18
ZYNQ
fpga开发
linux can总线接收数据串口打包上传_「干货」手把手教你用
Zedboard学习
Linux移植和驱动开发...
本文是昨天发的文章《龙芯杯CPU设计竞赛与ZYNQ设计流程介绍》接续部分。重点介绍传统方式的Linux移植和Xilinx的Petalinux的快速移植开发两种。部分硬件设计中需要CPU完成对电路寄存器的配置,为了完成Zedboard对FPGA上部分寄存器的配置功能,可以在PS单元(处理器系统)上运行裸机程序(无操作系统支持)完成和PL单元(FPGA部分)的数据交互功能,此时PS单元更像单片机开发;
weixin_39872334
·
2022-11-15 08:37
linux
can总线接收数据串口打包上传
[
zedboard学习
笔记1]关于zedboard固化程序到flash问题解决方案
问题现象:cmd/Cprogram_flash-fC:\Users\Administrator\Desktop\zedboard\PS_PL_LED_SW\LED_SW\LED_SW.sdk\SDK\SDK_Export\boot_img\BOOT.mcs-offset0-flash_typeqspi_single-fsblC:\Users\Administrator\Desktop\zedboa
高山流水123a s d
·
2021-05-17 18:45
Zedboard学习笔记
sdk
Zedboard学习
(七):VGA显示
VGA硬件接口到zedboard官方给出的原理图中查看:RGB信号,各四位;这里的设计是使用了电阻分压模拟了DAC芯片实现了4X4X4的RGB信号,如果要更好的显示效果还是建议使用专门的DAC。上面给出了所有的引脚分配。信号功能引脚分配Red红色视频信号V20,U20,V19,V18Green绿色视频信号AB22,AA22,AB21,AA21Blue蓝色视频信号Y21,Y20,AB20,AB19H
hongbin_xu
·
2020-08-23 05:11
zedboard
群里关于一个硬件电路的讨论,纹波大导致烧坏主芯片
来自
ZEDBOARD学习
讨论QQ群414371872的聊天记录梧桐树下(624018797)11:14:21板子用着用着,不知什么问题,1.8V对地的电阻就变成10欧了李工(715713994)11:14
mcupro
·
2020-08-18 15:11
RISCV
ZYNQ7
ZEDBOARD
PetaLinux
总结和计划
群讨论记录
zedboard学习
第一篇
1.刚开始学习使用,不知道从哪里开始,手上的资料也很乱,至于这个板子需要学什么也不清楚。2.第一个工程就从helloworld开始吧,Zed板上的Zynq是一个PS(processingsystem,双核A9+存储管理+外设)+PL(programableLogic)结构,如果不使用PL,zynq的开发和普通的ARM芯片开发一样。不同的是PS单元是可配置,因而硬件信息是不固定的。这也是zynq灵活
weixin_30765577
·
2020-08-15 11:05
Zedboard学习
笔记之(一)demo演示
本文部分内容和图片参考了如下链接:http://blog.csdn.net/xiaoyangger/article/details/7970142如若侵权,立刻删除一.usb转UART驱动安装Zedboard上板载有一个USB转UART串口,采用了Cypress公司的USB-UART控制器CY7C64225驱动程序以及文档下载:http://pan.baidu.com/s/1c0Ap7wO安装流程
ZeusStrong
·
2020-08-15 11:23
zedboard
Zedboard学习
(八):zedboard移植opencv
源码包下载:http://pan.baidu.com/s/1qXTKIdQ(opencv-2.4.9),后面我们要在虚拟机中编译;搭建好zedboard在Linux下的交叉编译环境,以前的博客有介绍(
Zedboard
hongbin_xu
·
2020-08-15 10:44
zedboard
ZedBoard学习
手记(一) First Step——建立Xilinx交叉编译环境
经过这段时间借由美信DIY大赛对ZedBoard的学习,略有所得,对这个新平台也有了一定的理解。在此称之为手记,算是边学边记了。既然还在学习,就自然会有一些谬误或不足,还望童鞋们指正啊。要开发ZedBoard最重要的是XilinxISE工具集,在这个IDE里能够完成大部分的逻辑及底层软件开发工作。如果做裸奔开发,一个IDE足矣,但是若不想一辈子不穿衣服,需要涉及Linux下的软件设计,就得在Lin
ascend__a1
·
2020-08-15 10:33
Linux
ZedBoard学习
(3)U盘读写
今天在Linux下操作U盘时才发现,以前对Linux的理解太浅了,对ARMLinux的理解有太浅了,因为需要进行数据的存储,最初的想法移植停留在怎么写U盘的驱动,其实Linux里U盘的驱动都已经写好了,那么U盘就更PC上的存储器是一样的,直接进行文件的读写就可以了。写一段简单的读写文件的代码,进行测试,从file1中拷贝内容到file2。#includeintmain(intargc,char**
weixin_30808575
·
2020-08-15 10:27
ERROR:Bitgen:342
ZedBoard学习
-解决ERROR:Bitgen:3422013-02-2500:23:29分享:今天在看xilinx的官方手册ZedBoard-CTT-V14.1时发现手册中实验3.1AddingsoftIPinthePLtointerfacewiththeZynqPS
乔克sw
·
2020-08-11 13:32
硬件开发
zedboard(zynq)怎么学,学习资料和推荐书籍
zedboard板时候的动手体验资料,包括驱动软件安装,和板子上跳接帽的连接等,还可以(2)zedboard官方网站:www.zedboard.org包括zedboard原理图和使用向导等相关资料;(3)"
ZedBoard
tianhen791
·
2020-07-30 00:49
zynq
zedboard学习
记录.2.PS+PL 流水灯与uart
1.建立一个工程。硬件设计2.IPintegrator->createblockdesgin;RunBlockAutomation.3.addIP->AXIGPIO;ritht-click->CostomizeBlockingordoubleleft-click,gpio8bitsleds;3.RunConnectionAutomation->selectall.4.file->save硬件处理5
weixin_30902675
·
2020-07-15 04:17
ZedBoard学习
(5)-ZedBoard和System Generator
Zynq中包含了一个FPGA内核和两个Cortex-A9内核,尽管功能十分的强大,又非常的时髦,但是本质上讲和之前Xilinx的FPGA硬核PowerPC没什么区别,无非是PowerPC换成了更加有前景的ARM,因此我很自然的想法是以前在ARM上、在FPGA上做过的东西那个再Zynq上必然也是可以上实现的。因为之前一直在跟图像处理算法有关的学习,从Matlab到OpenCV、Directshow,
weixin_30872671
·
2020-07-15 03:04
Zedboard学习
(三):PL下流水灯实验 ...
zynq系列FPGA分为PS部分和PL部分。PL:可编程逻辑(ProgarmmableLogic),就是FPGA部分。PS:处理系统(ProcessingSystem),就是与FPGA无关的ARM的SOC的部分,实质是直接操作arm9内核的处理器。这次先是最简单地在PL部分编写一个流水灯实验的代码。使用的开发环境是vivado2016.4。1、新建工程,CreateNewProject。2、nex
メイ
·
2020-07-15 03:27
zedboard学习
记录.1.纯PL流水灯
环境:vivado217.4开发板:zedboardver.dxc7z020clg484-11.打开Vivado新建一个RTL工程。2.addsource->add/createdesignresouce->create->finish3.写入内容。1moduleFlowingLamp(2inputwireGCLK,//PL100mhz3inputwireBTNU,//low4outputwire
weixin_30604651
·
2020-07-15 03:57
zedboard--
zedboard学习
小结
转眼间研二上学期就即将过去了,回顾从9月份以来学习zedboard,感觉一直徘徊,有很多东西还没有理清楚,以前的博客也是乱七八糟的,希望自己也整理一下思路,这里对自己已经学习和知道的东西做一个小小的总结,水平的有限才造就了这篇拙劣的总结。转载请注明:来自http://blog.csdn.net/xzyiverson平台简介Zynq可以认为是带处理器的FPGA,xilinx出了7010,7015,7
iverson1991
·
2020-07-06 09:23
zedboard学习
zedboard
Zedboard学习
(一):移植Ubuntu桌面操作系统 ...
环境准备:首先,需要的肯定是Ubuntu操作系统。可以在自己的电脑上安装物理机,也可以是虚拟机下运行的。我的是在Vmware下运行的Ubuntu14.0432位操作系统。由于zedboard上的Linux操作系统跑的是32位的,为了省去麻烦,我没有安装64位的,就不用安装一些32位的兼容包。Ubuntu16.06及以后的版本,操作过程中有可能会遇到这种那种的问题,而Ubuntu14.04更稳定。移
weixin_30670965
·
2020-07-05 21:20
Zedboard学习
(五):MIO与EMIO操作
MIO:Zynq7000系列芯片有54个MIO(multiuseI/O),它们分配在GPIO的Bank0和Bank1隶属于PS部分,这些IO与PS直接相连。不需要添加引脚约束,MIO信号对PL部分是透明的。所以对MIO的操作可以看作是纯PS的操作。EMIO:同时Zynq可以配置多达63个EMIO引脚,这些引脚可以配置到PL部分,也可以配置为外设的引脚,不过需要添加约束文件指定封装引脚。EMIO分配
hongbin_xu
·
2020-07-04 17:14
zedboard
ZedBoard学习
手记(五)为自定义外设编写Linux驱动
原文地址http://www.eefocus.com/nightseas/blog/12-11/288078_7a826.html#articletop写完上一篇博客后,部门开了新项目,虽然只是开始,但是兔子也不敢懈怠,加之北京气温骤降,又刮起大风,可能是天冷的原因吧,胃又不太舒服了,白天忙完了晚上回来就顿觉十分疲惫,因而这篇手记一直拖到现在才动笔。经过前面的工作,现在终于可以开始为自定义外设编写
ascend__a1
·
2020-07-04 11:29
Linux
Zedboard学习
(7)PS下第一个裸奔程序
一、打开PlanAhead创建工程 1、选择Create New Project新建工程 Project name:hello 一路默认,只有Board项需要选择ZedBoard Zynq Evaluation and Development Kit Finish 创建工程之后的界面 二、添加资源 1.Click Add So
·
2015-11-12 23:47
DB
ZedBoard学习
(6)-System Generator实现串口通信(一行HDL代码都不用写)
一直都在System Generator下做图像处理相关的算法,感觉SysGen挺强大的,前几天突发奇想,能否直接用SysGen实现数据的通信呢,毕竟一句HDL代码都不写对于做FPGA的人来说却是很有吸引力的。 串口通信协议比较简单,发送的时候,8位数据的前面加上1位起始位0,在8位数据后加上停止位1,这样8位数字扩展成10
·
2015-11-12 23:46
generator
ZedBoard学习
(2)-FTP文件传输
这几天在Ubuntu上建立了Xilinx-Linux的交叉编译环境,基本步骤网上有很多,重新写一遍也没有意义。 http://www.eefocus.com/nightseas/blog/12-10/287208_5ceaa.html 来自懒兔子 http://www.61ic.com/FPGA/Xilinx/201210/45064.html 来自Par
·
2015-11-12 23:46
文件传输
ZedBoard学习
(1)Ubutun下进行串口通信
windows下进行串口通信,如果是笔记本的话一般需要安装PL2303的驱动,win7的话经常会无法识别,非常烦人。 其实linux下也有串口的驱动,默认已经安装. 本人使的是ubuntu10.04,选择的串口终端软件是minicom 一、安装minicom 控制台指令: # sudo apt-get install minicom 自动完成部分: **********
·
2015-11-12 23:45
DB
研一上学期总结以及规划
上课成绩 :专业课太丢人了 下半学期需要加紧步伐了:争取在这学期末发表一篇论文,简单的吧图像降噪
zedboard学习
FPGA图像采集:
·
2015-11-11 17:01
总结
zedboard--网络文件系统NFS的使用(二十五)
zedboard--网络文件系统NFS的使用(二十五) 分类:
zedboard学习
2013-11
linuxarmsummary
·
2015-04-07 10:00
zedboard学习
ZedBoard学习
手记(二) 开发自定义AXI总线外设IP核——以LED和开关为例
想要发挥ZYNQ芯片的特长,让整个系统协同工作起来,就需要将PS与PL两部分结合在一起,在Cortex-A9核和FPGA逻辑资源之间建立通信的通道,这条通道就是AXI总线。ZedBoard推出的官方例子中已经介绍了如何将Xilinx做好的AXI总线IP(如AXI_Timer、AXI_GPIO等)添加到工程中,而下面就让我们一起来自己编写一个简单的AXI总线设备——读取板上的8个Swtich状态,并
ascend__a1
·
2014-03-31 15:53
Linux
zedboard--
zedboard学习
小结
URL: http://blog.csdn.net/xzyiverson/article/details/17245231ps:原博主的签名很有趣:门坎,迈过了就是门,迈不过就是坎。转眼间研二上学期就即将过去了,回顾从9月份以来学习zedboard,感觉一直徘徊,有很多东西还没有理清楚,以前的博客也是乱七八糟的,希望自己也整理一下思路,这里对自己已经学习和知道的东西做一个小小的总结,水平的有限才造
wanruoqingkong
·
2014-03-14 11:00
zedboard--
zedboard学习
小结
转眼间研二上学期就即将过去了,回顾从9月份以来学习zedboard,感觉一直徘徊,有很多东西还没有理清楚,以前的博客也是乱七八糟的,希望自己也整理一下思路,这里对自己已经学习和知道的东西做一个小小的总结,水平的有限才造就了这篇拙劣的总结。转载请注明:来自http://blog.csdn.net/xzyiverson
xzyfeixiang
·
2013-12-10 15:00
zedboard(zynq)怎么学,学习资料和推荐书籍
zedboard板时候的动手体验资料,包括驱动软件安装,和板子上跳接帽的连接等,还可以(2)zedboard官方网站:www.zedboard.org 包括zedboard原理图和使用向导等相关资料;(3)"
ZedBoard
tianhen791
·
2013-10-12 21:00
Zedboard学习
(7)PS下第一个裸奔程序
一、打开PlanAhead创建工程 1、选择CreateNewProject新建工程Projectname:hello一路默认,只有Board项需要选择ZedBoardZynqEvaluationandDevelopmentKitFinish创建工程之后的界面二、添加资源1.Click AddSources intheProjectManager.TheAddSourceswizardopens.
renshengrumenglibing
·
2012-12-03 13:00
ZedBoard学习
(6)-System Generator实现串口通信(一行HDL代码都不用写)
一直都在SystemGenerator下做图像处理相关的算法,感觉SysGen挺强大的,前几天突发奇想,能否直接用SysGen实现数据的通信呢,毕竟一句HDL代码都不写对于做FPGA的人来说却是很有吸引力的。 串口通信协议比较简单,发送的时候,8位数据的前面加上1位起始位0,在8位数据后加上停止位1,这样8位数字扩展成10位的数字,再将并行转化为串行就可以从GPIO送出。 搭建模型
renshengrumenglibing
·
2012-12-02 12:00
System
System
generator
图像处理
ZedBoard学习
(1)Ubutun下进行串口通信
windows下进行串口通信,如果是笔记本的话一般需要安装PL2303的驱动,win7的话经常会无法识别,非常烦人。其实linux下也有串口的驱动,默认已经安装.本人使的是ubuntu10.04,选择的串口终端软件是minicom一、安装minicom控制台指令:#sudoapt-getinstallminicom自动完成部分:***********************************
renshengrumenglibing
·
2012-12-01 08:00
ZedBoard学习
(2)-FTP文件传输
这几天在Ubuntu上建立了Xilinx-Linux的交叉编译环境,基本步骤网上有很多,重新写一遍也没有意义。http://www.eefocus.com/nightseas/blog/12-10/287208_5ceaa.html 来自懒兔子http://www.61ic.com/FPGA/Xilinx/201210/45064.html 来自Parallel只是要注意一点,这个export添
renshengrumenglibing
·
2012-12-01 08:00
ZedBoard学习
(3)U盘读写
今天在Linux下操作U盘时才发现,以前对Linux的理解太浅了,对ARMLinux的理解有太浅了,因为需要进行数据的存储,最初的想法移植停留在怎么写U盘的驱动,其实Linux里U盘的驱动都已经写好了,那么U盘就更PC上的存储器是一样的,直接进行文件的读写就可以了。写一段简单的读写文件的代码,进行测试,从file1中拷贝内容到file2。 #includeintmain(intargc,char*
renshengrumenglibing
·
2012-12-01 08:00
FPGA
FPGA
ZedBoard
Zedboard学习
(四)硬件协仿真co-simulation
之前进行FPGA图像处理,一直在ML605上进行硬件协仿真,拿到ZedBoard之后当然也希望能够继续这么干,进行了很多次的尝试。 经过多次尝试在ZedBoard上进行硬件协仿真,多次失败之后,得出一个结论,"xc7z020-1clg484"isnotsupportedforJTAGco-simulation. 以下内容是SysGen中进行硬件协仿真时,出错后errorLog中的内容。Javaex
renshengrumenglibing
·
2012-12-01 08:00
FPGA
FPGA
图像处理
ZedBoard
ZedBoard学习
(5)-ZedBoard和System Generator
Zynq中包含了一个FPGA内核和两个Cortex-A9内核,尽管功能十分的强大,又非常的时髦,但是本质上讲和之前Xilinx的FPGA硬核PowerPC没什么区别,无非是PowerPC换成了更加有前景的ARM,因此我很自然的想法是以前在ARM上、在FPGA上做过的东西那个再Zynq上必然也是可以上实现的。 因为之前一直在跟图像处理算法有关的学习,从Matlab到OpenCV、Direc
renshengrumenglibing
·
2012-12-01 08:00
System
System
generator
FPGA
FPGA
图像处理
上一页
1
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他