关于 8 位寄存器组设计的一些个人理解

 声明:用于个人学习计算机组成原理时复习数字电路用。采用 Logisim 软件平台进行寄存器组的电路设计。

寄存器是运算器中通用寄存器的主要组成部分,它的主要功能是为运算单元提供源操作数,并且暂存运算的中间结果。寄存器组一般由4个、8个及以上寄存器组成,为了对这些寄存器进行写入和读出操作,一般需要配置译码器和多路选择器。

关于多路选择器,一个 8 位寄存器组需要两个多路选择器。多路选择器(Multiplexer)又称为数据选择器或多路开关,常用 MUXb表示。它是一种多路输入、单路输出的组合逻辑电路,其逻辑功能是从多路输入数据中选中一路送至数据输出端。输出对输入的选择受选择控制变量控制。

通常,对于一个具有 2^n 路输入和 1 路输出的 MUX 有 n 个选择控制变量,对应控制变量的每种取值组合选中相应的一路输入送至输出。

这里选择典型的 双 4 路MUX 74153 芯片进行介绍,双四路 MUX 74153 的逻辑符号分别如图

                         关于 8 位寄存器组设计的一些个人理解_第1张图片

功能表:

        关于 8 位寄存器组设计的一些个人理解_第2张图片

由功能表可知,在工作状态下(G= 0),当 A1A= 00 时,Y= D0;当A1A0 = 01 时,Y = D1;当 A1A0 = 10 时,Y =D2;当 A1A0=11时,Y= D3。即在 A1A0 的控制下,依次选中 D0~D3 端的数据送至输出端。 

而D0~D3 端分别连接着四个8位寄存器,表明通过 控制 A1A0,可以输出 4 个寄存器中的任意一个寄存器存储的数据。

你可能感兴趣的:(计算机组成原理,数字电路)