Xilinx DDS IP设置

DDS(Direct  Digital  Frequency  Synthesizer)直接数字频率合成器

本文主要介绍如何调用Xilinx的DDS IP核生成某一频率的Sin和Cos信号。

1、相关参数的介绍及求解

1)DDS输出频率

Xilinx DDS IP设置_第1张图片

2)频率分辨率

Xilinx DDS IP设置_第2张图片

3)相位增量

Xilinx DDS IP设置_第3张图片

2、具体实例

1) 相关数值计算

设系统时钟为30.24M,输出频率为1M,相位数据位宽为16位,则

Xilinx DDS IP设置_第4张图片

2)DDS IP核设置

Xilinx DDS IP设置_第5张图片

                                                                                       图1

标注1:系统时钟值,设为30.24;

标注2:通道数,设置为1;

标注3:通过控制芜杂散动态范围(Spurious Free Dynamic Range,SFDR)的数值,可以调整正弦和余弦输出数据的数据位宽,这里设置为91,则正余弦输出为16位。

标注4:频率分辨率,设置为461.4258,可以看出当频率分辨率设置好后,DATA的数据位宽变为16位。

Xilinx DDS IP设置_第6张图片

                                                                                                                 图2

标注1:相位偏移量可编程性,这里选择Programmmable。

标注2:输出选择,选择Sine and Cosine。

Xilinx DDS IP设置_第7张图片

                                                                                             图3

输出频率设置为1

其他设置都为默认设置。

3、程序

Xilinx DDS IP设置_第8张图片

data_in即为输入的相位增量值。

4、Modelsim仿真

Xilinx DDS IP设置_第9张图片

                                                                                             图4

5、下板子测试

Xilinx DDS IP设置_第10张图片

                                                                                        图5

6、MATLAB验证

将chipscop采集到的正余弦信号的输出数据存为.TXT格式,用matlab处理数,有

Xilinx DDS IP设置_第11张图片

                                                                                                 图6


你可能感兴趣的:(FPGA)