makefile 调试分析方法

makefile 调试方法

warning函数

字符串输出,可以加在任何地方,让你定位makefile运行位置。使用方法是在任何地方加入$(warning xxx xxx xxx ), make执行时就会执行到改行的时候打印出来xxx xxx xxx

使用echo

注意echo只能在target:后面的语句使用且前面要有个TAB,使用方法如下

test: $(files)
     echo $(files)

makefile的分析

  1. makefile层级结构和递归调用
    一个工程下面可能有很多模块,不同的模块目录下有各自的makefile, 工程设计的时候往往在顶层有个makefile,通过顶层的make可以递归调用各个子makefile。此时用到的命令就是make -C path targetname, 含义就是去调用path目录下的makefile,并编译目标targetname。 顶层的export变量一样会传递给所递归调用子目录的makefile环境。
    2)推导makefile,或者阅读makefile的方法
    我的观念是makefile语法能看懂,能仿照着修改编写就可以,毕竟没有人经常使用makefile,makefile再熟练过一段时间不用还是会记不起来。记住基本的,了解下,够用就好。笔记makefile只是整个项目最开始的一个很小的环节。
    跟着makefile推导的思路,从目标反推找依赖的方式阅读理解makefile是最有效
    的。
    例子1:比如执行make clean 时,先从makefile中找clean目标
    然后发现makefile中,
clean:
                rm -rf  $(LIBOBJS) $(TESTOBJS)

clean 这个目标不依赖于任何东西,因为冒号后面啥都没有写。 所以处理这个target的时候,只管执行关联动作rm -rf就好了。那么(LIBSRCS:%.cpp=%.o)这个好猜就是把LIBSRCS中所有的.cpp列表中的名字保持不变,把后缀修改为.o就变成了LIBOBJS的列表。至于LIBSRCS要把是一个个源文件指定,要吗用通配符指定。LIBSRCS = (SRCDIR)/.c (SRCDIR)/.cpp` 简单的理解就是wildcard把通配符匹配的文件路径都列了出来以方便加入LIBSRCS

例子2 比如推导make all
首先找all目标看是否要依赖啥
all:lib testExe
需要递归找lib和testExe分别的依赖
lib: $(LIBOBJS)
我们知道$LIBOBJS是一堆.o文件的列表,那么每个.o文件作为目标他们的依赖是啥需要继续推导

.cpp.o:
                g++ -g $(INC) -c $< -o $@

.cpp.o:是maikefile的简洁写法,也就是.o文件依赖于同名的.cpp文件,编译规则是g++ -g $(INC) -c $< -o $@意思是如果没有某个.o文件就用这个规则通过同名的cpp文件生成一个。<表示第一个依赖文件xxx.cpp。 $@表示目标文件xxx.o

你可能感兴趣的:(makefile 调试分析方法)