E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字电路逻辑设计
【MySQL—优化】表设计与数据类型优化
良好的
逻辑设计
和物理设计是高性能的基石,应该根据系统将要执行的查询语句来设计schema,这往往需要权衡各种因素。例如,反范式的设计可以加快某些类型的查询,但同时可能使另一些类型的查询变慢。
与昊
·
2021-01-14 02:14
mysql
课程设计:通讯录系统(数据库)
研究内容第二章数据库需求分析2.1通讯录系统的功能2.2通讯录系统的数据流2.3通讯录系统数据流程图2.4通讯录的数据字典第三章数据库概念结构设计3.1实体3.2实体间包括3.3实体属性图3.4局部E-R图第四章数据库
逻辑设计
自首的小偷
·
2021-01-13 19:06
课程设计
sql
verilog 定义位宽为1的_2020一次转变:从Verilog到SpinalHDL
直到研究生之时方才选择FPGA这条道路,除了对
数字电路
本身的兴趣之外(对于做软件感觉一直找不到自己的优势所在,虽然最终还是进了互联网行业,也算是冥冥之中自有天意吧),重要的便是Verilog
weixin_39958137
·
2021-01-05 03:24
verilog
定义位宽为1的
2020国科大梁利平高等数字集成电路课考试回顾
希望学弟学妹能认真掌握其中的知识,尤其是做
数字电路
设计相关方向的,考试不应该是你的最终目标。
御河湾的快乐时光
·
2021-01-04 15:52
logisim数据选择器_利用Logisim构建小型数字系统(运动码表)
在学习了
数字电路
后,大概有了时序电路设计的印象,但只能在纸上画画状态图,解解题,不能很好地运用
weixin_39913105
·
2020-12-23 04:29
logisim数据选择器
想做数字芯片设计前端?那你得了解这些事
数字前端设计也称
逻辑设计
,前端以设计架构为起点,以功能正确且满足目标时序的网表为终点,用逻辑电路实现预期的功能。
糖果味的Smile
·
2020-12-22 18:17
数字电路
与
逻辑设计
之集成触发器(一)
基本触发器:R-S触发器:R-S触发器的电路图:1.先分析其工作原理:逻辑表达式:从表达式中可以看出,右端依然有Q,相当于是一个三变量的函数,所以可以画一个三变量的真值表。又因为必须在知道右端输入的情况下才能得到左端Q和Q非的状态,存在一个这样的时间差,所以将真值表中作为变量输入的Q写成Qn,把最后输出的Q写为Qn+1因此根据三变量列出八种情况,得到:显然真值表可以进行降维:后面的真值表是最常用的
huxxyyy
·
2020-12-20 14:39
基础知识
数字电路与逻辑设计
《MBA轻松读逻辑思维》读后感
其一主要是中国的逻辑起先于先秦,但经过秦始皇一折腾,基本算断了,没多少传承,而且教育都属于那种书读百遍其义自见的老方法,而西方的逻辑起源于古希腊,反正就是经过发展,出了很多名人,一直保留至今,而且他们的教育都是按照演绎,归纳等
逻辑设计
书书福福悦读
·
2020-12-20 13:08
ic读卡器设置工具_IC设计工程师的职业前景真的有别人说的那么好吗?
虽然现在集成电路行业人才紧缺,但想要成为IC设计工程师依然有着较高的门槛,需要有
数字电路
系统及嵌入系统设计经验,还要了解ARM体系结构,以及有一定的VLSI基础。
weixin_39748858
·
2020-12-10 06:15
ic读卡器设置工具
后端程序员必须知道的接口幂等性
原本的
逻辑设计
中,操作回退是需要回到操作前的状态。
木子雷
·
2020-12-04 12:43
接口设计
编程真的很难学吗,为什么很多大学生都觉得学习编程很难呢?
大学开设的教程,理论性的东西居多,而且开设科目还很多,很难学的很精炼,就拿计算机科学与技术这个专业来说,基本上计算机类的课程全部开设了,C语言,网络基础,操作系统,
数字电路
,模拟电路,汇编语言,离散数学
yiduedu2008
·
2020-11-26 09:43
疑难解惑区
网络
编程语言
java
关于开周会这个topic思考过程
团队内部周会,带动更多人参与周会主要内容同步本周团队各事项进展、问题、寻求合作给储备组长提供成长空间(信息抽象总结,工作安排,个人表达)周会前置准备团队
逻辑设计
:团队分工。
杨浦区大魔王
·
2020-11-23 14:37
单周期cpu设计_如何自己制作一个RISC指令集的CPU?
如果想要制作一个CPU,首先得明白下计算机的组成结构(或者计算机的替代品,因为并不是只有计算机有CPU,现在的电子产品都很先进,很多设备例如手机、洗衣机甚至电视和你家的汽车上面都得装一个CPU),
数字电路
基础
weixin_39637979
·
2020-11-21 11:27
单周期cpu设计
处理器指令编码可重定义的方法
嵌入式处理器
cisc
risc
指令流水
一个时钟周期
出一个结果
APP与后台安全性问题及应对方案
一、客户端APP安全1.反编译保护问题描述:APP源代码对于一个公司是非常重要的信息资源,对APP的保护也尤为重要,APP的反编译会造成源代码被恶意者读取,以及APP的
逻辑设计
。
中控易动
·
2020-11-18 16:10
app安全
后端
02-java入门:基础语法
赋值与运算的强转规则变量定义与使用ascii码表变量作用域变量调换方法的使用运算符与连接符算术运算符赋值运算符关系运算符逻辑运算符字符串连接符三目运算符转义字符编程规范标识符编程训练二进制二进制(binary)在数学和
数字电路
中指以
星野时雨
·
2020-11-05 19:28
java
java
系统分析与设计homework9
所有Entity类的领域模型:EBC顺序图:EBC类图:将
逻辑设计
类图映射到实际项目框架的包图。用树形结构表述实现
csRyan
·
2020-10-10 23:13
IC 后端仿真: process corner 和 PVT
传统上,提供给设计师的性能范围只适用于
数字电路
并以“工艺角”(ProcessCorners)的形式给出。其思想是:把NMOS
申小白
·
2020-10-09 17:44
IC
我是如何开发维护8千多行代码组件的
为什么会大量出现8K多行甚至1W行的代码单个页面的业务
逻辑设计
太过复杂,没有拆分实现业务逻辑时候没有考虑组件拆分,或者组件拆分不够细致组件不
Peter谭金杰
·
2020-10-09 13:26
前端
javascript
react.js
node.js
html5
关于嵌入式驱动开发,这篇文章让你了解透彻!
01嵌入式驱动开发到底学什么嵌入式大体分为以下四个方向:一、嵌入式硬件开发:熟悉电路等知识,非常熟悉各种常用元器件,掌握模拟电路和
数字电路
设计的开发能力。
苦行僧1
·
2020-09-27 16:38
嵌入式经验分享推文
FPGA——
数字电路
崛起的新星
FPGA简介FPGA(FieldProgrammableGateArray)于1985年由xilinx创始人之一RossFreeman发明,虽然有其他公司宣称自己最先发明可编程逻辑器件PLD,但是真正意义上的第一颗FPGA芯片XC2064为xilinx所发明,这个时间差不多比摩尔老先生提出著名的摩尔定律晚20年左右,但是FPGA一经发明,后续的发展速度之快,超出大多数人的想象,近些年的FPGA,始
虹科FPGA
·
2020-09-18 09:10
FPGA知识涵盖
fpga
震撼!8位阿里大牛编写的2500页计算机底层架构原理解析,香香香
从上学到现在也是一直在尝试从原始的零认知状态开始,逐步的从最基础的
数字电路
一直介绍到计算机操作系统以及人工智能。每个过程都是不能放下学习的,从介绍原因—思考—介绍解决方案—提炼抽象成概念。
Sqdmn
·
2020-09-17 09:15
程序员
面试
java
网络
编程语言
机器学习
深度学习
java
C#多线程网页采集器(Spider)
1711764.html/**软件工程过程实践:--------------------------------------------用例->数据模型->描述系统功能的接口->实际编码->测试->交付文字
逻辑设计
顺序图
IE11下面经常卡到爆
·
2020-09-17 08:00
C#
MultiThreading
多线程
c#
exception
string
thread
null
“数据结构”的个人理解
这是一种从无到有的创造,需要极高的抽象能力和严格的
逻辑设计
。具体到某种编程语言中(比如java),设计编写相应的算法以实现数据结构。当然也可以进一步对某种数据结构进行扩展,使其能实现更多的操作或具
binaryshao
·
2020-09-17 07:07
数据结构和算法
10年老工程师总结PCB板布线绝招
一、元件布局基本规则1.按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时
数字电路
和模拟电路分开;2.定位孔、标准孔等非安装孔周围1.27mm内不得贴装元、
xuyaosong
·
2020-09-17 04:52
硬件
软件测试的艺术(2)代码走查,检查与评审
3.这些方法通常会有效的查找出30%~70%的
逻辑设计
与编码错误。
mxrrr_sunshine
·
2020-09-17 01:36
读书笔记
测试理论(二)代码检查、走审和评审
一般代码检查的过程中,能够发现30%-70%的
逻辑设计
和编码错误(测试结束时能发现的已知错误)。(代码中的错误数量始终
zhouxiaojie1994
·
2020-09-17 01:27
测试理论笔记
线性光耦 和 非线性光耦
它具有体积小、寿命长、无触点,抗干扰能力强,输出和输入之间绝缘,单向传输信号等优点,在
数字电路
上获得广泛的应用。一、光耦的分类光耦按照其电流传输特性通
betterjeff
·
2020-09-16 23:48
电子
模拟
RFID:电子标签芯片的组成及功能
连接电子标签天线与芯片
数字电路
部分。
嘿嘿小鬼
·
2020-09-16 21:11
RFID
电子
芯片
RFID
数字电路
设计笔记 - 异步FIFO(读写侧数据位宽不同)
近期参与的项目涉及到异步时钟域下多bit位数据传输的问题,解决的最好的办法便是异步FIFO。在网上查了相关的异步FIFO的资料,对于读写侧数据位宽相同情况下的异步FIFO有所了解。若要是读写侧数据位宽不同就再合适不过了,经过自己的一些改变,完成了该实现。理论知识网上介绍的很是详细明了,咱们索性单刀直入,直捣黄龙。一、总体实现架构图总体实现架构图并没有变化,依旧包括存储模块、读指针及满生成模块、写指
Hak、
·
2020-09-16 20:32
数字电路设计
异步FIFO
由浅至深->C语言中位运算的相关问题
引言:位(bit)这个概念在计算机基础or
数字电路
中可多次寻得其身影,且对于嵌入式开发人员而言也是一份极其重要的知识。
留恋单行路
·
2020-09-16 20:55
C/C++
语录
c语言
位运算符
移位与按位异或
整数转换为二进制字符串
【SoC FPGA学习】十一、基于 Linux 应用程序的 HPS 在线配置 FPGA
在众多的嵌入式系统应用中,有一类应用可能需要根据不同的应用场景,动态的更改FPGA内部的
逻辑设计
,以适配不同的工作环境。
ReCclay
·
2020-09-16 20:40
#
SoC
FPGA学习之Cyclone
V
芯片设计流程概述
芯片设计流程概述芯片设计分为前端设计和后端设计,前端设计(也称
逻辑设计
)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。
Augusdi
·
2020-09-16 20:38
IC
电子标签芯片的组成及功能
射频前端通常属于电子标签芯片的一部分,连接电子标签天线与芯片
数字电路
部分.调制芯片中逻辑控制单元传出的数据,加载到天线上,成为天线传送的射频信号;解调天线调制信号,获得最初的信号送能处
dchchenghao
·
2020-09-16 20:22
RFID
名词解释
二进制码受噪声的影响小,易于有
数字电路
进行处
我是一个小胖子
·
2020-09-16 18:45
FPGA零基础学习:SDR SDRAM 驱动设计
本系列将带来FPGA的系统性学习,从最基本的
数字电路
基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会
FPGA技术江湖
·
2020-09-16 17:08
FPGA零基础学习系列
初学者必备
fpga
SDR
SDRAM
驱动设计
SDRAM
高阻态
高阻态和三态门高阻态高阻态这是一个
数字电路
里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平
bobuddy
·
2020-09-16 07:28
移动开发
电子
认识MCU的GPIO输出三态
数字电路
有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定上拉就是将不确定的信号通过一个电阻嵌位在高电平!
sdkdlwk
·
2020-09-16 07:17
高阻态
(数电中原文)一下是百度到的东西(https://zhidao.baidu.com/question/322091886.html) 高阻态高阻态这是一个
数字电路
里常见的术语,指的是电路的一种输出状态
qq_40790166
·
2020-09-16 07:31
学习笔记
高阻态
高阻态这是一个
数字电路
里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平
宁可一思进莫在一思停
·
2020-09-16 07:15
硬件
高阻态
三态门与高阻态
http://okelite.blog.163.com/blog/static/1359860382010036239658/百科中的:高阻态这是一个
数字电路
里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平
灵7
·
2020-09-16 06:58
嵌入式硬件相关
高阻态和三态门
高阻态和三态门高阻态高阻态这是一个
数字电路
里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平
iteye_21199
·
2020-09-16 06:26
什么是高阻态
高阻态这是一个
数字电路
里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果IC输出脚是高阻态,可用万用表分别测此脚对地和电源的电压,结果都是0V。
matin01
·
2020-09-16 06:54
电子基础
用Arduino剖析PWM脉宽调制
是在
数字电路
中达到模拟输出效果的一种手段。即:使用数字控制产生占空比不同的方波(一个不停在开与关之间切换的信号)来控制模拟输出。我们要在
数字电路
中输出模拟信号,就可以使用PWM技术实现。
weixin_33720078
·
2020-09-15 18:26
数字电路
基础知识—— 组合逻辑电路中的竞争与冒险(竞争与冒险、检验方法、及消除方法)
在数字
逻辑设计
中,并不是说最简的逻辑表达式在设计组合逻辑时一定是最优的,可能就会出现本次介绍的竞争与冒险问题,所以需要了解竞争与冒险的检验以及竞争与冒险的避免消除方法。
CLL_caicai
·
2020-09-15 16:24
FPGA面试专题
FPGA/Verilog基础
WEB安全新玩法 [1] 业务安全动态加固平台
但是,Web应用的业务功能日益丰富、在线交易活动愈加频繁,新的安全问题也随之呈现:基于Web应用所承载的交易特性,某些利用其业务
逻辑设计
缺陷来构造的针对
天存信息
·
2020-09-15 16:49
WEB安全
WEB安全新玩法
安全
web
运维
卡诺图简单逻辑化简与五变量卡诺图化简
格雷码的基本特点就是任意两个相邻的代码只有一位二进制数不同,这样在
数字电路
中变化时每次就只有一位发生变化,提高了电路的稳定性。
Paul安
·
2020-09-15 15:40
数字电路
里的简单芯片
https://www.jianshu.com/p/c449275d73e2转载于:https://www.cnblogs.com/cfas/p/11516939.html
ddz777751
·
2020-09-15 13:12
高性能的Mysql读书笔记系列之四(Schema与数据类型优化)
前言:良好的
逻辑设计
和物理设计是高性能的基石,应该根据系统将要执行的查询语句来设计schema,这往往需要权衡各种因素。例如,反范式的设计可以加快某些类型的查询,但同时可能使另一些类型的查询变慢。
开心的码字达
·
2020-09-15 10:33
开发问题
mysql
数字电路
组合逻辑时序逻辑竞争-冒险总结
竞争-冒险竞争冒险定义竞争:只要发生输入端信号的同时向相反的方向变化(输入端信号指的是任意一个与门或者非门,因此两个以上的不同信号,也可以为同一信号经过不同路径{反向}后同时向相反的方向跳变)由于各路径延时不同,因而跳变有先后,这个现象叫竞争。冒险:由于竞争的发生而导致输出端发生毛刺(尖峰脉冲)的现象叫竞争—冒险Note:当同向跳变的时候,针对门电路,都由0到1或者1到0,是不会有竞争冒险的,因为
zxicer
·
2020-09-15 09:41
电路
数字电路
竞争冒险
FPGA
组合逻辑
数字电路
中的竞争冒险以及解决
在
数字电路
中,任何一个门电路只要有两个输入信号同时向相反方向变化(由01变成10,或者相反),其输出端就可能产生干扰脉冲。
weixin_30339969
·
2020-09-15 08:00
上一页
22
23
24
25
26
27
28
29
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他