E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
数字电路逻辑设计
竞争和冒险学习笔记
冒险:是指
数字电路
中某个瞬间出现了非预期信号的现象。“1”冒险是由一个变量的原变量和反变量同时加到与门输入端造成的。“0”冒险是由一个变量的原变量和反变
sdbzlh
·
2020-09-15 08:39
FPGA
软硬件之间的桥梁-指令集
后续的指令执行是硬件电平信号在传输和运算(
数字电路
)。
张勇1234
·
2020-09-15 08:11
笔记-嵌入式-Linux韦东山
微信微服务重构
此设计包含如下设计内容2.业务逻辑微信微服务
逻辑设计
用户:浏览器,手机客户端消费者服务:业务系统微信微服务:所有和微信api的接口,比如监听事件:关注事件,取消关注事件,扫码事件,验证网页授权码是否有效
柯之梦
·
2020-09-15 06:44
微信公众号开发
浅谈网络设计(更新中)
本文将介绍网络设计原则网络设计步骤2.1需求分析2.2拓扑设计2.3
逻辑设计
2.4设备选型2.5物理设计可靠性实践快速收敛Listitem1网络设计原则1.1模块化模块化是指网络设计应当按照一定原则划分模块
灵气小王子
·
2020-09-15 05:00
网络设计
FPGA基础入门【8】开发板外部存储器SPI flash访问
FPGA基础入门【8】开发板外部存储器SPIflash访问开发板中的外置存储器存储器细节引脚配置指令集控制寄存器重要指令
逻辑设计
状态机配置测试读写代码
起魔
·
2020-09-15 05:34
FPGA
时序约束的基础概念
在绝大多数的
数字电路
当中,都是依靠时钟来驱动各种电路工作的。时钟就像个领导一样,告诉各种电路,在什么时刻做什么事情。做的事情也是有先后顺序的,如果你不按常规出牌
队长-Leader
·
2020-09-15 05:19
FPGA
基于 FPGA 的高级
数字电路
设计(9)数学形态学设计
Morphology(形态学)在数学形态学中,闭运算被定义为先膨胀后腐蚀,反之,开运算被定义为先腐蚀后膨胀。膨胀与腐蚀(DilateandErode)操作被称为形态学操作。(注意,这里是先闭后开,即膨胀腐蚀腐蚀膨胀,输入大小为640*480,窗口为21*21)。1、膨胀会扩大一幅图像中的组成部分(扩大白色区域,缩小黑色区域);例如,5*5大小的Filter在一幅二值化图像上移动,就像一个滤波器一样
新芯时代
·
2020-09-15 04:40
基于
FPGA
的高级数字电路设计
FPGA
数学形态学
现代处理器内核的分支预测逻辑
在计算机体系结构中,分支预测器(Branchpredictor)是一种
数字电路
,在分支指令执行结束之前猜测哪一路分支将会被运行,以提高处理器的指令流水线的性能。
首席安全官
·
2020-09-15 04:02
网络空间安全
Android Resources Overview —— Android 资源文件
Android框架提供资源文件管理的目的主要有两个:
逻辑设计
与界面设计分开。可以理解成让更好地运用MVC,帮助团队配合。资源文件独立为本地化和运行时状态变化提供了一个简便的解决方案。
weixin_30715523
·
2020-09-15 04:34
移动开发
java
ui
数据库设计流程和依据
》_《:1.需求分析数据库需求的作用点1.数据是什么2.数据有哪些属性3.数据和属性各自有什么特点2.
逻辑设计
1.使用ER图对数据库进行物理建模3.物理设计1.根据数据库自身的特点把物理逻辑转化为物理设计
xiaohao96
·
2020-09-14 21:06
数据库
用Quartus II Timequest Timing Analyzer进行时序分析 :实例讲解 (四)
下面图示的系统是我们在做
数字电路
设计时经常会遇到的。
xiao_cong0737
·
2020-09-14 21:05
FPGA
数字电路
实验(十五)——CPU综合设计(11)
10)gg部分libraryieee;useieee.std_logic_1164.all;entityggisport(we:instd_logic;input:instd_logic_vector(7downto0);clock:instd_logic;en:instd_logic;output:outstd_logic_vector(7downto0):="11110110");endgg;
HNU君陌
·
2020-09-14 20:40
数字电路
CPU
数字电路
实验(十九)——CPU综合设计(15)
五、总结首先呢,在这里附上下载资源:CPU1.0版本CPU3.0版本CPU4.0版本CPU5.0版本各位同好可以自行选择下载,具体的下载介绍就不在这里细说了。下面是总结正文:总的来说,在做完前面的四个实验之后,cpu各个组件的实现已经不再是十分困难的存在了,困难的是如何通过sm(指令译码器)将各个部件合理的调用起来,毕竟两个周期,总共就两个上升沿,两个下降沿,一旦有什么不对,结果就很容易出差错,所
HNU君陌
·
2020-09-14 20:08
数字电路
CPU
30岁软件工程师的迷茫和悲哀!
本文所指的开发工程师,仅指程序开发人员和以
数字电路
开发为主的电子工程师。
one_dollar
·
2020-09-14 19:00
找工作
数据库结构设计
数据库结构设计介绍良好的数据库
逻辑设计
和物理设计是数据库获得高性能的基础。
data~lw
·
2020-09-14 19:38
MySQL
数字电路
实现简单CPU
数字电路
实现简单CPU一、设计目的贯彻以CPU设计为核心,以层次化、模块化设计方法为抓手的组织思路,培养学生设计与实现数字系统的能力。
eunsummeo
·
2020-09-14 17:23
计算机系统
有限状态机的理解
有限状态机的理解1.一段式有限状态机 数字电子技术中,时序逻辑电路的描述方法和一段式状态机是非常类似的,并没有引入次态这个变量,而是在clk上升沿到来之时检测现态和输入,判断后,更新现态和输出,也有一些
数字电路
的输出和时序无关
电力电子小哥
·
2020-09-14 15:58
FPGA_CLOCK
数字电路
中,时钟是整个电路最重要、最特殊的信号。
msgoc
·
2020-09-14 14:33
FPGA/CPLD
信号完整性——绪论
考虑的是不是频率,是上升时间,由于有寄生电容和寄生电感,导致电路的波形经过导线传输后,波形的上升时间发生改变信号在电路板的传播速度不是光速——(考虑介质的导电系数、微带线和带状线,等)时序就是一切,在
数字电路
和模拟电路中
bb1990521
·
2020-09-14 12:25
信号完整性
数字逻辑概论
数字信号与
数字电路
数字技术的发展及其应用数字集成电路的分类及其特点模拟信号和数字信号数字信号的描述方法数制十进制二进制十-二进制之间的转化十六进制八进制二进制数的算术运算无符号二进制数的算术运算带符号二进制数的减法运算二进制代码二
qq_35912930
·
2020-09-14 11:22
#
数字电子技术
服务器设计系列:状态机
一、状态机描述状态机理论最初的发展在
数字电路
设计领域。
Dave888Zhou
·
2020-09-14 08:36
Nginx&高性能服务器架构
系统设计之 状态机(一)
一、状态机描述状态机理论最初的发展在
数字电路
设计领域。
wbj1234566
·
2020-09-14 07:06
unix/linux
软件系统分析与设计作业10
顺序图类图将
逻辑设计
类图映射到实际项目框架的包图。用树形结构表述实现的包和类
lossatsea
·
2020-09-14 06:48
软件系统分析与设计
嵌入式系统结构的分层
是整个嵌入式系统的根本,如果现在单片机及接口这块很熟悉,并且能用C和汇编语言来编程的话,从嵌入式系统的硬件层走起来相对容易,硬件层也是驱动层的基础,一个优秀的驱动工程师是要能够看懂硬件的电路图和自行完成CPLD的
逻辑设计
的
WangLanguager
·
2020-09-14 04:22
嵌入式单片机
硬件工程师基础知识
1、下面是一些基本的
数字电路
知识问题,请简要回答1)什么是Setup和Hold时间答:Setup/Hold时间是测试芯片对输入信号与时钟信号之间的要求。
Do_Not_Ask_Me
·
2020-09-14 03:12
硬件电路
三级数据库知识点学习(四)
文章目录一、数据模型三要素二、范式1.第一范式(1NF)2.第二范式(2NF)3.第三范式(3NF)三、数据库
逻辑设计
四、数据库物理设计五、视图六、alterdatabase命令七、Guest用户八、SQLSever2008
Xyuan丶
·
2020-09-13 22:33
三级数据库知识点学习
数据库
mysql
第六章 关系数据理论(上)数据依赖+码+范式
文章目录6.0示例6.0.1示例题干6.0.2示例语义6.0.3示例表6.1为什么学习关系数据理论6.1.1问题提出6.1.1.1什么是一个好的数据库
逻辑设计
6.1.1.2什么是函数依赖6.2数据依赖6.2.0
pre_tender
·
2020-09-13 22:54
数据库
如何编写业务架构
基于对大量失败项目失败原因的分析统计:导致大型2B项目失败的因素,需求分析、
逻辑设计
相关问题占到80%以上,而由纯技术因素导致失败的情况几乎微乎其微。
weixin_33750452
·
2020-09-13 20:22
FPGA中竞争和冒险现象
例如,在
数字电路
设计中,常常采用格雷码计数器取代普通的二进制计数器,这是因为格雷码计数器的输出每次只有一位跳变,消除了竞争冒险的发生条件,避免了毛刺的产
帅帅的小胖子
·
2020-09-13 19:33
《有效测试平台的编写》译文
有效测试平台的编写摘要本应用笔记主要是针对那些初次接触硬件描述语言(HDL)验证流程,对测试平台编写没有足够经验的
逻辑设计
者。
duoma
·
2020-09-13 18:19
测试
平台
语言
工作
终端
存储
基于 Verilog 的经典
数字电路
设计(8)计数器
终于谈到计数器了,呀!在数字系统中,使用得最多的时序电路差不多就是计数器了。计数器不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲、产生脉冲序列以及进行数字运算等等。其实,计数也是一种最简单最基本的运算,就像我们心里默念的计数一样。不过不同的是,计数器是有一定频率的计数,具有一定的时间间隔,而我们心里默念的计数的时间间隔不一样罢了(也就是不够准确的啦),而计数器就是实现这种运算的逻辑电
新芯时代
·
2020-09-13 18:41
基于
Verilog
的经典数字电路设计
verilog
数字电路
中的建立时间与保持时间是什么
使用过FPGA的人对这两个词肯定很熟悉,在
数字电路
中,时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行,这就要求时钟信号时延差要非常小,否则就可能造成时序逻辑状态出错;
严小妖
·
2020-09-13 17:32
FPGA
testbench学习笔记(转载)
Testbench学习笔记(一)书写testbench是
数字电路
设计中不可或缺的一项设计方法,主要是提供的是激励。
雪丿下
·
2020-09-13 17:21
让我们聊聊测试的日常工作吧
测试工作篇1.日常工作所在互联网公司为小型创业型公司,项目为电商平台,测试为手工测试,编写测试用例,画逻辑流程图(方便与产品经理做逻辑上面的沟通,比如你的产品
逻辑设计
不符合逻辑,或者会造成某个模块与其他模块上面逻辑的不合理
我只是个小小的测试
·
2020-09-13 14:58
测试
软件测试
web项目开发的一般流程
1.需求确定2.分析与设计(1)架构分析与设计(2)业务逻辑分析(3)业务
逻辑设计
(4)界面设计3.开发环境搭建4.开发-测试-开发-测试5.文档编纂各个阶段过程都是有文档的,需求有需求的文档,设计有设计的文档
余_小凡
·
2020-09-13 13:35
java
web
web项目开发流程
Java框架概述
框架的优越性在于:(1)集中精力完成系统的业务
逻辑设计
;(
weixin_30492047
·
2020-09-13 13:17
【深度学习 功法篇】Chap.1 从感知机到人工神经网络(ANN)
大脑的神经系统1.2.人工神经元(TheArtificialNeuron)与感知器(perceptron)2.单层感知器算法2.1单层感知器算法的数学表达激活函数2.2python绘图可视化表达实现简单数字
逻辑设计
qq_43858116
·
2020-09-13 10:20
#
【深度学习
功法篇】【框架&模型】
python
深度学习
机器学习
人工智能
模块化编程———制作语音蓝牙小程序
分为组件设计和
逻辑设计
。下面我们就开始学怎么做蓝牙语音Akp啦组件设计:在组件设计这一共有4大板块:1.用户界面。2.工作面板。3.组件列表。4.组件属性。
哈团
·
2020-09-13 06:40
有趣
常用进制及其转化
在学习C语言、
数字电路
、微机原理、FPGA等等众多课程时,首先讲述的都是进制及其转化,学习了这么多遍,我们真的理解进制吗?什么是进位计数制(进制)进制,全名叫做进位计数制,就是同一个量的不同计数方式。
Mculover666
·
2020-09-13 04:21
C语言集锦
进制转化
C++笔记
硬件指令是二进制,方便与
数字电路
和指令集转换。
HackersAndPainters
·
2020-09-12 22:57
C++完整笔记
硬件指令是二进制,方便与
数字电路
和指令集转换。
focusjava
·
2020-09-12 22:30
C/C++/数据结构/算法
YOLOv3庖丁解牛(四):YOLOv3整体归纳总结
其主要得益于loss的
逻辑设计
上。(1)在计算loss的时候,真实值和预测值设计成了batchsizexgr
罗小丰同学
·
2020-09-12 17:36
OA项目总结2011-4-10业务
逻辑设计
1.程序设计接口的时候要明白接口是给谁用的,对于SSH开发的时候来讲,一般我们设计的Manager(或者说是Service)来说,主要是为Action服务的,所以我们的设计接口的方法的时候要知道Action里面一般得到什么参数,保持业务的单独性,尽量把复杂的东西放到Manager来处理。2.4.WEB.XML的加载。首先listencontextloader,contextloader会去找con
iwillbegenius1
·
2020-09-12 16:13
项目实战
三菱PLC操作
第一步是学习三菱PLC编程的基本部分首要研究内容包括三菱FXPLC的
数字电路
根底、PLC的了解、编程根底、软件运用、基本指令体系和编程、定时器和计数器等。
wutongbolian123
·
2020-09-12 15:48
自定义异常的用法
理论上自定义异常一般不会影响程序运行,就算影响也是开发者
逻辑设计
的一部分。我们知道,throwable类是所有异常的基类,只有throwable及其子类才可以被抛出。
滴哩哩哩滴哩哩哩哒哒
·
2020-09-12 14:26
日常问题
嵌入式系统基本知识
嵌入式系统基本知识什么是嵌入式系统嵌入式系统的分类嵌入式微控制器嵌入式微处理器典型的嵌入式系统组成嵌入式软硬件系统电路基本知识什么模拟电路什么是
数字电路
操作系统知识操作系统组成软件结构分类什么是嵌入式系统嵌入式系统英文名称是
爱探究的王先森
·
2020-09-12 13:54
c语言
后端
linux
运维
计算机系为什么要学数据库原理和设计?
如果能再把离散数学、
数字电路
、体系结构、数据结构/算法、编译原理学通透,再加上丰
diaoju3333
·
2020-09-12 08:32
ADC外围电路的设计
ADC外围电路的设计通常包括模拟电路、
数字电路
和电源电路的设计。1模拟电路的设计1.1前置放大器电路的设计市场上除了少数的ADC本身带有放大电路外,多数ADC都不具备此
cucumbers0407
·
2020-09-12 04:45
硬件工程师-修炼手册
2017.0613.《计算机组成原理》总线控制-通信控制
怎么来理解这个,时钟是
数字电路
中,控制着信号的每次传输,很短暂,但是总线的传输周期很长,因为其中涉及很多操作。
weixin_30484739
·
2020-09-11 22:43
MOSFET选型注意事项及应用实例
MOSFET广泛使用在模拟电路与
数字电路
中,和我们的生活密不可分。MOSFET的优势在于:首先驱动电路比较简单。
小王的修行路
·
2020-09-11 22:51
格州每天工作记录
上一页
23
24
25
26
27
28
29
30
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他