E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
AD9361板卡
VPX架构的背板说明
6UVPX
板卡
上定义1个8列7行RT2连接器P0和6个16列7行RT2连接器P1~P6。
机载总线仿真测试
·
2025-01-26 23:01
国产化
架构
服务器
华为OD机试E卷 - 最优资源分配/芯片资源占用(Java & Python& JS & C++ & C )
配置A:占用容量为1.25*1=1.25G配置B:占用容量为1.25*2=2.5G配置C:占用容量为1.25*8=10G某块
板卡
上集成了N块上述芯片,对芯片编号为1,2,…,N,各
算法大师
·
2025-01-26 10:25
最新华为OD机试
华为
华为od
华为OD机试E卷
python
java
javascript
c++
fanuc机器人与plc的通讯_FANUC机器人:西门子1200PLC与FANUC机器人实现Profinet通讯
西门子1200PLC与fanuc机器人使用Profinet通讯时,fanuc机器人需要适配Profinet通讯
板卡
,系统要刷入Profinet通讯选项。
weixin_39612554
·
2025-01-19 04:36
fanuc机器人与plc的通讯
fanuc机器人以太网通讯配置
MFC工控项目实例之十四模拟量信号名称从文件读写
承接专栏《MFC工控项目实例之十三从文件读写
板卡
信号名称》在BoardTest.cpp文件中添加代码intm_CountGetCurSel_AD[16];//索引号UINTm_CountComboID_AD
兵哥工控
·
2024-09-13 04:26
MFC工控项目实例
mfc
c++
采用FPGA进行SDI输入输出时钟同步设计
模块综述目前SDI传输系统的视频传输都需要进行时钟恢复和去抖,导致每一级都耗费了较大的成本,而且不利于
板卡
的布局布线。
炫视科技
·
2024-09-08 11:53
系统架构
计算机视觉
图像处理
fpga开发
嵌入式硬件
国内类脑智能企业汇总
灵汐科技产品包括类脑芯片、计算模组、标准PCIe接口的计算
板卡
、
细节的温柔
·
2024-09-06 03:36
OpenSNN推文
人工智能
redroid rk3588折腾笔记
手头有一个nanoPC-t6的3588
板卡
,想试下搭建云手机。
顶点元
·
2024-09-03 23:28
RK3588
redroid
rk3588
记录ssh连接失败问题
案发现场一个xilinx芯片的
板卡
,跑的ubuntu系统,SD卡启动,在原本的
板卡
上启动运行一切正常。换了一个新的
板卡
之后网络通信都正常,但是唯独ssh连接失败。
星星-点灯
·
2024-09-03 20:10
ssh
运维
百度飞浆目标检测PPYOLOE模型在PC端、Jetson上的部署(python)
部署目标检测模型前,需要配置好paddlepaddle的环境:开始使用_飞桨-源于产业实践的开源深度学习平台(paddlepaddle.org.cn)PC端和Jetson
板卡
端的部署方法相同,如下(直接放置部署和测试代码
代码能跑就可以
·
2024-09-02 10:09
百度
目标检测
python
学习
计算机视觉
笔记
基于multisim的fm调制解调_基于SDR的FM调制与解调器的实现
www.eepw.com.cn/article/201907/402132.htm(西安邮电大学电子工程学院,陕西省西安市710121)摘要:提出了一种基于SDR的FM调制解调器的实现方案,此方案采用ZYNQ平台和
AD9361
weixin_39876514
·
2024-09-01 23:00
产品推荐 | 基于VU13P FPGA的4路FMC接口基带信号处理平台
是一款基于VirtexUltraScale+系列FPGA的高性能4路FMC接口基带信号处理平台,该平台采用1片Xilinx的VirtexUltraScale+系列FPGAXCVU13P作为信号实时处理单元,该
板卡
具有
迪普微社区
·
2024-08-30 11:01
产品推荐
fpga开发
信号处理
fpga
图像处理
无线电
FMC
CPU/内存/综合性能评估工具汇总-1:lmbench
lmbench一、概括嵌入式开发中对要设计的产品、立项的项目进行设计时,往往需要对关键芯片进行性能评估,本文主要总结基于linux系统的产品在性能评估时的工具使用总结,在aarch64(arm64平台下测试),
板卡
根文件系统为
So_shine
·
2024-08-29 14:42
linux调试工具和性能量化
性能优化
阿尔泰ARM主板加104
板卡
在水处理行业应用
我国是一个缺水严重的国家。我国现实可利用的淡水资源量则更少,并且其分布极不均衡。到20世纪末,全国600多座城市中,已有400多个城市存在供水不足问题,其中比较严重的缺水城市达110个,全国城市缺水总量为60亿立方米。据监测,目前全国多数城市地下水受到一定程度的点状和面状污染,且有逐年加重的趋势。日趋严重的水污染不仅降低了水体的使用功能,进一步加剧了水资源短缺的矛盾,对我国正在实施的可持续发展战略
阿尔泰科技
·
2024-08-28 16:39
RK3568平台(触摸篇)主板端集成厂家触摸屏
一.硬件连接
板卡
配触摸框架构如下图:二.数据流向
板卡
配触摸框的数据流向,尽量做到高灵活性,并且简单清晰:1)后台进程从触摸框获取原始数据并计算,计算的点报给android内核input系统,实现android
嵌入式_笔记
·
2024-08-28 06:10
瑞芯微
linux
can差分线阻抗_自学PCB差分走线的阻抗控制技术(上篇)
在芯片之间、
板卡
之间、背板和业务板之间实现高速互联。
清浅池塘
·
2024-08-27 16:11
can差分线阻抗
深圳一名嵌入式工程师——直面天命
我的西游之路:22年2月:深圳一家7个人的小公司,主营蓝牙语音遥控器
板卡
,岗位是单片机软件助理工程师,实习6千转正
小鱼儿的小笔记
·
2024-08-23 13:09
小鱼儿的生活记录
stm32
嵌入式硬件
单片机
[RK3588]armsom-sige7开发板接口性能测试
相信能够帮助各位更加深入地了解这套
板卡
。2.5G网口测试iperf是一种网络性能测试工具,它通过在两个计算机之间传输数据来测量网络带宽。
ArmSoM
·
2024-03-01 11:52
ArmSoM-sige7
嵌入式硬件
驱动开发
WIFIBT
iperf
nvme
2.5G网口
fio
VPX信号处理卡设计原理图:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信号处理卡 信号处理 无线电通信
一、概述本
板卡
基于标准6UVPX架构,为通用高性能信号处理平台,系我公司自主研发。
hexiaoyan827
·
2024-02-20 08:53
fpga开发
VPX信号处理卡
信号处理
无线电通信领域
固态硬盘存储
Visual Studio 2019 创建Web项目时,C#后端用数组的方式给Mysql写数据
newMySqlConnection(ConfigurationManager.AppSettings["conStrmysql"])){myConn.Open();string[]columnNames=newstring[]{"
板卡
名称
QQ546475772
·
2024-02-20 02:40
前端
visual
studio
c#
c++周内秒转换北京时间
文章内容:使用GPS
板卡
数据中的周和周内秒推算北京时间#include#include//将GPS周内秒转换为北京时间voidgpsSecondsToBeijingTime(intgpsWeek,intgpsSeconds
轩宇^_^
·
2024-02-19 21:09
c++
c++
开发语言
华为HCIA课堂笔记第十章 以太网链路聚合
集群(框式设备)、堆叠(盒式设备)
板卡
级的冗余:框式设备,两个主控板(协议计算,设备的管理),一个主用主控板,一个备用主控板。备用主控板等待状态,当主用主控板故障,备用的主控板激活称为主用主控板。
菜鸟_老A
·
2024-02-19 19:46
网络
笔记
智能路由器
华为
运维
【PCIE709-F】基于复旦微JFM7VX690T80 FPGA的全国产化8通道光纤双FMC接口数据处理平台
板卡
概述PCIE709-F是一款基于上海复旦微电子的28nm7系列FPGAJFM7VX690T80的全国产化8通道光纤双FMC接口数据预处理平台,该
板卡
采用复旦微的高性能7系列FPGA作为实时处理器,实现
北京青翼科技
·
2024-02-19 10:05
fpga开发
linux傻瓜教程,一步即达——Lakka傻瓜教程
在设备需求方面,电脑配置要求很低,只要不是十年前的电脑,安卓/Linux盒子则首选树莓派的最新型号,另外一些主流的教育或开发用
板卡
、盒子甚至是采用晶晨S802、S805、S812、S905芯片方案的电视盒
itwebber
·
2024-02-14 20:59
linux傻瓜教程
【Vitis/Vivado】在一台PC上同时调试多块FPGA开发板的方法
language=en_US问题描述需要对多个开发板之间的数据交互进行调试,而手头只有一台PC(和拓展坞),下文将介绍如何利用仅有的PC连接多个
板卡
进行单步调试。
wjh776a68
·
2024-02-12 11:27
#
Xilinx入门
vitis
vivado
多板调试
FPGA
多板
【XR806开发板试用】 GPIO驱动LED
按照教程来学习下GPIO驱动LED指示灯一、硬件电路使用
板卡
上D1指示灯测试二、驱动程序部分在ohosdemo目录下创建文件编辑ohosdemo/BUILD.gn文件编辑ohosdemo/led/BUILD.gn
极术社区
·
2024-02-11 08:23
开发板测评
星辰
嵌入式系统
xr806
瑞萨RZ/G2L ARM开发板存储读写速度与网络实测
相信能够帮助各位工程师小伙伴更加深入地了解这套
板卡
。存储读写速度测试1.eMMC读写测试OK-G2LD-C平台的eMMC默认运行于HS200模式,工作位宽为8。
柠檬籽儿啊
·
2024-02-11 03:37
CANoe:VTSystem是什么
参考链接:VTSystem
板卡
:ECUtestbench-VTsystem-ShanghaiPoleLinkInformationTechnologyVTSystem
板卡
接收:VT-System—ECU
picoasis
·
2024-02-09 10:48
CANoe测试
CANoe
VT
System
自动化测试
ad18学习笔记十八:如何放置丝印层敷铜?
我画板的时候,需要把
板卡
顶面丝印层的一个矩形区域,画成白色,但是这个区域内有好几个焊盘,丝印涂色的地方需要避开这几个焊盘,我觉得不能简单的在丝印层画一个矩形完事,最好让丝印层的这个区域,像铺铜时那样,自动避开那几个焊盘
Gutie_bartholomew
·
2024-02-09 10:15
Altium
Designer
丝印铺铜
定制hexdump的打印输出格式
背景hexdump是Linux系统下一个以十六进制或ASCII形式输出文件内容的工具,通常-b-c-C-d等选项提供的打印格式就够用了,但有时
板卡
输出的数据格式比较特殊,想用文本比较工具(例如kidff3
六个九十度
·
2024-02-09 05:11
linux软件
驱动开发
linux
hexdump
AD9361
纯逻辑控制从0到1连载10-多芯片同步MCS以及射频同步方法
本文基于ZC706+FMCOMMS5的平台,介绍了
AD9361
的多芯片同步设计方法。这里的“同步”包含了基带同步以及射频同步。
冰冻土卫二
·
2024-02-08 07:12
AD9361纯逻辑控制
AD9361
软件无线电
fpga开发
用
AD9361
开发板做一个频谱分析仪
本文介绍一个用
AD9361
实现的频谱采集方案,主要实现如下功能:1.扫描频段70M-6G2.扫描上线限可调3.分辨率10K,可以根据需求定制4.全频段刷新率8帧每秒,扫描频段设置的越窄,刷新率越高5.增益
冰冻土卫二
·
2024-02-08 07:42
AD9361纯逻辑控制
SDR
Xilinx
fmcomms3
AD9361/AD9363
AD9361
PL
AD9361
纯逻辑控制从0到1连载9-调整数据和时钟的相位关系
有人私信问我,为什么按照我的文章配置
AD9361
,明明初始化配置成功了,收发数据都不正常。因为错误的可能性各种各种,这个问题不太好回答。
冰冻土卫二
·
2024-02-08 07:41
AD9361纯逻辑控制
AD9361
AD9363
SDR
软件无线电
AD9361
纯逻辑控制从0到1连载7-根据射频频率计算VCO参数
AD9361
从0到1连载8-fastlock之profile存器设置verilog实现不管是使用使用何总方法,要修改射频频率,首先需要计算出对应的VCO参数。
冰冻土卫二
·
2024-02-08 07:11
AD9361纯逻辑控制
AD9361
AD9363
SDR
软件无线电
AD9361
纯逻辑控制从0到1连载8-修改射频频率
上一个章节介绍了如何通过射频频率计算得出VCO的配置参数,下面介绍要改变射频频率具体要配置哪些寄存器。配置RX频率,依次执行下面命令,最高bit1表示写,接着10bit是地址,最后8bit是配置参数值config_cmd={1'b1,10'h233,lo_rxfrac[7:0]};//WriteRXSynthFractionalFreqWord[7:0]config_cmd={1'b1,10'h2
冰冻土卫二
·
2024-02-08 07:11
AD9361纯逻辑控制
AD9361
AD9396
SDR
软件无线电
AD9361
纯逻辑控制从0到1连载6-fast lock之profile寄存器设置
前面讲到每个profile由16个8bit寄存器组成,TX和RX的定义是一样的,下面列出RXprofile每个寄存器的定义:REG0~REG4以及REG12[3:0]实际上是3个参数,lo_int(IntegerWord),lo_frac(FractionalWord),lo_div(VCODivider),射频频率计算公式如下:freq=REF_PLL*(lo_int+lo_frac/83885
冰冻土卫二
·
2024-02-08 07:10
AD9361纯逻辑控制
AD9361
AD9363
SDR
软件无线电
AD9361
纯逻辑控制从0到1连载3-初始化模块
初始化代码的工作,就是将上个章节生成verilog函数中的命令条条执行,碰到需要等待的地方等待,需要读某个标志位的地方就一直读,直到标志位符合要求。下面贴出初始化代码。modulead9361_init(inputclk,inputarst,outputregread,outputregwrite,outputreg[9:0]address,outputreg[7:0]writedata,inpu
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
AD9363
SDR
软件无线电
AD9361
纯逻辑控制从0到1连载4-AD9361数据接口
参考文件《AD9361InterfaceSpecv2.5.pdf》
AD9361
和FPGA的数据接口如下图中红色框标识。可以配置为CMOS模式和LVDS模式。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
AD9361
纯逻辑控制从0到1连载5-fast lock的简介
AD9361
正常更改射频频率需要设置一些寄存器,然后开启VCO校准,等待锁定。这个过程时间是比较长的,大概在37us~508us之间。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
AD9361跳频
AD9361
profile
fmcomms3
AD9361
纯逻辑控制从0到1连载2-将脚本转化为verilog代码
首先查看一下,上一章我们生成的脚本文件fdd_600m://************************************************************//AD9361R2AutoGeneratedInitializationScript:Thisscriptwas//generatedusingtheAD9361CustomersoftwareVersion2.1.3
冰冻土卫二
·
2024-02-08 07:39
AD9361纯逻辑控制
AD9361
SDR
AD9361脚本转换
AD9361初始化配置
AD9361
python
AD9361
纯逻辑控制从0到1连载0-SPI接口
前言
AD9361
作为一款功能强大的射频收发器件,在通信领域被广泛采用。
冰冻土卫二
·
2024-02-08 07:09
AD9361纯逻辑控制
SDR
AD9361/AD9363
fmcomms3
AD9361
PL
AD9361
SPI驱动
AD9361
纯逻辑控制从0到1连载1-生成初始化脚本
AD9361
要正常工作,首先需要做初始化的配置工作。而
AD9361
的寄存器很多,多达1024个,每个寄存器有8bit,每个bit或多个bit的组合,有不同的功能,使得初始化工作相当繁琐。
冰冻土卫二
·
2024-02-08 07:09
AD9361纯逻辑控制
AD9361
SDR
AD9361配置软件
AD9361配置详细说明
AD9361初始化配置
AD9361
多片同步设计方法
本文基于ZC706+FMCOMMS5的平台,介绍了多片
AD9361
同步的方法。并将该设计移植到自行设计的ZYNQ7035+4片
AD9361
(实现8路同步收发)的电路板上。
冰冻土卫二
·
2024-02-08 07:35
AD9361纯逻辑控制
AD9361
软件无线电
MCS
射频同步
多片AD9361
基带同步
外部本振
分享69个节日PPT,总有一款适合您
感恩母亲节活动项目策划PPT模板感恩母亲节活动相册展示PPT模
板卡
通六一儿童节日欢度节日PP
自动化新人
·
2024-02-06 11:41
数据库
分享64个节日PPT,总有一款适合您
3.12卡通模板植树节PPT模板淡雅古宅水墨清明节PPT模板冰雪圣诞节欧美精致PPT模
板卡
通
自动化新人
·
2024-02-06 11:11
python
开发语言
基于FPGA的多功能数字时钟设计报告
作品基于intelCycloneIVEEP4CE10F17C8FPGA
板卡
,主要开发环境为QuartusⅡ,编程并实现了多功能温湿度电子钟。
马泽骞
·
2024-02-06 08:47
FPGA设计案列
fpga开发
vivado在远程服务器上完成本地设备的程序烧写和调试(vivado远程调试)
即运用场景为:代码在服务器上开发的,硬件
板卡
连接到的是本地电脑,但想在服务器中直接打开vivado对板子进行烧写程序和调试。
风中月隐
·
2024-02-06 08:47
FPGA
FPGA
VIVADO
烧写与调试
远程调试
服务器
分享62个节日PPT,总有一款适合您
三八妇女节浪漫PPT模
板卡
通植树节动态PPT模板魅力女人妇女节专题PPT模板精美酷炫万圣节通
自动化新人
·
2024-02-06 05:36
数据库
分享62个节日PPT,总有一款适合您
三八妇女节浪漫PPT模
板卡
通植树节动态PPT模板魅力女人妇女节专题PPT模板精美酷炫万圣节通
灬沙海灬
·
2024-02-06 01:20
数据库
【RK3399 Android10 二合一 支持GM8775C mipi转lvds 10.1寸屏幕适配】
GM8775Cmipi转lvds10.1寸屏幕适配】原理图分析数据信号链路分析调试记录GM8775C后端链路测试输出前端mipi信号测试改板后调试成功后续问题修复舜宇的rk3399的Android10二合一新
板卡
LJ-SEU
·
2024-02-06 01:16
linux
android
FANUC机器人PROF-017从机断开故障报警处理方法总结
FANUC机器人PROF-017从机断开故障报警处理方法总结情况说明:机器人安装的是PROFINET
板卡
,按照手册进行PROFINET配置之后,重启控制柜,此时系统提示:PROF-017从机断开,如下图所示
AAA_自动化工程师
·
2024-02-05 23:24
机器人
FANUC机器人
PROF-017
从机断开
故障报警
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他