E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
CPLD
CPLD
/FPGA/Verilog_FPGA设计的四种常用思想与技巧
乒乓操作“乒乓操作”是一个常常应用于数据流控制的处理技巧,典型的乒乓操作方法如图1所示。乒乓操作的处理流程为:输入数据流通过“输入数据选择单元”将数据流等时分配到两个数据缓冲区,数据缓冲模块可以为任何存储模块,比较常用的存储单元为双口RAM(DPRAM)、单口RAM(SPRAM)、FIFO等。在第一个缓冲周期,将输入的数据流缓存到“数据缓冲模块1”;在第2个缓冲周期,通过“输入数据选择单元”的切换
yangtalent1206
·
2011-05-15 17:00
算法
工作
优化
存储
工具
通讯
嵌入式工程师的软硬件道路发展的三部曲
第二步:SOPC技术,一般为FPGA,
CPLD
开发,利用VHDL等硬件描述语言做专用芯片开发,写出自己的逻辑电路,基于ALTER或XILINUX的FPGA做开发。
menglongfc
·
2011-04-22 17:00
CPLD
/FPGA/Verilog_设计资料_高性能电路设计
电子领域,工程设计人员期望电路的面积最小化,不仅降低了成本而且提高了产品的便携性。通常要考虑三个方面的问题:复杂的电路设计,采用并行的处理方式和流水线的结构以提高电路的速度,相反,电路的面积也会增大。电路综合的时候,自动生成的代码到门级电路的转化,经验和水平会导致电路增大设计工程师需要考虑低面积消耗、低功耗、高速等技术指标更新复杂系统的算法或者系统机构,减少电路的规模使用更高工艺的FPGA,减少芯
yangtalent1206
·
2011-04-18 14:00
算法
优化
产品
CPLD
与AVR通信 PWM控制程序
libraryieee;useieee.std_logic_1164.all;useieee.std_logic_arith.all;useieee.std_logic_unsigned.all; entityKBCtestisport(rst,clk:instd_logic;--时钟和复位信号--AVR读写相关信号线ale,rd,wr:instd_logic;--地址锁存、读、写信号ad:ino
haozi_1989
·
2011-03-23 19:00
【转载】嵌入式系统学习的分类和就业
是整个嵌入式系统的根本,如果现在单片机及接口这块很熟悉,并且能用C和汇编语言来编程的话,从嵌入式系统的硬件层走起来相对容易,硬件层也是驱动层的基础,一个优秀的驱动工程师是要能够看懂硬件的电路图和自行完成
CPLD
duanlove
·
2011-03-05 14:00
FPGA与
CPLD
FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
zmq5411
·
2011-02-26 13:00
CPLD
被STM32读写VHDL程序
--本程序用来测试STM32对
CPLD
的读写操作--测试功能如下:--向0x05地址写入0x01,LED灯停止闪烁,写入其他数据闪烁继续--0x03,0x04寄存器为定值,可以通过STM32读取然后使用串口输出看看是否一致
haozi_1989
·
2011-01-23 19:00
vector
测试
Integer
存储
Signal
STM32通过FSMC读写
CPLD
STM32通过FSMC读写
CPLD
的程序,
CPLD
挂在STM32的地址线和数据线上,将
CPLD
看做片外RAM的方式来进行读写,在我做的板子上
CPLD
挂在第四个区,因此基地址是0x6c000000,通过FSMC
haozi_1989
·
2011-01-15 16:00
c
IO
存储
可编程ASIC器件主从式下载开发系统的设计
1引言当前在EDA领域,只要具备台式或笔记本电脑并装有工具软件,就可以方便地对可编程ASIC(
CPLD
/FPGA)进行设计开发,在系统可编程(ISP)器件为我们提供了这种便利条件。
datasheetmax
·
2011-01-14 17:55
职场
休闲
ASIC
其它有用
[路径]电脑网络-计算机教程-计算机教程3-嵌入式系统相关资料-FPGA-HDL
CPLD
FPGA-开发试验板及下载电缆-上海颐科电子技术有限公司.
jarymakej2ee
·
2011-01-10 15:00
嵌入式
AVR单片机读写
CPLD
项目中需要使用
CPLD
完成一部分算法设计,参数由AVR给出,因此需要完成AVR和
CPLD
的通信。因此写了一个测试程序。
haozi_1989
·
2011-01-04 15:00
c
算法
IO
测试
存储
delay
同步整形电路
CPLD
/FPGA同步电路具备最稳定的工作状态和工作性能,因此经常需要将外部输入的异步信号进行同步处理(与系统时钟同步)和整形(将输入信号由不规则波形提取为具备一个时钟周期长的脉冲信号) 同步整形的基本方法就是通过时钟对异步信号连续采样得到同步信号
chrisongs
·
2010-12-21 17:00
工作
MAX1032结合
CPLD
的应用
0引言本文主要介绍MAX1032采样芯片以及使用
CPLD
对MAX1032采样进行控制的方法。
datasheetmax
·
2010-12-09 16:01
职场
休闲
芯片
CPLD
MAX1032
DM642 硬件复位问题解决方案
最后,问题集中在
CPLD
芯片上面。因为发现这样一个问题,每次重新写
CPLD
程序时,DSP可以
zzsfqiuyigui
·
2010-12-08 23:00
JTAG 接口
(也有比较猥琐的只用了几个100Ohm电阻的方案,似乎我这里用来烧
CPLD
的就是一条这样子的...),另一端的JTAGheader接到目标板的JTAGinterface。
fengtao612
·
2010-11-10 21:00
db2
url
input
Signal
output
behavior
TI DSP/BIOS及CCS使用经验
(不像VS6、ISE等可以使用任意路径名)2.国产并口DSP仿真器有些是采用
CPLD
仿真代替SMC34C60(该芯片已停产),仿真功能不全,只能在并口的EEP模式下使用。
emesjx
·
2010-11-08 13:00
嵌入式C(C51
ARM
DSP)
CPLD
/FPGA厂商概述
随着可编程逻辑器件应用的日益广泛,许多IC制造厂家涉足
CPLD
/FPGA领域。
gao5528
·
2010-11-03 21:00
编程
网络
Flex
开发工具
产品
通讯
【连载】【FPGA黑金开发板】Verilog HDL那些事儿--PS2解码(九)
如果是
CPLD
或者FPGA的前提下,PS2的解码才有意义。PS2的接口如上图,除了Pin5和Pin1其他的引脚对解码
FPGA黑金开发板
·
2010-09-21 00:00
linux下minicom的配置
minicom相当于windows下面的超级终端,如果可以像使用超级终端一般的使用minicom,岂不是省了我好多功夫,于是,稍稍去摸索摸索minicom的使用,以前上培训的时候有说过这个,不太留心,一心往
CPLD
zjucxm
·
2010-08-25 11:00
linux
String
终端
keyboard
protocols
filenames
Quartus-ii的LPT1编程硬件配置问题
但
CPLD
的并口编程依然没有成功,一直找不到硬件配置,添加硬件配置的选项里根本没有LPT的选项,奇怪!原来Q
warmshepherd
·
2010-08-23 15:00
编程
欢迎加入ZRtech之FPGA学友会 http://group.ednchina.com/ FPGA/
CPLD
普及风暴助学活动火热进行中
ZRtechFPGA/
CPLD
普及风暴助学活动火热进行中http://group.ednchina.com/2762/40844.aspx
henhen2002
·
2010-06-29 21:00
活动
linux驱动设计的硬件基础
处理器 微处理器(MPU)通常代表一个CPU,而微控制器(MCU)则强调把中央处理器、存储器,和外围电路集成在一个芯片中
CPLD
(复杂可编程逻辑器件) FPGA(现场可编程门列阵)
lingxiang0614
·
2010-06-13 14:00
编程
linux
工作
Flash
存储
终端
atmel的9G45研发前期
貌似很多都没想过呢,我想,假设用
CPLD
或则FPGA去转换电平的话,那么需要很多管脚不说,门电路延时影响DD
ywhfdl
·
2010-05-24 17:00
IO
扩展
2010
68013上电“unknown device"
但板子上的
CPLD
可以正常下载,工作。后来发现给D+D-喷助焊剂以后再焊,主机就可以识别,但过几分钟后又不行了。
henhen2002
·
2010-05-17 08:00
c
工作
文档
hex
通讯
嵌入式开发知识入门路线图
第二步:SOPC技术,一般为FPGA,
CPLD
开发,利用VHDL等
biaoboy
·
2010-05-06 16:11
职场
休闲
嵌入式开发知识入门路线图
嵌入式开发知识入门路线图
第二步:SOPC技术,一般为FPGA,
CPLD
开发,利用VHDL等
biaoboy
·
2010-05-06 16:11
职场
休闲
嵌入式开发知识入门路线图
什么是
CPLD
CPLD
(Complex Programmable Logic Device)是Complex PLD的简称,一种较PLD为复杂的逻辑元件。
jandroid
·
2010-04-20 21:00
cp
什么是
CPLD
CPLD
(Complex Programmable Logic Device)是Complex PLD的简称,一种较PLD为复杂的逻辑元件。
·
2010-04-20 21:00
cp
什么是
CPLD
CPLD
(Complex Programmable Logic Device)是Complex PLD的简称,一种较PLD为复杂的逻辑元件。
mmdev
·
2010-04-20 21:00
cp
FPGA/
CPLD
控制串口(VHDL版)
本文已搬家至【嵌入式开发】FPGA/
CPLD
控制串口(VHDL版)
gnuhpc
·
2010-03-03 15:00
Verilog 状态机写法
在
CPLD
中寄存器较少,个人感觉用一段式也可以,主要是省资源。时序电路的状态是一个状态变量集合,这些状态变量在任意时刻的值都包含了为确定电路的未来行为而必需考虑的所有历史信息。
henhen2002
·
2010-03-01 21:00
编程
语言
工具
[zz]单片机入门的几点建议
单片机的重要性在后PC时代逐渐加重了,现在更多的电子设计者和爱好者讨论最多的话题莫过于嵌入式系统的设计,C51、VHDL、RTOS、
CPLD
、FPGA、DSP、ARM已是当今挂在电子工程师嘴边最多的几个词
zhangluli
·
2010-01-08 22:00
危险的未分配引脚(FPGA)
Kevin给出的分析结果是,FPGA给出的中断信号有问题,该信号经过
CPLD
转发到CPU后导致CPU反复跳入中
yuqix
·
2009-11-11 14:16
职场
休闲
FPGA
网海の拾贝
危险的未分配引脚(FPGA)
Kevin给出的分析结果是,FPGA给出的中断信号有问题,该信号经过
CPLD
转发到CPU后导致CPU反复跳
yuqix
·
2009-11-11 14:16
职场
FPGA
休闲
分配引脚
危险的未分配引脚(FPGA)
Kevin给出的分析结果是,FPGA给出的中断信号有问题,该信号经过
CPLD
转发到CPU后导致CPU反复跳
yuqix
·
2009-11-11 14:16
职场
FPGA
休闲
分配引脚
FPGA四种基本设计思想
FPGA设计的四种常用思想与技巧(一) FPGA/
CPLD
的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法
xufuyuan
·
2009-11-11 12:00
工作
算法
优化
存储
工具
通讯
FPGA与
CPLD
的区别
系统的比较,与大家共享:尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:①CPLD更适合完成各种算法和组合逻辑,FPGA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。②CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其
yuqix
·
2009-10-22 19:18
职场
FPGA
休闲
CPLD
32个最热
CPLD
-FPGA论坛[zz]
1.OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。http://www.opencores.org/polls.cgi/listOpenCoresisaloosecollect
yuqix
·
2009-10-22 18:22
职场
休闲
CPLD-FPGA论坛
32个最热
CPLD
-FPGA论坛[zz]
1.OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。http://www.opencores.org/polls.cgi/listOpenCoresisaloosecollect
yuqix
·
2009-10-22 18:22
职场
休闲
CPLD-FPGA论坛
EDA?
在电子技术设计领域,可编程逻辑器件(如
CPLD
、FPGA)的应用,已得到广泛的普及,这些器件为数字系统的设计带来了极大的灵活性。
Chenah
·
2009-09-21 12:00
编程
工作
优化
制造
工具
CAM
基于FPGA/
CPLD
设计与实现UART(VHDL)
特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA/
CPLD
和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃
politefish
·
2009-09-14 11:00
Verilog HDL的任务和函数
Technorati标签:FPGA,
CPLD
,VerilogHDL任务和函数只能实现组合逻辑,而对时序逻辑无能为力。一、任务任务就是一段封装在“task…endtask”之间的程序。
formerman
·
2009-09-11 15:00
function
input
任务
关于FPGA/
CPLD
的VCCINT与VCCIO
VCCINT:Supplyvoltageforinternallogicandinputbuffers,即为内部逻辑电路和输入缓冲提供电压。VCCIO:Supplyvoltageforoutputbuffers,即为输出缓冲提供电压。 一般说来,VCCINT为1.2V,而VCCIO有3.3、2.5、1.8、1.5几种。
formerman
·
2009-09-10 15:00
input
output
基于FPGA/
CPLD
应用设计的23点经验总结——关于VHDL代码风格
摘自《FPGA/
CPLD
应用设计200例》对所有的信号名、变量名和端口名都用小写,对常量名和由用户定义的类型用大写。使用有意义的信号名、变量名、端口名和参数名。信号名长度不要太长,力求简洁明了。
formerman
·
2009-09-09 16:00
如何根据项目选择FPGA/
CPLD
器件
一、
CPLD
还是FPGAFPGA适合完成时序逻辑,
CPLD
适合完成各种算法和组合逻辑;
CPLD
的时序延时是均匀的和可预测的,而FPGA的布线结构决定了其延时的不可预测性;FPGA的集成度比
CPLD
高,具有更复杂的布线结构和逻辑实现
formerman
·
2009-09-02 18:00
IP核
随着
CPLD
/FPGA的规模越来越大,设计越来越复杂,使用IP核是一个发展趋势。理想地,一个知识产权核应该是完全易操
lqrensn
·
2009-08-28 14:00
FPGA与
CPLD
的区别
转自:http://tvb2058.spaces.eepw.com.cn/articles/article/item/15358 尽管FPGA和
CPLD
都是可编程ASIC器件,有很多共同特点,但由于
CPLD
formerman
·
2009-08-26 18:00
编程
工作
Flash
存储
产品
output
使用嵌入式CPU对FPGA进行SelectMAP加载配置程序
硬件平台:MPC8260,FPGA:xilinkXC2VP30(2片),
CPLD
:XCV95288.MPC8260与
CPLD
的连接关系:---------------------------------
huafulan
·
2009-04-01 22:00
vector
Flash
嵌入式
input
Parameters
output
fpga开发流程
FPGA是英文Field-ProgrammableGateArray的缩写,即现场可编程门阵列,它是在PAL、GAL、
CPLD
等可编程器件的基础上进一步发展的产物。
joewolf
·
2009-03-12 08:00
基于图像传感器的
CPLD
视觉系统设计
基于图像传感器的
CPLD
视觉系统设计时间:2009-02-1310:23:31来源:单片机与嵌入式系统作者:北京航空航天大学刘俊目前,关于视觉系统的研究已经成为热点,也有开发出的系统可供参考。
linglongyouzhi
·
2009-02-13 12:00
编程
算法
工作
嵌入式
语言
图像处理
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他