E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA基本知识
FPGA
在工业缺陷检测上的应用实践
目录1.背景2.现状3.
FPGA
在工业缺陷检测中的优势4.
FPGA
在工业缺陷检测中的应用实践5.主流的检测算法6.工业缺陷检测及应用场景7.
FPGA
在工业缺陷检测中的未来发展趋势8.方法9.未来发展方向注意
SteveRocket
·
2024-01-15 19:20
FPGA进阶
fpga开发
C++(11)——string
前面通过前面篇文章介绍了中的各项
基本知识
。
起床写代码啦!
·
2024-01-15 18:43
C++
c++
开发语言
快速入门系列--AXI总线协议
最近想写一篇关于ZYNQ快速入门的文章,而由于ZYNQ的精髓实质上是如何建立ARM和
FPGA
之间的联系,所以准备先写一篇关于AXI协议快速入门的文章来打一下基础,也是顺便让我回忆一下AXI协议。
小林家的龙小年
·
2024-01-15 17:10
fpga开发
快速入门系列--
FPGA
中的时序分析与约束
一、前言时序分析,是所有的
FPGA
工程师在成长过程中都绕不开的技术,由于在一开始我们学
FPGA
的时候设计的系统都是低速简单的,所以就使得时序分析看起来好像并没有卵用,我不学我的系统照样可以跑起来啊,于是慢慢忽视了这一部分的学习
小林家的龙小年
·
2024-01-15 17:39
fpga开发
FPGA
中的乒乓操作思想
乒乓操作的思想乒乓操作主要是为了处理,输入时钟和输出时钟不匹配的问题,也可以算跨时钟处理对于乒乓操作我主要参考了野火的文档,以及下面这篇文章彻底弄懂乒乓操作与并行化_快,快去救列宁!的博客-CSDN博客_乒乓buffer下面开始进入正文比如假如我现在要处理一系列的数据,数据的输入时钟是100M,但是输出数据的时钟受外部的设备限制,只能有50M时钟,那么也就是说,在相同的时间内,输入了100个数据,
小林家的龙小年
·
2024-01-15 17:09
fpga开发
FPGA
流水线除法器(Verilog)原理及实现
FPGA
流水线除法器(Verilog)原理及实现流水线除法器原理 除法器的计算过程如下图所示。计算步骤假设数值的位宽为N。
锅巴不加盐
·
2024-01-15 17:07
FPGA学习
fpga开发
选择排序 | 冒泡排序 | C语言(详解)
一,选择排序1,
基本知识
对排序的双层for循环的理解:外层控制趟数,里层不断地对数组进行遍历。
NMBG22
·
2024-01-15 17:31
C语言阶段相关习题总览
数据结构
排序算法
算法
c语言
开发语言
FPGA
, CPU, GPU, ASIC区别,
FPGA
为何这么牛
一、为什么使用
FPGA
?众所周知,通用处理器(CPU)的摩尔定律已入暮年,而机器学习和Web服务的规模却在指数级增长。
自恋的情剩
·
2024-01-15 16:38
fpga开发
通过生成mcs、bin文件将程序固化到
FPGA
通过将程序固化到
FPGA
,可以做到断电不丢失程序,上电之后就自动启动程序的作用,整个固化步骤主要分为3步,一是修改约束文件,二是生成mcs或bin文件,三是将程序固化到开发板flash1.修改约束文件生成固化文件之前
EfunStudy
·
2024-01-15 14:00
fpga开发
揭秘小米手机被疯狂吐槽的存储扩容技术
认识闪存首先让我们来了解一些手机存储的
基本知识
。手机存储使用的是
萤火架构
·
2024-01-15 09:10
计算机基础
小米
存储扩容
闪存
磨损均衡
坏快管理
错误校正
性能优化
《你是我的荣耀》小短评
但也给我这个王者小白普及了一下这款游戏的
基本知识
。说真的,对于王者的英雄我是不知道怎样用技能的,记不住。基本我只想强辅助位,拿个最强辅助,默默推塔。2.这部剧牵扯了许多航空科研的东西。
XimaraMoMo
·
2024-01-15 09:09
【机器学习300问】7、怎么进行机器学习?机器学习的基本流程是什么?
一、写在前面也许你和我一样,在刚开始学习机器学习的
基本知识
的时候,学到了很多的零碎知识点,无法穿成线织成网,本文是机器学习中提纲挈领的一环,将和你一起将今后所有的知识点都捕捉在这张网中。
小oo呆
·
2024-01-15 08:54
【机器学习】
机器学习
人工智能
5、C语言:结构
结构结构的
基本知识
结构与函数传递结构结构数组、指向结构的指针自引用结构(二叉树)表查找类型定义(typedef)联合位字段结构也是一种数据类型。类似于int、char、double、float等。
TNTLWT
·
2024-01-15 07:10
C语言
c语言
开发语言
基于Java SSM框架实现雁门关风景区宣传网站项目【项目源码】计算机毕业设计
对于这个教程来说它并不需要你完全去了解这种语言,只要能快速融入web站点就可以,还可以进行一些
基本知识
的编程就可以。
学长是个程序员
·
2024-01-15 05:05
项目实践
java
课程设计
毕业设计
网页设计
spring
项目源码
雁门关风景区宣传网站
k8s实战从入门到上天系列第一篇:K8s微服务实战内容开篇介绍
第一章:开源ruoyi微服务简介基本使用第二章:k8s
基本知识
回顾、k3s集群搭建和基本使用第三章:微服务镜像构建第四章:中间件镜像构建第五章:微服务前后端部署第六章:基于SLB以及Trasfik访问第七章
岁岁种桃花儿
·
2024-01-15 05:32
#
docker和k8s
kubernetes
微服务
容器
docker
FPGA
概述
文章目录1.什么是
FPGA
2.学习
FPGA
有什么用3.学习
FPGA
需要何种先决条件1.什么是
FPGA
这个问题太low了,身处数字时代,从事电子信息行业,居然不知道
FPGA
?岂非笑谈?
中年阿甘
·
2024-01-15 05:28
我的FPGA学习
FPGA应用
FPGA入门
Bugzilla的快速入门指南(全网最详细)
目录一:在了解Bugzilla的使用前,先了解一些
基本知识
:1.什么是Bugzilla2.bug的来源3.bug的生命周期4.处理bug的所有角色:5.一个bug的生命周期:6.bugzilla使用时的基本流程图
YoYoYoWhatIsUp
·
2024-01-15 05:57
Bugzilla的配置和安装
功能测试
测试工具
模块测试
【NI国产替代】USB‑7846 Kintex-7 160T
FPGA
,500 kS/s多功能可重配置I/O设备
Kintex-7160T
FPGA
,500kS/s多功能可重配置I/O设备USB‑7846具有用户可编程
FPGA
,可用于高性能板载处理和对I/O信号进行直接控制,以确保系统定时和同步的完全灵活性。
深圳信迈科技DSP+ARM+FPGA
·
2024-01-15 02:32
国产NI虚拟仪器
fpga开发
NI国产替代
数据采集
Linux网络管理相关命令详解
今天继续给大家Linux
基本知识
,本文主要内容是Linux网络管理。
永远是少年啊
·
2024-01-14 23:58
Linux
linux
运维
网络
route
centos
具于xilinx
FPGA
的可动态配置DDS频率控制字的DDS IP核使用例程详解
目录1概述2IPexamples功能3IP使用例程4注意事项5DDSIPExamples下载位置1概述本文用于讲解xilinxIP的ddsipexamples(动态配置频率)的功能说明,方便使用者快速上手。2IPexamples功能本examples是月隐编写的针对DDS的使用demo,实现通过vio控制频率控制字来调整DDS的输出频率,为大家演示一个可动态配置DDS频率的例程。例程的平台:1)硬
风中月隐
·
2024-01-14 22:48
FPGA
fpga开发
DDS
频率控制字
vivado
xilinx
Java的
基本知识
积累
基本的Windows相关Dos命令:Dos命令在哪里编写:在Dos命令窗口当中编写Dos命令Dos命令窗口怎么打开?开始菜单-->运行-->输入cmd-->回车常见的Dos命令?—exit退出当前Dos命令窗口—cls清屏—Dos窗口中的内容怎么复制?在Dos窗口的任意位置,点击鼠标右键,然后选择标记。接下来选中要复制的内容,在Dos窗口的任意位置点击鼠标右键,此时被复制的内容已经在剪贴板上了。在
玖 萬
·
2024-01-14 18:58
java
开发语言
FPGA
_ZYNQ_XADC
提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档文章目录前言一、ADC介绍二、使用步骤1.搭建
FPGA
BD工程1.1新建工程1.2搭建
FPGA
BD工程1.3生成bit文件导入硬件加载SDK2
小白520号
·
2024-01-14 15:04
fpga
FPGA
---新手常见问题(
FPGA
_Vivado_Error)
1,如何快速找到开发板的各个功能管脚?1)查看用户手册2)网站查找开发板引脚信息表(主板引脚信息)3)相关论坛帖子2,生成bit文件不成功怎么办,问题原因和解决方法,以及例外解决方法?【错误现象】[DRCNSTD-1]UnspecifiedI/OStandard:4outof4logicalportsuseI/Ostandard(IOSTANDARD)value'DEFAULT',insteado
伊宇韵
·
2024-01-14 15:04
fpga开发
【
FPGA
】Xilinx_ZYNQ7Z020——6. PS定时器中断
文章目录6.PS定时器中断工程创建SDK下载调试6.PS定时器中断工程创建复制之前的ps_hello工程在弹出的对话框中填写新的工程名“ps_timer”,选择创建工程子目录PS里的定时器,因为不需要管脚输出,就不用配置管脚SDK运行SDK&
xyz_
·
2024-01-14 15:04
FPGA
ZYNQ PS端MIO的使用——
FPGA
Vitis篇
文章目录1.前言2.MIO介绍3.Vivado工程编写4.Vitis工程编写5.实验小结A.附录B.工程源码下载1.前言本实验介绍如何使用ZYNQ芯片PS端的MIO。MIO是ZYNQ芯片PS端的基础外设IO,可以连接诸如SPI,I2C,UART,GPIO等,通过Vivado软件设置,软件可以将信号通过MIO导出,同样也可以将信号通过EMIO(后续试验会介绍EMIO)连接到PL端的引脚上。MIO共有
BIGMAC_1017
·
2024-01-14 15:34
FPGA
fpga开发
verilog
arm
Xilinx_ZYNQ7020_自定义IP开发文档
建议将图片保存下来直接上传(img-2FaM6NWy-1582858270651)(media/aab71e0ee5f6d827823f26628900ce6d.png)]ZYNQ芯片的PL部分也就是
FPGA
weixin_43354598
·
2024-01-14 15:04
技术文档
实验记录
嵌入式
linux
fpga
Xilinx ZYNQ简介
ZYNQ是赛灵思公司(Xilinx)推出的新一代全可编程片上系统(APSoC),它将处理器的软件可编程性与
FPGA
的硬件可编程性进行完美整合,以提供无与伦比的系统性能、灵活性与可扩展性。
耐心的小黑
·
2024-01-14 15:33
#
ZYNQ学习笔记
fpga
zynq
arm
ALINX_ZYNQ_MPSoC开发平台
FPGA
教程:PL的点灯实验
前言目标:每秒翻转一次LED我会在前言中记录自己通过本实验学到的东西ZYNQ-7000的PL部分使用的时钟是200M的差分时钟,通过有源晶振提供(有源:一上电就产生时钟信号),而PS部分使用的也是有源时钟,但是是50M的单端时钟由于PL部分的200M差分时钟,因此需要使用IBUFDS将差分时钟转为单端时钟,如下图正文一、点灯设计程序要实现1秒翻转,就需要一个1秒的计数器,而使用的时钟是200M,那
崽崽今天要早睡
·
2024-01-14 15:02
#
▶FPGA入门例程
fpga开发
ZYNQ学习笔记(三)---Xilinx软件工具介绍与
FPGA
开发流程
由于我之前也没有接触过这类芯片,对
FPGA
以及VerilogHDL语言也只有一些粗浅的了解,我也是摸着石头过河,慢慢来。
Zhou1f_SUDA
·
2024-01-14 15:32
fpga
arm
FPGA
系统性学习笔记连载_Day4 Xilinx ZYNQ7000系列 PS、PL、AXI 、启动流程基本概念篇
四、ZYNQ芯片内部用硬件实现了AXI总线协议,包括9个物理接口,分别为AXI-GP0~AXIGP3,AXI-HP0~AXI-HP3,AXI-ACP接口。1、AXI_ACP接口,是ARM多核架构下定义的一种接口,中文翻译为加速器一致性端口,用来管理DMA之类的不带缓存的AXI外设,PS端是Slave接口。2、AXI_HP接口,是高性能/带宽的AXI3.0标准的接口,总共有四个,PL模块作为主设备连
ONEFPGA
·
2024-01-14 15:01
大数据
FPGA
_ZYNQ (PS端)开发流程(Xilinx软件工具介绍)
【前言】1.1XilinxZynqSoC系列针对不同的应用领域,Xilinx公司设计开发了各种逻辑资源规模和集成各种外设功能的ZynqSOC器件,包括专为成本优化的Zynq-7000平台,面向高性能实时计算应用领域的ZynqUltraScale+MPSoC,面向射频通信的ZynqUltraScale+RFSoC,以及具备高度可扩展特性的自适应加速平台ACAP。具体相关知识大家可以下去查询。1.2X
伊宇韵
·
2024-01-14 15:59
fpga开发
大脑幸福密码读后感
他讲述了一些关于神经系统和大脑功能的
基本知识
,并与幸福和情绪的相关研究结果相结合。通过这些实例,我开始意识到幸福并不是一种随机的感受,而是可以通过一些方法和技巧来培养和提升的。
铄铄麻麻
·
2024-01-14 14:27
SSH 详解(实践及应用)
目录1.SSH
基本知识
2.SSH客户端2.1安装2.2基本用法2.3命令行配置项2.4配置文件3SSH密钥3.1密钥生成3.2公钥上传4SSH代理4.1动态转发4.2本地转发4.3远程转发4.4实际运用
再见丶孙悟空
·
2024-01-14 14:24
ssh
rsync
sftp
python多线程死循环_Python多线程/进程(threading、multiprocessing)知识覆盖详解
基本知识
在Python中有一个全局解释器锁GIL(GlobalInterpreterLock)。GIL源于Python设计之初的考虑,目的是使数据更加安全。
weixin_39622901
·
2024-01-14 13:50
python多线程死循环
FPGA
的MARK_DEBUG调试之波形抓取
一、描述在工作时发现
FPGA
向ARM传输的数据有问题,因此想抓取一下
FPGA
的波形。作为传统方式使用示波器抓取过于麻烦,因此使用VIVADO自带的DEBUG功能抓取输出的数据波形。
追逐者-桥
·
2024-01-14 11:29
#
五
FPGA开发技巧与问题综合
fpga开发
操作系统(王道)第三章 内存管理
文章目录(持续更新)3.1内存的
基本知识
✨3.1.1什么是内存、内存的作用✨3.1.2进程的运行原理-指令✨3.1.3逻辑地址vs相对地址✨3.1.4从写程序到程序运行✨3.1.5绝对装入✨3.1.6静态重定位
记录&日常
·
2024-01-14 11:15
操作系统
学习
FPGA
边沿检测
有一个缓慢变化的1bit信号sig,编写一个程序检测a信号的上升沿给出指示信号rise,当sig信号出现下降沿时给出指示信号down。注:rise,down应为单脉冲信号,在相应边沿出现时的下一个时钟为高,之后恢复到0,一直到再一次出现相应的边沿。`timescale1ns/1psmoduleedge_detect(inputrst,//异步复位信号,低电平有效inputclk,//系统时钟信号i
我来挖坑啦
·
2024-01-14 11:33
fpga开发
NMEA0183协议相关笔记
协议
基本知识
参考以前的文章,文章链接,或者野火相关资料整理。
嵌入式学习和实践
·
2024-01-14 11:27
笔记
NMEA0183协议
二分图最大匹配——匈牙利算法详解
红娘牵线二、二分图最大匹配2.1概念2.2交替路2.3增广路2.4匈牙利算法2.4.1算法原理2.4.2算法示例2.4.3代码实现3.OJ练习3.1模板3.2棋盘覆盖3.3車的放置零、前言关于二分图的
基本知识
见
EQUINOX1
·
2024-01-14 09:33
数据结构与算法
算法
数据结构
图论
图搜索算法
13 标准库软件模拟SPI通信时序
如果还有不太了解SPI的
基本知识
的小伙伴可以去看我的单片机专题的SPI那篇文章。
@daiwei
·
2024-01-14 07:42
物联网
单片机
嵌入式硬件
小白必备的汽车品牌与车标知识
所以,接下来给大家普及一下世界著名汽油品牌及车标的
基本知识
。1、通用汽车通用汽车公司成立于1908年,是一家有着一百年历史的美国集团公司。目前,旗下的品牌有
名号墨非韩
·
2024-01-14 07:32
FPGA
设计时序约束十六、虚拟时钟Virtual Clock
目录一、序言二、VirtualClock2.1设置界面三、工程示例3.1工程设计3.2工程代码3.3时序报告3.4答疑四、参考资料一、序言在时序约束中,存在一个特殊的时序约束,虚拟时钟VirtualClock约束,根据名称可看出时钟不是实际存在的,主要是在STA分析时序时提供一个参考。二、VirtualClock相较于create_clock创建主时钟约束到实际的物理位置,虚拟时钟约束时不需要指定
知识充实人生
·
2024-01-14 06:43
FPGA所知所见所解
fpga开发
时序约束
虚拟时钟
VIRTUAL_CLOCK
主时钟
Vivado
【LabVIEW
FPGA
编程入门】使用
FPGA
IO进行编程
1.在项目中新建一个VI,命名为
FPGA
IOTest。2.可以直接将项目中的
FPGA
IO拖入程序框图中。
東方神山
·
2024-01-14 06:42
FPGA】
labview
LabVIEW
FPGA
【LabVIEW
FPGA
入门】没有CompactRIO时进行编程测试
1.新建一个空白项目。2.新建cRIO终端。要添加仿真的远程实时目标,请选择项目名称,右击并选择新建>>目标和设备(TargetsandDevices)。3.新建终端和设备,选一个cRIO型号接下来,当添加目标和设备窗口出现时,请选择新建目标或设备(NewtargetorDevice),你所能仿真创建的设备清单会显示出来。选择需要的目标类型并点击确定(ok)。新建的目标就应在已命名的项目浏览窗口中
東方神山
·
2024-01-14 06:42
FPGA】
labview
LabVIEW
FPGA
【LabVIEW
FPGA
入门】使用LabVIEW
FPGA
进行编程并进行编译
在本文中会进行一个简单的
FPGA
编程演示,这通常可以验证编译工具链是否正常使用。
東方神山
·
2024-01-14 06:41
FPGA】
labview
LabVIEW
FPGA
【INTEL(ALTERA)】使用Intel Agilex7 F-Tile PMA/FEC Direct PHY IP时钟域会出现时序违规行为?
说明由于英特尔®Quartus®PrimeProEdition软件22.4及更早版本中的IntelAgilex®7设备F-TilePMA/FECDirectPHY多速率英特尔®
FPGA
IP存在问题,您可能会在以下时钟传输上看到时序违规
神仙约架
·
2024-01-14 06:41
INTEL(ALTERA)
FPGA
fpga开发
PMA/FEC
Agilex7
FPGA
之初探
FPGA
的构成基本逻辑单元CLBCLB是
FPGA
的基本逻辑单元,一个CLB包括了2个Slices,所以知道Slices的数量就可以知道
FPGA
的“大概”逻辑资源容量了。
行者..................
·
2024-01-14 06:08
FPGA
fpga开发
超越GPU:TPU能成为接班人吗?
在我们开始深入探讨TPU之前,先了解一下两个重要的芯片技术,
FPGA
和ASIC。
萤火架构
·
2024-01-14 06:07
计算机基础
TPU
FPGA
ASIC
张量处理器
【学习】
FPGA
verilog 编程使用vscode,资源占用多 卡顿 卡死 内存占用多解决方案
问题描述
FPGA
verilog编程使用vscode,资源占用多卡顿卡死内存占用多解决方案。32G内存,动不动就暂用50%!!
神仙约架
·
2024-01-14 06:06
xilinx
fpga开发
学习
vscode
卡顿
ZYNQ开发(七)Linux开发之Petaliunx的设计流程(SD卡启动)
微信公众号上线,搜索公众号小灰灰的
FPGA
,关注可获取相关源码,定期更新有关
FPGA
的项目以及开源项目源码,包括但不限于各类检测芯片驱动、低速接口驱动、高速接口驱动、数据信号处理、图像处理以及AXI总线等
小灰灰的FPGA
·
2024-01-14 06:55
ZYNQ
linux
fpga开发
运维
上一页
15
16
17
18
19
20
21
22
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他