E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习指南
CAN协议
FPGA
篇
一.引言CAN(ControllerAreaNetwork)总线,即控制器局域网总线,是一种功能丰富的车用总线标准。该协议最初是由德国博世(Bosch)公司在1983年制定的,之后在美国密歇根州底特律举行的汽车工程师协会(SAE)会议上正式发布推出。1987年,Intel公司推出的首款CAN总线芯片(82526)上市销售。1991年,奔驰汽车发布的第一款基于CAN总线的多路布线系统汽车——W140
我来挖坑啦
·
2023-12-27 02:14
fpga开发
信息与通信
面试
单片机
c语言
实验八 基于
FPGA
的分频器的设计
基本任务一:设计一个分频器,输入信号50MHZ,输出信号频率分别为1KHZ,500HZ,1HZ。m100:扩展任务二:控制蜂鸣器发出滴滴滴的声音
22的卡卡
·
2023-12-27 01:44
数电实验
fpga开发
Quartus prim实现模块化电路设计,生成子电路元件并在Block Diagram File中调用的解决方案(关于
FPGA
的复杂工程设计的相关博客都会采用此方法)
新建工程新建BlockDiagramFile保存为顶层文件新建VerilogHDLFile文件(用来编写子模块电路代码)保存文件并命名文件调用元件设置端口属性
致力于研究如何把螺丝拧紧问题的资深专家
·
2023-12-26 23:33
FPGA
数据库
fpga开发
开发语言
基于Quartus Prime平台
FPGA
关于VGA显示的模块化设计:VGA八种单色屏1s切换显示、横条纹、竖条纹、棋盘格显示、显示模式按键可调、数码管显示单色屏序号
一:VGA协议简介VGA(VideoGraphicsArray)是一种显示接口标准,它最初由IBM于1987年推出。VGA协议定义了计算机视频输出信号的格式和特性。它主要用于连接计算机和显示器之间的传输,实现图像和视频的显示。VGA协议支持最高分辨率为640x480像素,色彩深度为16位色(即65,536种颜色)。它使用模拟信号传输,通过15个针脚的连接器将图像信号传送到显示器。VGA协议还定义了
致力于研究如何把螺丝拧紧问题的资深专家
·
2023-12-26 23:33
fpga开发
FPGA
-Xilinx ZYNQ PS端实现SD卡文件数据读取-完整代码
FPGA
-XilinxZYNQPS端实现SD卡文件数据读取本章节记录XilinxZYNQPS端实现SD卡txt文件的数据读取。
Bellwen
·
2023-12-26 20:27
FPGA开发
fpga开发
嵌入式硬件
FPGA
-ZYNQ-7000 SoC在嵌入式系统中的优势
FPGA
-ZYNQ-7000SoC在嵌入式系统中的优势本章节主要参考书籍《XilinxZynq-7000嵌入式系统设计与实现基于ARMCortex-A9双核处理器和Vivado的设计方法(何宾,张艳辉编著
Bellwen
·
2023-12-26 20:56
FPGA开发
fpga开发
嵌入式硬件
系统架构
RHCE9
学习指南
第11章 网络配置
11.1网络基础知识一台主机需要配置必要的网络信息,才可以连接到互联网。需要的配置网络信息包括IP,子网掩码,网关和DNS。11.1.1IP地址在计算机中对IP的标记使用的是32bit的二进制,例如,11000000101010000001101001100100这里共有32位由1和0的组合的二进制数字,这样的地址对于人类来说并不好记忆,所以用3个点把这32位的二进制隔成4个部分,每个部分8个二进
老段工作室
·
2023-12-26 19:09
RHCE9
网络
php
服务器
linux
运维
centos
ubuntu
【工具使用-AP】AP测试16通道数据不稳定现象
一,问题现象使用AP录制
FPGA
输出的TDM16的数据出现数据不稳定的情况。现象如下所示:二,问题原因WCK和DATA线没有接地。
__xu_
·
2023-12-26 19:07
工具使用
Audio
Precision
FPGA
TDM
vivado 对高阻z和不定态x信号的处理
如果发现反例,欢迎评论一起探讨文章目录声明引言1,高阻z代码综合后的原理图前仿真结果后仿真结果结论2,不定态代码综合后的原理图前仿真结果后仿真结果结论3,cnt的情况说明引言最近在做关于
FPGA
原型验证
月落乌啼霜满天@3760
·
2023-12-26 19:54
硬件
综合
其他
经验分享
verilog
fpga
ila采集时钟波形,引发的关于时序的思考
但是在Debug时,我们可能需要判断
FPGA
内部的某个时钟信号有没有正常工作。在不增加输出管脚的情况下,还是用
月落乌啼霜满天@3760
·
2023-12-26 19:54
硬件
调试
windows
其他
经验分享
模型实战(18)之C++ - tensorRT部署GAN模型实现人脸超分辨重建
模型实战(18)之C++-tensorRT部署GAN模型实现人脸超分辨重建一个实现人脸超分辨率重建的demo支持StyleGAN:GPENorG
FPGA
N通过C++-tensorrt快速部署,推理速度每帧在
明月醉窗台
·
2023-12-26 16:14
#
深度学习实战例程
c++
生成对抗网络
人工智能
神经网络
visualstudio
好物周刊#32:Go
学习指南
村雨遥的好物周刊,记录每周看到的有价值的信息,主要针对计算机领域,每周五发布。一、项目1.抖音/TikTokAPI一个开箱即用的高性能异步抖音|TikTok数据爬取工具,支持API调用,在线批量解析及下载。2.LogicFlow一款流程图编辑框架,提供了一系列流程图交互、编辑所必需的功能和灵活的节点自定义、插件等拓展机制。LogicFlow支持前端研发自定义开发各种逻辑编排场景,如流程图、ER图、
村雨遥
·
2023-12-26 16:16
好物周刊
golang
后端
软件
项目
插件
网站
资料
性能暴增的Rope Crystal版本:红宝石(12.25)
同时引入了一些实验性参数,还更新了G
FPGA
N和引入了GPEN模型1!!!
若苗瞬
·
2023-12-26 14:55
Python
人工智能/机器学习
rope
crystal
ruby
roop
dfl
【工具使用-A2B】使用A2B配置16通道车载音频系统
使用
FPGA
输出双TDM8的信号给到A2BMaster节点,音频数据经过A2B双绞线,传输到A2BSlave节点,然后解析成双TDM8的音频数据,然后给到车载功放。
__xu_
·
2023-12-26 13:01
A2B
fpga开发
A2B
ADI
AD2428
phy芯片测试寄存器_如何使用VIO去读取PHY里面对应寄存器测试RGMII接口
测试场景测试拓扑图如下试场景连接图测试方法:使用TestCenter向被测板子上的千兆以太网口打流,在
FPGA
内部通过自回环从源端
weixin_39732866
·
2023-12-26 11:38
phy芯片测试寄存器
phy芯片测试寄存器_RGMII接口调试使用VIO读取PHY寄存器值
测试场景测试拓扑图如下试场景连接图测试方法:使用TestCenter向被测板子上的千兆以太网口打流,在
FPGA
内部通过自回环从源端口返回给TestCenter,通过看TestCenter控制界面上显示结果判断自回环是否正确
电影人王迓难
·
2023-12-26 11:07
phy芯片测试寄存器
在mt5上哪里可以添加指数品种?
在MT5交易平台上,您可以通过以下步骤添加指数品种(如股票指数、商品指数等)到您的市场观察窗口中:Exness手机登录平台
学习指南
步骤一:打开市场观察窗口:打开MT5交易平台。
xdzu_net
·
2023-12-26 11:14
业界资讯
MACD 指标是什么?如何用它找出最佳买、卖点?
XM平台官网开户注册流程图解FXCM福汇个人注册登录流程讲解Exness手机登录平台
学习指南
MACD指标(MovingAverageConvergence&Divergence)中文名为平滑异同移动平均线指针
xdzu_net
·
2023-12-26 11:14
业界资讯
经验分享
veristand c语言编程,在NI VeriStand环境中进行
FPGA
相关配置
描述本文主要介绍了用户如何在NIVeriStand环境中进行基于
FPGA
的相关配置。并以使用7851R输出PWM波为例,叙述了在VeriStand2011运行环境中所需要的所有工作。
边缘人静心
·
2023-12-26 10:05
veristand
c语言编程
veristand c语言编程,NI VeriStand应用
NIVerStand有助于您配置针对多核处理器的实时引擎,以执行以下任务:本文引用地址:http://www.eepw.com.cn/article/113690.htm模拟、数字、通信总线,和基于现场可编程门阵列(
FPGA
奈灵
·
2023-12-26 10:05
veristand
c语言编程
labview设置处理器内核数_搭配NI LabVIEW进行多核编程
搭配NILabVIEW进行多核编程NILabVIEW图形化编程方法不仅省时,还很适合对多核处理器和其他并行硬件[如:现场可编程门阵列(
FPGA
)]进行编程。
weixin_39982580
·
2023-12-26 10:35
labview设置处理器内核数
veristand c语言编程,什么是NI VeriStand ?
即买即用的NIVerStand有助于您配置针对多核处理器的实时引擎,以执行以下任务:·模拟、数字、通信总线,和基于现场可编程门阵列(
FPGA
)的I/O接口·可触发,多文件数据记录·实时激励生成·计算通道
张梓萱
·
2023-12-26 10:35
veristand
c语言编程
如何编写VeriStand custom device/custom
FPGA
Target以及基本原理
在做HIL开发的时候用到了
FPGA
,对于Labview中可以很方便的使用
FPGA
,但是在用VeriStand做模型仿真的时候,调用
FPGA
就没呢么方便了。感觉就是功能还没有完善。
kcx064
·
2023-12-26 10:32
多旋翼半物理实时仿真平台开发
custom
device
custom
FPGA
Labview
Veristand
在 NI VeriStand 中使用 NI
FPGA
设备的入门资料
在NIVeriStand中使用NI
FPGA
设备的入门资料-NI环境软件VeriStandLabVIEW
FPGA
Module驱动NICompactRIONIRSeriesMultifunctionRIOFlexRIONIVeriStand
面包超人总动员
·
2023-12-26 10:00
fpga开发
labview
fpga
8段4位数码管verilator模拟
8段4位数码管verilator模拟seg.vmoduleseg(inputwireclk,inputwirerst_n,outputwire[7:0]SEG,outputwire[3:0]SEL);reg[7:0]digit[0:15]='{8'h3f,8'h06,8'h5b,8'h4f,8'h66,8'h6d,8'h7d,8'h07,8'h7f,8'h6f,8'h77,8'h7c,8'h39,
yvee
·
2023-12-26 09:40
fpga开发
Intel
FPGA
技术开放日
概要时间:2023.11.14全天(9:00-16:20)地点:北京望京.凯悦酒店主题内容:分享交流了Intel
FPGA
产品技术优势和落地实践方案。
tiger119
·
2023-12-26 09:39
芯片
FPGA
fpga开发
EDA
FPGA
分频电路设计(2)
实验要求:采用4个开关以二进制形式设定分频系数(0-10),实现对已知信号的分频。类似实验我之前做过一次,但那次的方法实在是太笨了:利用VHDL实现一定系数范围内的信号分频电路需要重做以便将来应对更大的分频系数先画个图分析下:做偶数系数的分频,你只要关注上升沿或下降沿中的其中一种即可,但如果是奇数系数分频,你必须同时关注两种变化。我的代码:libraryieee;useieee.std_logic
非洲蜗牛
·
2023-12-26 09:09
FPGA
fpga开发
VHDL
NI VeriStand中的硬件I / O延迟时间
NIVeriStand中的硬件I/O延迟时间-NI适用于软件VeriStand问题详述在我的VeriStand项目中,我要从DAQ或
FPGA
硬件中获取数据,在模型中处理输出,然后输出数据。
面包超人总动员
·
2023-12-26 09:38
fpga开发
labview
【
FPGA
】分享一些
FPGA
高速信号处理相关的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2023-12-26 09:38
FPGA
学习
硬件
fpga开发
高速信号处理
FPGA
-AMBA协议、APB协议、AHB规范、AXI4协议规范概述及它们之间的关系
FPGA
-AMBA协议、APB协议、AHB协议、AXI4协议规范概述笔记记录,AMBA协议、APB协议、AHB规范、AXI4协议规范概述,只是概述描述,具体详细的协议地址传输、数据传输等内容将在下一章节详细说明
Bellwen
·
2023-12-26 09:06
FPGA开发
fpga开发
嵌入式硬件
系统架构
fpga
verilog rs232 发送模块实现
RS-232是一种串行通信协议,用于在计算机和其他外部设备之间进行数据传输。RS-232定义了电气特性、信号级别、机械特性和传输速率等规范,为串行通信提供了一种标准化的接口。RS-232通常使用DB9连接器,用于传输和接收数据、控制信号以及地线连接。但除了235脚其它基本都省略了,一个发送一个接收还有个地。rs232是单端传输,还有485,422差分传输,485半双工,422全双工,原理差不多下面
yvee
·
2023-12-26 09:36
fpga开发
Python遥感影像深度
学习指南
(3)-卫星图像语义分割之用PyTorch创建一个简单的U-Net 模型
在上一篇文章中,介绍了如何在不使用torchvision模块的情况下,创建卫星图像的多通道数据集。现在,我们将继续创建一个简单的深度学习模型,用于卫星图像的语义分割。1、介绍下图来自"卷积神经网络实现了从高分辨率无人机图像中高效、准确、精细地分割植物物种和群落"的论文,我们要创建的U-Net模型与其类似,其中我们有3个压缩块contractingblocks和3个上采样块(也叫扩展块)upsamp
gis收藏家
·
2023-12-26 07:28
Python数据处理
python
深度学习
pytorch
耦合
理想的过程是没有耦合,直通似的,这就是
FPGA
固件开发人员的模式。“是啊,电路连线中怎么耦合呢?”。他们会开放出一堆的寄存器供配置,不同的模式下有不同的配置。
ww4u
·
2023-12-26 05:12
AXI总线核心解读---基于官方文档
AXI总线何处使用AXIZYNQ异构芯片,内部总线使用的AXI总线纯
FPGA
的IP接口也要用高速接口,DDR(AXI、传统)等模块都有涉及到什么是AXI总线AXI的三种形式:AXI-FULL:高性能的存储器映射需求
Per_HR7
·
2023-12-25 23:48
fpga开发
【【IIC模块Verilog实现---用IIC协议从
FPGA
端读取E2PROM】】
IIC模块Verilog实现–用IIC协议从
FPGA
端读取E2PROM下面是design设计I2C_dri.vmoduleIIC_CONTROL#(parameterSLAVE_ADDR=7'b1010000
ZxsLoves
·
2023-12-25 17:05
Verilog学习系列
FPGA学习
fpga开发
单片机
嵌入式硬件
【
FPGA
】Verilog 实践:优先级编码器 | Priority encoder
0x00优先级编码器(Priorityencoder)"能将多个二进制输入压缩成更少数目输出的电路或算法的编码器"优先级编码器是一种编码器,它考虑了两个或更多输入位同时变为1但没有收到输入的情况。当输入进来时,优先级编码器会按照优先级顺序进行处理。通常,它按升序或降序排列输入的优先级,当没有输入时,它会向输出一个1,以区分零输入和零输出。在下面的真值表中,输入值的优先级顺序如下:优先级编码器012
柠檬叶子C
·
2023-12-25 17:52
fpga开发
趋动科技猎户座OrionX AI加速器资源池化软件——产品介绍
目前,云端AI算力主要由三类AI加速器来提供:GPU,
FPGA
和AIASIC芯片。这些加速器的优点是性能非常高,缺点是价格也非常高。今天由于缺乏高效经济的AI加速器虚拟化解决方案,绝大部分企业因无法构
virtaitech
·
2023-12-25 15:07
gpu
ai
人工智能
云服务器
FPGA
扫盲文
姓名:吕红霞;学号:20011210203;学院:通信工程学院转自https://mp.weixin.qq.com/s/8_na7HzTAryQE5SRxjfwOA【嵌牛导读】本文介绍了
FPGA
的发展历程
Sundae_ae0b
·
2023-12-25 10:58
探寻
FPGA
技术的广泛应用与未来前景
目录1.
FPGA
的基础2.
FPGA
的工作原理3.
FPGA
的优势3.1灵活性3.2快速开发周期3.3高性能4.
FPGA
的应用领域4.1通信系统4.2图像处理4.3嵌入式系统4.4科学研究5.
FPGA
的未来展望
若忘即安
·
2023-12-25 09:23
fpga开发
【
FPGA
】分享一些
FPGA
视频图像处理相关的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2023-12-25 08:33
FPGA
学习
图像处理
fpga开发
图像处理
【INTEL(ALTERA)】 quartus使用Compute Express Link(CXL) 设计示例的 R-Tile IP 的 CSR 相关问题
说明由于英特尔®Quartus®Prime专业版软件23.2及更高版本存在问题,面向ComputeExpressLink*(CXL*)Type2/3设计示例R-Tile英特尔®
FPGA
IP中的CSR访问数据宽度从
神仙约架
·
2023-12-25 08:03
INTEL(ALTERA)
FPGA
fpga开发
intel
altera
quartus
【INTEL(ALTERA)】 quartus使用Agilex7 R-Tile Compute Express Link PCI Express 驱动程序程序加载和 CSR 访问失败
说明由于英特尔®Quartus®Prime专业版软件23.3及更早版本存在问题,IntelAgilex®7R-TileComputeExpressLink*(CXL*)1.1/2.0
FPGA
IP中设备ID
神仙约架
·
2023-12-25 08:03
INTEL(ALTERA)
FPGA
fpga开发
intel
altera
quartus
【
FPGA
】分享一些
FPGA
协同MATLAB开发的书籍
在做
FPGA
工程师的这些年,买过好多书,也看过好多书,分享一下。后续会慢慢的补充书评。
神仙约架
·
2023-12-25 08:00
学习
FPGA
fpga开发
matlab
开发语言
基于
FPGA
的图像Robert变换实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览
fpga
的结果导入到matlab显示:2.算法运行软件版本vivado2019.2matlab2022a3
简简单单做算法
·
2023-12-25 07:30
Verilog算法开发
#
图像算法
fpga开发
matlab
开发语言
Robert变换
从功能测试到测试开发,薪资翻倍,我整理的全网最全
学习指南
!
在这个吃技术的IT行业来说,我刚入行的时候每天做的也是最基础的工作,但是随着时间的消磨,我产生了对自我和岗位价值和意义的困惑。一是感觉自己在浪费时间,另一个就是做了快2年的测试,感觉每天过得浑浑噩噩,薪资也从不见涨,岗位也一直得不到提升,我身边的许多同事要么升职加薪,要么跳槽去了更好的公司工作,特别觉得我自己碌碌无为。我开始思考怎么去改变现状。当时最简单的想法是挤出时间去学习各种测试技术和工具,提
软件测试凡哥
·
2023-12-25 03:02
python
压力测试
单元测试
手把手教你移植蜂鸟E203 hbridv2【集创芯来RISC-V杯】
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索和数字IC设计。CSDN个人博客链接:https://blog.csdn.net/qq_44447544?
雪天鱼
·
2023-12-25 01:52
vivado 输出延迟
当考虑应用板时,此延迟表示以下各项之间的相位差:1.数据从
FPGA
的输出封装引脚通过板传播到另一个设备,以及2.相对基准板时钟。
cckkppll
·
2023-12-24 23:44
fpga开发
vivado I/O延迟约束
因为AMDVivado™集成设计环境(IDE)只能在
FPGA
的边界内识别时序,必须使用以下方法用于指定存在于这些边界之外的延迟值的命令:•set_input_delay•set_output_delay
cckkppll
·
2023-12-24 23:14
fpga开发
龙芯杯个人赛串口——做一个 UART串口——RS-232
2.波特率时钟生成器Parameterized
FPGA
baudgenerator3.RS-232transmitter数据序列化完整代码:4.RS-232receiverOversa
码尔泰
·
2023-12-24 21:38
fpga开发
LabVIEW与PID在温度测控系统中的应用
系统的核心在于LabVIEW的
FPGA
模块,该模块允许开发者无需深入底层硬件描述语言(如VHDL或Verilog)即可配置
FPGA
,极大简化了硬件集成过程。在软件设计方面,LabV
LabVIEW开发
·
2023-12-24 20:28
LabVIEW开发案例
fpga开发
labview
LabVIEW开发
LabVIEW
LabVIEW编程
上一页
17
18
19
20
21
22
23
24
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他