E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习日记
FPGA
解码MIPI视频:Xilinx Artix7-35T低端
FPGA
,基于MIPI CSI-2 RX Subsystem架构实现,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的MIPI编解码方案本方案在XilinxArtix7-100T上解码MIPI视频的应用本方案在XilinxKintex7上解码MIPI视频的应用本方案在XilinxZynq7000上解码MIPI视频的应用本方案在XilinxZynqUltraScale上解码MIPI视频的应用纯VHDL代码解码ov5640-MIPI视频方案3、本MIPICSI2模块性能
9527华安
·
2024-02-02 10:43
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
音视频
MIPI
图像处理
CSI
FPGA
高端项目:Xilinx Zynq7020系列
FPGA
多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案我已有的
FPGA
视频拼接叠加融合方案本方案的XilinxKintex7系列
FPGA
9527华安
·
2024-02-02 10:42
FPGA视频拼接叠加融合
FPGA图像缩放
菜鸟FPGA图像处理专题
fpga开发
音视频
图像缩放
视频拼接
zynq7020
Xilinx
【优胜行动派️
学习日记
】
[打卡宝宝]:魏萍[打卡日期]:2019/08/03[学习内容]:每天知道点处理客户异议技巧[学习笔记]:像了解自己一样了解竞争对手所谓“知己知彼,百战不怠”。了解竞争对手是为了战胜对手。通过了解对手,我们会知道客户希望的价格走势,客户主要的市场地区分布,哪些是下一步要开发的市场,我们和对手的差距在哪里,我们比对手优秀点在哪里,简单地分析出客户的概况,再去深入市场,开发客户,这样很有条理。但所有的
键萍
·
2024-02-02 09:02
FPGA
中的fast corner和slow corner是什么?
作者:张大侠,文章来源:微信公众号在
FPGA
的时序分析页面,我们经常会看到MaxatSlowProcessCorner和MinatFastProcessCorner,具体是什么含义呢?
catshit322
·
2024-02-02 03:52
FPGA
硬件
RT1052和Spartan7
fpga开发
提高FlexSPI接口与
FPGA
接口通信速度方法
前言之前的项目中使用RT1052的FlexSPIX8接口与
FPGA
通信成功,但是100MHz的SCLK时钟频率,通信速度只达到了9MB/S左右,通信效率不高。
catshit322
·
2024-02-02 03:52
fpga开发
嵌入式硬件
自学
FPGA
要注意什么?
1.学习习惯问题
FPGA
学习要多练习,多仿真,signaltapII是很好的工具,可以看到每个信号的真实值,建议初学者一定要自己多动手,光看书是没用的。同时自制力也很重要,差的人容易半途而废。
宸极FPGA_IC
·
2024-02-02 02:46
fpga开发
fpga
硬件工程
嵌入式硬件
【Linux】环境基础开发工具的使用(一)
博主CSDN主页:卫卫卫的个人主页专栏分类:Linux的深度刨析代码仓库:卫卫周大胖的
学习日记
关注博主和博主一起学习!一起努力!
卫卫周大胖;
·
2024-02-02 01:13
Linux的深度刨析
linux
运维
服务器
PCD232A 3BHE022293R0101
FPGA
内部模块划分和数据...的标准操作系统框架,要求所有仪器模块带有配置信息(configurationinformation)和支持标准...ESPU
DCS17750010683
·
2024-02-02 00:19
fpga开发
自动化
机器人
模块测试
驱动开发
PFEA113-65 3BSE050092R65
PFEA113-653BSE050092R65PFEA113-653BSE050092R65PFEA113-653BSE050092R65说话人识别系统中VQ判决模块的
FPGA
实现...后,clr_tag
DCS17750010683
·
2024-02-02 00:19
fpga开发
机器人
自动化
模块测试
驱动开发
PU515A 3BSE032401R1
PU515A3BSE032401R1PU515A3BSE032401R1PU515A3BSE032401R1基于
FPGA
的视频采集与显示模块设计...。
DCS17750010683
·
2024-02-02 00:49
驱动开发
机器人
自动化
模块测试
e
FPGA
设计开源框架 FABulous 系列(二)Fabric建模语法解析
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索。关注公众号【集成电路设计教程】,拉你进“IC设计交流群”。
雪天鱼
·
2024-02-01 22:34
学习日记
高考在即当以何心境处之?1、任何的考试都只是人生的一个阶段而已,只是种子种下的收割而已。即使今天没有考上一个好大学不代表以后就没有好的发展,我们只管努力,“只问耕耘不问收获”只管把自己能够努力的事情做到最大话。明天就考试了,已经到了收获的季节,就坦然面对。我们父母的心很静很定,孩子得到的加持力量就越大,对孩子有很大的帮助。2、让孩子自己去学习做掌握自己人生的自由的灵魂。让孩子独立自主的去经历她自己
天边那朵彩霞
·
2024-02-01 21:40
2021-8—29学会这个方法,快速了解一本书的核心内容
学会这个方法,快速了解一本书的核心内容
学习日记
:核心问题:如何用王者速读法快速抓住一本书的核心内容解决方案:5分钟预览+5分钟快速翻阅+20分钟读重点内容学习实践:最近正在做听书稿点评老师、领读稿点评老师
一道成长书屋
·
2024-02-01 19:40
【江湖说️
学习日记
47 面向业绩】
【江湖说️
学习日记
47面向业绩】[打卡宝宝]:嘿黑~[打卡日期]:2018/12/28[累计坚持]:这是我坚持学习的第47天️[学习内容]:管理篇-面向业绩[学习笔记]:2001年的911,航空业遭遇黑天鹅式危机
栗小蒙
·
2024-02-01 14:30
Verilog双边沿采样触发器 HDLBitDualedge
见此博文
FPGA
中如何实现
闲庭信步sss
·
2024-02-01 10:51
数字ic
HDLBit练习
verilog
【AG32VF407】国产MCU+
FPGA
,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!
视频讲解[AG32VF407]国产MCU+
FPGA
,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!
LitchiCheng
·
2024-02-01 10:51
fpga
fpga开发
单片机
嵌入式硬件
Verilog实现上升、下降沿检测
FPGA
Verilog实现上升、下降沿检测源文件`timescale1ns/1psmoduletop(inputclk,//时钟信号inputrst_n,//复位信号,低电平有效inputsignal//待检测信号);wireposedge_get;//检测到上升沿标志wirenegedge_get;//检测到下降沿标志regsignal_buff_1;//输入数据缓冲1regsignal_buff_2;
四臂西瓜
·
2024-02-01 10:19
FPGA
fpga开发
verilog
上升沿
下降沿
【AG32VF407】国产MCU+
FPGA
Verilog双边沿检测输出方波
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog双边沿检测输出方波实验过程本次使用使用AG32VF407开发板中的
FPGA
,使用双clk的双边沿进行检测,同步输出方波同时可以根据输出的方波检测
LitchiCheng
·
2024-02-01 10:18
fpga
fpga开发
单片机
嵌入式硬件
FPGA
高端项目:Xilinx Artix7系列
FPGA
多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案我已有的
FPGA
视频拼接叠加融合方案本方案的XilinxKintex7系列
FPGA
9527华安
·
2024-02-01 10:58
FPGA图像缩放
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
图像缩放
Xilinx
Artix7
相片修复框架-G
FPGA
N
一G
FPGA
N介绍G
FPGA
N是一个由腾讯ARC团队开发的用于人脸图像生成和优化的GAN模型。
qyhua
·
2024-02-01 10:58
人工智能
计算机视觉
【 USRP 相控阵】X波段相控阵开发平台用户指南
FMCA-EBZAD9081MxFEEvaluationBoard,https://www.analog.com/eval-ad9081AD9081的全功能评估板使用ACE软件进行控制的PC软件HMC7044的板载时钟用于管理套件和
FPGA
东枫科技
·
2024-02-01 09:51
USRP
指南
fpga开发
FPGA
OFDM
SDR
USRP
基于
fpga
的数字时钟开发
1、题目要求2、程序代码moduleclock(inputclk,//时钟inputrst,//复位键inputwiremonth_adj,inputwireday_adj,input[0:4]key,//按键输入input[0:0]qiehuan,output[0:7]seg_cs,//数码管位选output[0:7]seg_data0,//前四个数码管output[0:7]led,output
卡莫西夫的忧伤
·
2024-02-01 09:45
fpga开发
【C++】类和对象(一)
博主CSDN主页:卫卫卫的个人主页专栏分类:高质量C++学习代码仓库:卫卫周大胖的
学习日记
关注博主和博主一起学习!一起努力!
卫卫周大胖;
·
2024-02-01 05:46
高质量C++的学习
c++
开发语言
【C++】类和对象之构造函数、析构函数、拷贝构造函数(二)
博主CSDN主页:卫卫卫的个人主页专栏分类:高质量C++学习代码仓库:卫卫周大胖的
学习日记
关注博主和博主一起学习!一起努力!
卫卫周大胖;
·
2024-02-01 05:14
高质量C++的学习
c++
开发语言
2020-R18-区块链技术与应用
日,中本聪发布了比特币系统并挖掘出了第一个区块即创世区块;2010年5月22日,第一笔线下交易,1万个比特币买了一个价值25美元的披萨,单价为0.25美分;2、挖矿芯片经历了四个阶段,CPU、GPU、
FPGA
12_德德
·
2024-02-01 05:29
【INTEL(ALTERA)】错误:*.onchip_flash_0:UFM 扇区不支持“隐藏”模式。请更新访问模式设置
说明由于英特尔®Quartus®PrimeStandardEdition软件版本22.1存在一个问题,当您针对10
FPGA
Compact变体英特尔®MAX®在片上闪存英特尔®
FPGA
IP中选择单压缩映像配置模式时
神仙约架
·
2024-02-01 02:59
INTEL(ALTERA)
FPGA
fpga开发
onchip_flash_0
【INTEL(ALTERA)】为什么Nios® V 应用程序项目构建失败,并且观察到“找不到 -lstdc++”消息?
GCCv10.1.0-1.1工具链(WindowsBuild)中缺少多libarch/abi-to-directory映射,在Windows中使用命令“make-C”在Windows中构建Nios®V/m处理器英特尔
FPGA
IP
神仙约架
·
2024-02-01 02:28
fpga开发
Nios
NiosV
lstdc
c++
C语言
学习日记
——函数
目录学习目标:学习内容:2.1有参函数定义的一般形式2.2形式参数和实际参数2.3函数的返回值2.4函数的调用学习产出:3.1、用冒泡或者插入法实现对字符串排序2、用函数实现打印指定范围内所有的素数3、编写函数实现求最大公约数gcd和最小公倍数lcm学习总结:学习目标:理解和掌握函数的概念与使用。函数是程序中完成特定任务的代码块,它可以接收输入参数并返回结果。通过函数的使用,提高代码的复用性、模块
LanUU123
·
2024-01-31 23:11
学习
c语言
C语言
学习日记
——以数组为参数的函数调用
学习目标:对于以数组为参数的函数调用,今天的学习目标是理解函数的递归调用和嵌套调用。理解栈的概念,掌握一维数组,二维数组,字符数组为参数的函数调用并完成二维字符数组的相关练习。学习内容:2.1传参的顺序和方式传参的顺序:自右向左传参时要避免出现一下情况k=intcmp(i++,i);对于不同的编译器其结果可能不同,2.2栈栈储存返回地址,局部变量,形参。其中储存的元素执行先进后出原则。栈的主要作用
LanUU123
·
2024-01-31 23:11
学习日记
c语言
学习
c语言
C语言
学习日记
——循环控制
目录前言:1goto语句:1.1一般形式1.2使用goto语句和if语句构成的循环结构求1到100的整数和:1.3逻辑流程图:2while语句:2.1一般形式:2.2使用while循环结构求1到100的整数和:2.3逻辑流程图:3dowhile语句:3.1一般形式3.2使用dowhile循环结构求1到100的整数和:3.3逻辑流程图:4while语句和dowhile语句的比较:5for语句:5.1
LanUU123
·
2024-01-31 23:40
c语言
学习日记
学习
c语言
C语言
学习日记
——字符数组与二维数组
文章目录目录前言1.1.字符数组的定义1.2字符数组的初始化1.2.1逐个字符赋给数组中各元素1.2.2省略数组长度1.2.3最常用的初始化方式1.3字符串和字符串结束标志1.4字符数组的输入输出1.5字符串处理函数1.5.1strlen函数(数组长度)1.5.2strcpy函数(复制)1.5.3strcat函数(拼接)1.5.4strcmp函数(比较)1.6字符数组应用举例二、二维数组2.1二维
LanUU123
·
2024-01-31 23:40
c语言
学习日记
学习
c语言
C语言
学习日记
—— 一维数组的定义和引用
文章目录目录文章目录前言一、一维数组的定义和引用1.1一维数组的定义1.2一维数组元素的引用1.3一维数组的初始化二、一维数组的应用举例2.1.求数组元素和2.2.求数组元素极大值和次大值2.3.斐波那契数列2.4.逆序输出2.5.选择排序2.6.冒泡排序2.7.插入排序2.8.二分查找总结前言C语言提供除了基本类型(整型、字符型、实型)以外的构造类型数据,它们有数组类型、结构体类型和共用体类型。
LanUU123
·
2024-01-31 23:10
c语言
学习日记
学习
c语言
C语言
学习日记
——选择结构程序设计
目录5.1关系运算符和关系表达式5.1.1关系运算符及其优先次序5.1.2关系表达式5.2逻辑运算符和逻辑表达式5.3if语句5.4switch语句选择结构,它是3种基本结构之一。在大多数程序中都会包含选择结构。它的作用是,根据所指定的条件是否满足,决定从给定的两组操作选择其一。5.1关系运算符和关系表达式5.1.1关系运算符及其优先次序C语言提供6种关系运算符:①;④>=;⑤==;⑥!=;关于优
LanUU123
·
2024-01-31 23:08
c语言
学习日记
c语言
学习
解决github慢的问题
githubproxy代理加速gitclone.comgithub镜像或加速网站例如:gitclonehttps://ghproxy.com/https://github.com/TencentARC/G
FPGA
N.git
ImSEten
·
2024-01-31 22:46
git
github
2021-11-09
学习日记
1.Bugku刷题贝斯手先用Ziperello把flag.zip的密码爆破出来。1-1密码1992,就是文件中提示的古力娜扎的出生年份。使用Stegsolve查看了一下图片也没找到什么信息。唯一的信息就是flag.txt文件,以及此压缩包是用MAC系统压缩的。1-2感觉这像是base64编码的,看前边的提示。5+58可以联想到md5和base58,但是后边的串应该是要处理一下才能解密。看了wp,后
狐萝卜CarroT
·
2024-01-31 22:02
Xilinx FIFO Generator 需要注意BRAMs的资源消耗
XilinxFIFOGenerator需要注意ActualDepthXilinxFIFOGenerator需注意非对称位宽XilinxFIFOGenerator需要注意BRAMs的资源消耗事出有因原以为选用了一个BRAM资源为16M的
FPGA
ShareWow丶
·
2024-01-31 19:14
FPGA设计从硬件到软件
Xilinx
FIFO
BRAM
FPGA
存储块,有没有使能Primitives output Register作用
在
FPGA
中,ROM,RAM存储块在IP核配置中都有一个配置选项:PrimitivesoutputRegister,比如下图的romIP核配置界面接下来以RAM读写为例,我这里RAM的第一个数值为1,我们观察第一个数值的位置即可看出这个
ChipChatter
·
2024-01-31 19:13
FPGA
fpga开发
存储块
IP核
学习日记
第103天——学习条件,不要追求完美,干就是了
去年,我考过了高级经济师。由于是第一年开考,所以,复习之初,没有教材,没有资料,也没有课程。后来,慢慢地,有了点课程,但是也是很少,而且更新地也是超级慢。没办法,第一年嘛,讲师还没有呢,大家都是摸着石头过河,啥也不知道。那又怎么样呢?没教材,没课程,就不学了吗?大家只关心的是你最后考过没考过,谁又会在意你备考过程中怎样怎样呢?经常就遇到这样的同学:考试没有考好,各种理由就来了,给我讲课的这个老师不
逸瑞同学
·
2024-01-31 18:30
电子信息找工作选
fpga
还是嵌入式?
电子信息找工作选
fpga
还是嵌入式?
枪哥玩转嵌入式
·
2024-01-31 17:24
51单片机
智能小车
嵌入式
单片机
51单片机
我的新媒体
学习日记
转眼快2个月过去了,我的新媒体学习之路也刚刚结束了一个节点,开启了另一个重要的旅程。我是一个叛逆期来的比较晚的人,经历了人生的起起落落落落落,放弃了自己熟悉的行业,转入了新媒体,开启了英雄之旅的考验阶段。image职场总是磨灭人的斗志和毅力,很多线上的学习培训也很轻松,但我学习的课程却像上学一样,紧张、有压力。前一段时间,学习了新媒体的全局,知识点密集且又令人惊喜,让人惊喜的是原来新媒体看着门槛不
漫生杂谈
·
2024-01-31 16:24
【项目日记(六)】第二层: 中心缓存的具体实现(下)
博主CSDN主页:杭电码农-NEO ⏩专栏分类:项目日记-高并发内存池⏪ 代码仓库:NEO的
学习日记
关注我带你做项目 开发环境:VisualStudio2022项目日记1.前言2.中心缓存回收/还回内存的细节
杭电码农-NEO
·
2024-01-31 15:48
项目日记--高并发内存池
项目日记
内存池
c++
ZYNQ系列PL配置加载流程
一,
FPGA
配置引脚说明1,配置相关电源如果VCCO0连接至2.5V或3.3V,CFGBVS连接至VCCO0。如果VCCO0连接至1.5V或1.8V,CFGBVS连接至GND。
寒听雪落
·
2024-01-31 14:10
fpga开发
【Xilinx】开发环境(二)- Petalinux环境安装
此系列博客,仅对Xilinx平台PS端(ARM部分)开发做介绍,不对PL(
FPGA
)做过多介绍。
有意思科技
·
2024-01-31 14:37
Xilinx开发
ARM
嵌入式开发
arm
c语言
linux
OpenMIPS用verilog实现
最近在研究
FPGA
的开发,于是需要用到Verilog。但是手头上只有一台M1芯片的Mac
闻林禹
·
2024-01-31 13:24
cpu
verilog
Android
学习日记
----jetpack---androidx.dataBinding
Databinding概述:数据绑定库是一种支持库,借助该库,您可以使用声明性格式(而非程序化地)将布局中的界面组件绑定到应用中的数据源。布局通常是使用调用界面框架方法的代码在Activity中定义的。例如,以下代码调用findViewById()来查找TextView微件并将其绑定到viewModel变量的userName属性:findViewById(R.id.sample_text).app
太阳冰心
·
2024-01-31 10:33
【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-Verilog-低功耗-STA-设计-验证-
FPGA
-架构-AMBA-书籍-
数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(Verilog)3.3linux操作系统3.4C语言3.5微机原理3.6汇编语言3.7计算机组成原理3.8计算机体系架构3.9STA静态时序分析3.10SystemVerilog3.11UVM3.12SVA3.
程序员负总裁
·
2024-01-31 10:05
学习
安全
fpga开发
「线上分享」采用Zynq系列
FPGA
实现NDI AV over IP 应用
IP为AVoverIP带来更多可扩展切换的可能,打破传输距离的障碍,提高了输入与输出设备的数量,超越了本地化的视频标准,与数据和通信的融合更密切。长沙千视希望采用AVoverIP为自身的NDI技术赋能,实现更好的场景部署。NDI的特点是需要软件的协议和处理,通过Zynq在逻辑端实现NDI的编解码算法,在ARM端跑NDI的SDK以及网络的收发。这样的一种分工协同就实现了技术的最大化利用。被称为“Sp
LiveVideoStack_
·
2024-01-31 08:26
fpga开发
tcp/ip
网络协议
网络
【
FPGA
原型验证】附录基础知识:
FPGA
/CPLD基本结构与实现原理
聚焦XilinxISE介绍Xilinx公司及其产品的基本情况,并在此基础上描述了CPLD和
FPGA
的内部结构及基本原理。
Hcoco_me
·
2024-01-31 07:52
原型验证
fpga开发
GPU
深度学习
STM32与
FPGA
实现以太网功能--web、UDP、tcp测试
web网管程序在ETH工程已经做好并验证完成了,现在STM32+
FPGA
实现ping功能,那么web功能应该一样能实现问题1:浏览器输入192.168.1.30,能出现登入界面,但是输入密码点击没反应,
weixin_41719055
·
2024-01-31 07:22
fpga开发
stm32
嵌入式硬件
[AG32VF407]国产MCU+
FPGA
Verilog编写控制2路gpio输出不同频率方波实验
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog编写控制2路gpio输出不同频率方波实验实验过程根据原理图,选择两个pin脚作为输出修改VE文件,clk选择PIN_OSC,使用内部晶振8Mhz
LitchiCheng
·
2024-01-31 07:51
fpga
fpga开发
单片机
嵌入式硬件
上一页
5
6
7
8
9
10
11
12
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他