E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA无线通信
433M无线收发模块详解
无线通信
技术在现代社会中扮演着至关重要的角色,它让我们能够实现便捷的远程控制、智能家居、自动化以及各种物联网应用。
无线通信
技术包括WiFi、蓝牙、NFC、Zigbee、5G等等。
·
2025-01-19 23:37
Xilinx
FPGA
全局时钟和第二全局时钟资源的使用方法
“全局时钟和第二全局时钟资源”是
FPGA
同步设计的一个重要概念。合理利用该资源可以改善设计的综合和实现效果;如果使用不当,不但会影响设计的工作频率和稳定性等,甚至会导致设计的综合、实现过程出错。
yundanfengqing_nuc
·
2025-01-19 22:15
FPGA
FPGA
-全局时钟缓冲IBUFG BUFG IBUFGDS ODDR2
学习内容全局时钟缓冲,输入缓冲,输出缓冲开发环境xilinxspartan6、ISE14.7、modelsim10.5写在前面的话当你用ISE14.7时可能会出现如下的报错Thisdesigncontainsaglobalbufferinstance,,drivingthenet,,thatisdrivingthefollowing(first30)non-clockloadpins.Thisde
kelinnn
·
2025-01-19 22:15
FPGA
fpga
嵌入式
buffer
ZYNQ&
FPGA
时钟IP核(MMCM PLL)实验
时钟资源简介:7系列的
FPGA
使用了专用的全局(Global)和区域(Regional)时钟资源来管理和设计不同的时钟需求。
Nadukab
·
2025-01-19 21:08
fpga
verilog
嵌入式
FPGA
时钟树缓存布局布线
时钟树缓存布局布线在以下阶段,Vivado布局器确定MMCM/PLL,全局时钟缓存和时钟根的位置,同时遵守物理XDC约束:1.I/O和时钟布局布局器根据连接规则和用户约束布局I/O缓存和MMCM/PLL。布局器将时钟缓存分配给时钟区域,但不分配给单个site位置,除非使用LOC属性进行约束。只有仅驱动非时钟负载的时钟缓存可以基于它们的驱动器和负载的布局移动到该流程中稍后的不同时钟区域。在此阶段的任
cckkppll
·
2025-01-19 21:06
fpga开发
FPGA
时钟域处理
FPGA
时钟域处理文章目录
FPGA
时钟域处理前言一、时钟域的管理1时钟资源二、跨时钟域设计1.1单bit信号跨时钟域1.1.1慢到快1.1.2快到慢1.1.3慢到快1.2多bit(这里指简单的多个控制信号
cycf
·
2025-01-19 21:05
fpga开发
什么是
FPGA
开发?
FPGA
(Field-ProgrammableGateArray),即现场可编程门阵列,是一种通过编程方式实现特定功能的集成电路。
博览鸿蒙
·
2025-01-19 07:09
FPGA
fpga开发
物联网工业级网关解决方案 工业4G路由器助力智慧生活
随着科技的飞速发展,
无线通信
技术正逐步改变我们的工作与生活。在这个智能互联的时代,一款高性能、稳定可靠的工业4G路由器成为了众多行业不可或缺的装备。
博晶网络
·
2025-01-18 09:20
工业4G路由器模块
4G转WiFi
物联网网关方案
工业4G路由器模块
工业4G路由器
工业级网关
物联网
智能路由器
基于单片机的医院输液监测系统
该系统基于单片机技术,引入红外对管、传感器、
无线通信
设备和技术对传统静脉输液设备进行了改进,提高了病患对药物的吸收率、减轻了医护人员的劳动负担、减少了静脉输液期间医疗事故发生几率。
电气_空空
·
2025-01-18 03:03
单片机
毕业设计
单片机
嵌入式硬件
毕业设计
毕设
FPGA
Verilog 阻塞赋值和非阻塞赋值
阻塞赋值和非阻塞赋值的区别阻塞赋值阻塞赋值(=)必须是阻塞赋值完成后,才进行下一条语句的执行;赋值一旦完成,等号左边的变量值立即变化。串行,立即生效。如b=a;赋值语句执行完后,块才结束。b的值在赋值语句执行完后立刻就改变的。可能会产生意想不到的结果。非阻塞赋值非阻塞赋值(<=),在赋值开始时计算表达式右边的值,在本次仿真周期结束时才更新被赋值变量,即赋值不是立即生效的;非阻塞赋值允许块中其他语句
杭州秃头程序猿
·
2025-01-18 02:57
fpga开发
嵌入式硬件
单片机实物成品-012 酒精监测
项目介绍本项目以软硬件结合的方式,选择C语言作为程序硬件编码语言,以STM32单片机作为核心控制板,在数据传输节点上连接酒精传感器对酒精浓度进行实时检测,且对高浓度酒精采取强制干预和紧急预警,并将数据通过蓝牙
无线通信
技术传输至上位机
学个单片机
·
2025-01-18 02:55
单片机实物成品
单片机
嵌入式硬件
课程设计
简单组合逻辑
对于一个具有2^n个输入和一个输出的多路选择器,有n个选择变量,多路选择器也是
FPGA
内部的一个基本资源,主要用于内部信号的选通。简单的多路选择器还可以通过级联生成更大的多路选择器。
一条九漏鱼
·
2025-01-18 02:24
verilog开发实战指南
fpga开发
基于单片机的分布式智能输液系统设计
该系统通过单片机作为核心控制单元,结合传感器技术、
无线通信
技术和人机交互界面,实现输液数据的采集、处
01单片机设计
·
2025-01-18 01:47
单片机
单片机
嵌入式硬件
ARM、DSP和
FPGA
技术浅析
摘要:本文简要的介绍了ARM、DSP和
FPGA
的区别和发展趋势。
mosquito88881
·
2025-01-17 12:52
嵌入式
ARMDSP和FPGA技术浅析
FPGA
工程师要有哪些思维习惯?
芯片工程师(包括
FPGA
工程师)仅仅拥有知识基础和工作技能是不够的。思维方式同样至关重要。正如柏拉图所说,“思维是灵魂的自我谈话”。在
FPGA
行业,良好的思维习惯对工程师来说尤为重要。
博览鸿蒙
·
2025-01-17 04:43
FPGA
fpga开发
零中频接收机探讨
随着信息技术的发展,数字及模拟对信号带宽要求越来越高,传统超外差结构复杂,成本高昂,且带宽增加对带内平坦度带来巨大挑战,大规模数字
FPGA
的发展,使得采用零中频技术可实现大带宽信号处理,降低硬件成本。
xfaxisss
·
2025-01-16 21:42
技术分享
硬件架构
配电系统中DTU与FTU的区别
可以将串口数据转换为IP数据或将IP数据转换为串口数据,并通过
无线通信
网络(如GPRS、3G、4G、NB-IoT等)进行传送。支持自动心跳、保持永久在线,提
贾贾乾杯
·
2025-01-16 18:45
网络
信息与通信
自动化
能源
制造
智能硬件
经验分享
433M无线收发模块详解
无线通信
技术在现代社会中扮演着至关重要的角色,它让我们能够实现便捷的远程控制、智能家居、自动化以及各种物联网应用。
无线通信
技术包括WiFi、蓝牙、NFC、Zigbee、5G等等。
·
2025-01-16 15:43
(179)时序收敛--->(29)时序收敛二九
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛二九(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-16 07:32
FPGA系统设计(内训)
fpga开发
时序收敛
(180)时序收敛--->(30)时序收敛三十
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛三十(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(158)时序收敛--->(08)时序收敛八
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛八(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(159)时序收敛--->(09)时序收敛九
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛九(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(160)时序收敛--->(10)时序收敛十
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛十(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
时序收敛
(153)时序收敛--->(03)时序收敛三
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛三(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、
FPGA系统设计指南针
·
2024-09-16 07:01
FPGA系统设计(内训)
fpga开发
时序收敛
(121)DAC接口--->(006)基于
FPGA
实现DAC8811接口
1目录(a)
FPGA
简介(b)IC简介(c)Verilog简介(d)基于
FPGA
实现DAC8811接口(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL
FPGA系统设计指南针
·
2024-09-16 07:01
FPGA接口开发(项目实战)
fpga开发
FPGA
IC
FPGA
复位专题---(3)上电复位?
1目录(a)
FPGA
简介(b)Verilog简介(c)复位简介(d)上电复位?
FPGA系统设计指南针
·
2024-09-16 07:31
FPGA系统设计(内训)
fpga开发
(182)时序收敛--->(32)时序收敛三二
1目录(a)
FPGA
简介(b)Verilog简介(c)时钟简介(d)时序收敛三二(e)结束1
FPGA
简介(a)
FPGA
(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)
FPGA系统设计指南针
·
2024-09-16 07:29
FPGA系统设计(内训)
fpga开发
时序收敛
使用
FPGA
接收MIPI CSI RX信号并进行去抖动、RGB转YUV处理:FX3014 USB3.0 UVC传输与帧率控制源代码,
FPGA
实现MIPI CSI RX接收,去Debayer, RGB转
fpga
mipicsirx接收去debayer,rgb转yuv,fx3014usb3.0uvc传输与帧率控制源代码,具体架构看图,除dphy物理层外,mipi均为源码sensorimx219mipi源码
kVfINoSzdrt
·
2024-09-15 19:31
fpga开发
程序人生
MATLAB在
无线通信
系统测试和验证中的应用
在
无线通信
系统的开发过程中,测试和验证是确保系统性能满足设计要求的关键步骤。MATLAB提供了一系列的工具和功能,这些工具在
无线通信
系统的测试和验证中发挥着重要作用。
2401_85812053
·
2024-09-15 19:59
matlab
开发语言
FPGA
_mipi
1mipi接口mipi(移动行业处理器接口,是为高速数据传输量身定做的,旨在解决日益增长的高清图像(视频)传输的高带宽要求与传统接口低速率之间的矛盾。采用差分信号传输,在设计时需要按照差分设计的一般规则进行严格的设计。mipi协议提出之际,主要有2个应用,csi(摄像头串行接口),旨在为高清摄像头和应用处理器之间提供一个高速串行接口,和dsi(显示串行接口),旨在为应用处理器和显示设备之间提供一个
哈呀_fpga
·
2024-09-15 19:58
fpga开发
逻辑
高速接口
系统架构
高速传输
Xilinx 7系列
FPGA
架构之器件配置(二)
引言:本文我们介绍下7系列
FPGA
的配置接口,在进行硬件电路图设计时,这也是我们非常关心的内容,本文主要介绍配置模式的选择、配置管脚定义以及如何选择CFGBVS管脚电压及Bank14/15电压。
FPGA技术实战
·
2024-09-15 15:31
FPGA器件架构
Xinx
FPGA硬件设计
fpga开发
Xilinx 7系列
FPGA
架构之器件配置(一)
引言:本系列博文描述7系列
FPGA
配置的技术参考。作为开篇,简要概述了7系列
FPGA
的配置方法和功能。随后的博文将对每种配置方法和功能进行更详细的描述。
FPGA技术实战
·
2024-09-15 15:01
FPGA器件架构
Xinx
FPGA硬件设计
fpga开发
FPGA
器件在线配置方法概述
目录1.配置电路结构和原理2.ICR控制电路软件3.几种常见的
FPGA
在线配置方法3.1动态部分重配置(PartialReconfiguration,PR)3.2在系统编程(In-SystemProgramming
fpga和matlab
·
2024-09-15 14:29
FPGA
其他
fpga开发
FPGA
在线配置
我与新媒体
广义:新媒体可以看作在各种数字技术和网络技术支持下,以互联网、宽带局域网和
无线通信
网等为渠道,利用计算机、手机和数字电视等各种网络终端,向用户提供信息和娱乐服务的
小富yyd
·
2024-09-15 13:06
quartus频率计 时钟设置_
FPGA
021 基于QuartusⅡ数字频率计的设计与仿真
摘要随着科技电子领域的发展,可编程逻辑器件,例如CPLD和
FPGA
的在设计中得到了广泛的应用和普及,
FPGA
/CPLD的发展使数字设计更加的灵活。
weixin_39876739
·
2024-09-15 11:28
quartus频率计
时钟设置
quartus pin 分配(三)
已打开Quartus软件,导入设计,写好约束下一步,在Quartus软件的菜单栏打开Assignments中的二级菜单PinPlanner打开改界面即可看到选中的
fpga
型号,管脚图,封装类型等信息。
落雨无风
·
2024-09-15 11:57
IC设计
fpga
fpga开发
FPGA
随记——赛灵思OOC功能
在这里,我们简要介绍一下Vivado的OOC(Out-of-Context)综合的概念。对于顶层设计,Vivado使用自顶向下的全局(Global)综合方式,将顶层之下的所有逻辑模块都进行综合,但是设置为OOC方式的模块除外,它们独立于顶层设计而单独综合。通常,在整个设计周期中,顶层设计会被多次修改并综合。但有些子模块在创建完毕之后不会因为顶层设计的修改而被修改,如IP,它们被设置为OOC综合方式
一口一口吃成大V
·
2024-09-15 05:18
FPGA随记
fpga开发
如何设计实现完成一个
FPGA
项目
设计并完成一个
FPGA
项目是一个复杂但非常有价值的工程任务。以下是一个详细的步骤指南,帮助你从零开始完成一个
FPGA
项目。1.项目定义与需求分析确定项目目标:明确项目要实现的功能和性能指标。
芯作者
·
2024-09-15 02:53
D1:verilog设计
D1:VHDL设计
fpga开发
【
无线通信
】误差矢量幅度(EVM)
误差矢量幅度(ErrorVectorMagnitude,EVM)是一种用来评估数字通信系统中调制质量的重要指标。EVM衡量的是理想信号与实际接收信号之间的差异,通常用来评估调制质量、信号完整性和接收机性能。EVM的定义在一个数字通信系统中,理想情况下接收到的信号应该精确地落在特定的理想星座点上(比如QAM或PSK星座图)。然而,由于各种现实因素,如噪声、失真、非线性效应和相位误差,接收到的信号可能
守月满空山雪照窗
·
2024-09-14 18:54
无线通信
无线通信
一文看懂物联网通信技术
无线通信
传输是实现万物互联的重要环节,其在传输速度及成本方面具有显著优势。今天我们将一起聊聊物联网
无线通信
的几种常见类型,了解其优势及应用。你好!
SEEKSEE AIoT
·
2024-09-14 17:52
物联网
4G物联网智能电表是什么?什么叫4G物联网智能电表?
4G物联网智能电表是一种结合了4G
无线通信
技术的新型电能计量设备,用于实时采集和传输用户的用电数据。
HZZD_HZZD
·
2024-09-14 16:17
物联网
人工智能
服务器
数据分析
大数据
数据库
零配置初始化流程就一直过不去_ZYNQ UltraScale+ MPSoc
FPGA
自学笔记-启动加载配置...
前言听说最近秋天的第一杯奶茶挺火的,我得赶紧奋发图强写点东西,好赚点赏钱给妹子买奶茶,各位大佬出手大方点,我怕秋天过去了妹子还没喝上奶茶!言归正传,ZYNQUltraScale+MPSoc的配置过程还是挺复杂的,决定写一篇文章来讲一讲,当然我也是初学,如有错讹请轻轻打左脸。一、配置过程Zynq®UltraScale+™MPSoC同时有PS端和PL端,PS又有两种不同的多核处理器可以运行底层代码或者
weixin_40009026
·
2024-09-14 08:52
零配置初始化流程就一直过不去
FPGA
编程指南: CSU DMA传输
1.将安全流开关配置设置为从DMA源接收,即设置csu.csu_sss_cfg[pcap_sss]为0x5。2.配置并设置CSU_DMA以建立通道和传输,具体编程方法可参考CSUDMA编程部分。-通道类型为DMA_SRC。-设置源地址为位流的地址。-设置大小为以字表示的位流大小。3.等待CSUDMA操作完成,确保源频道的传输已完成。4.清除CSU_DMA中断并确认传输完成,这需要设置csudma.
行者..................
·
2024-09-14 07:18
fpga开发
FPGA
AI学习笔记:pdf-document-layout-analysis
由于一直在从事
无线通信
相关的工作,所以,拿到一份很长的AI可能与通信在哪些方面,能够结合的pdf文档。所以,打算从这份文档开始入手。
hillstream3
·
2024-09-14 01:07
人工智能
学习
笔记
pdf
AI编程
nlp
FPGA
案例小程序
FPGA
(Field-ProgrammableGateArray,现场可编程门阵列)的应用广泛,因此存在许多不同领域的案例小程序。
BABA8891
·
2024-09-13 19:34
fpga开发
小程序
电源管理芯片4644关键指标及测试方法
工程师可以快速设计出满足
FPGA
、ASIC和微处理器等多种电压和负载电流要求驱动,ASP4644模块稳压器包括DC/DC控制器、电源开关、电感器和补偿组件,采用BGA封装。
国科安芯
·
2024-09-13 19:03
产品
fpga开发
嵌入式硬件
硬件工程
FPGA
(Field-Programmable Gate Array,现场可编程门阵列)开发入门
FPGA
(Field-ProgrammableGateArray,现场可编程门阵列)开发入门是一个系统且深入的过程,涉及到硬件设计、编程语言、开发工具等多个方面。
MAMA6681
·
2024-09-13 03:16
fpga开发
FPGA
编程基础, 赋值操作符, 运算符使用, 条件表达式, 信号操作方法
1.**赋值符号**:-**"="**:阻塞赋值,即在`always`模块中该语句会被立即执行。-**""**:大于,如果A>B则结果为TRUE,否则为FALSE。-**">="**:大于等于,如果A>=B则结果为TRUE,否则为FALSE。-**"=="**:等于,如果A==B则结果为TRUE,否则为FALSE。-**"!="**:不等于,如果A!=B则结果为TRUE,否则为FALSE。4.**
行者..................
·
2024-09-13 02:10
fpga开发
深入了解Android蓝牙Bluetooth【基础+进阶】
能够有效地简化掌上电脑、笔记本电脑和移动电话手机等移动通信终端设备之间的通信,也能够成功地简化以上这些设备与因特网Internet之间的通信,从而使这些现代通信设备与因特网之间的数据传输变得更加迅速高效,为[
无线通信
拓宽道路
愿天堂没有996
·
2024-09-12 22:10
android
Android开发
Bluetooth
zobovision随谈H.265/HEVC编码
FPGA
实现(一)
zobovision随谈H.265/HEVC编码
FPGA
实现(一)H.265/HEVC出来已有10年,但市场应用难言巅峰,正如古董级的H.264现在仍然大行其道,H.265的全面应用仍有待市场发酵,至少在硬件产品端应用
zobovision
·
2024-09-12 10:00
视频图像编解码FPGA
IP
fpga开发
视频编解码
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他