E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA铁杵磨针
FPGA
和eeprom通信
并尝试补充eeprom一端的代码,并不完美,主要是一eeprom完全按照scl上升沿或下降沿采取动作(写数据或读数据),很难在scl低电平中间点使sda线发生变化(似乎不太符合iic协议要求),二另外在
FPGA
数 学 王 子
·
2025-07-23 02:57
fpga开发
解读一个大学专业——信号与图像处理
技术栈MATLAB/Python+OpenCV/PyTorch+DSP/
FPGA
+GPU(CUDA)第五届先进算法与信号、图像处理国际学术会议(AASIP2025)
·
2025-07-22 12:57
RTL8211FSI PHY电路设计
文章目录硬件设计引脚功能框图说明PHYADDRPageLED模式自动协商/速度/全半双工模式SoftReset上电顺序原理图设计参考软件控制(
FPGA
)硬件调试硬件设计引脚 笔者前代数字采集板采用的PHY
今朝无言
·
2025-07-22 09:02
Ethernet
原理图&PCB
fpga开发
嵌入式硬件
XC7A75T‑2FGG484I Xilinx Artix‑7
FPGA
AMD
XC7A75T‑2FGG484I属于Xilinx28 nmArtix‑7
FPGA
内部包含约75,000个查找表(LUT)及相应触发器,对应数十万级组合逻辑和状态存储;它还集成了4.9 Mb的分布式BlockRAM
·
2025-07-22 01:36
FPGA
自学——整体设计思路
FPGA
自学——整体设计思路1.设计定义写一套硬件描述语言,能够在指定的硬件平台上实现响应的功能根据想要实现的功能进行设定(如:让LED一秒闪烁一次)2.设计输入方法:编写逻辑:使用verilog代码描述逻辑画逻辑图使用
Sunrise黎
·
2025-07-21 19:27
fpga自学
fpga
学习
ADC(Analog-to-Digital Converter,模数转换器)是什么?
是电子系统中一种至关重要的硬件电路或集成模块,它的核心功能是将连续的模拟信号(如电压、电流、温度、压力、声音等物理量转换成的电信号)转换为离散的数字信号(由0和1组成的二进制代码),以便数字系统(如微控制器MCU、处理器CPU、
FPGA
Yashar Qian
·
2025-07-21 15:31
嵌入式
ADC
mcu
嵌入式硬件
多通路
fpga
通信_
FPGA
高速接口PCIe详解
在高速互连领域中,使用高速差分总线替代并行总线是大势所趋。与单端并行信号(PCI总线)相比,高速差分信号(PCIe总线)可以使用更高的时钟频率,从而使用更少的信号线,完成之前需要许多单端并行数据信号才能达到的总线带宽。PCIe协议基础知识PCI总线使用并行总线结构,在同一条总线上的所有外部设备共享总线带宽,而PCIe总线使用了高速差分总线,并采用端到端的连接方式,因此在每一条PCIe链路中只能连接
weixin_39597636
·
2025-07-21 10:53
多通路fpga
通信
Verilog实现
FPGA
串口通信详解
本文还有配套的精品资源,点击获取简介:
FPGA
以其灵活性和高效性在数字信号处理和接口通信领域广泛应用。本文详细介绍了使用Verilog硬件描述语言实现
FPGA
串口通信的基础知识和设计流程。
CodeMystic
·
2025-07-21 10:53
FPGA
通信设计十问
1.FFT有什么用?FFT(快速傅里叶变换)是离散傅里叶变换(DFT)的高效实现算法,它的核心作用是快速将信号从时域转换到频域,从而简化信号分析和处理的过程。自然界的信号(如声音、图像、电磁波等)通常以时域形式存在(即随时间变化的波形),但很多特性(如频率成分、谐波分布)在频域中更易分析FFT能快速计算信号中各频率分量的幅值和相位。可以进行频率拆分与实时处理。FFT是“信号的透视镜”,让我们能“看
·
2025-07-21 10:51
FPGA
相关通信问题详解
-CSDN博客的就我的上篇文章《
FPGA
通信设计十问》提出的问题,我在此做出回复一.解释FFT(快速傅里叶变换)如何在
FPGA
的IP核中高效实现FFT作为将时域信号转换为频域的核心算法,其在
FPGA
中的高效实现依赖于硬件架构与算法特性的深度适配
霖12
·
2025-07-21 09:47
fpga开发
笔记
信号处理
信息与通信
学习
开发语言
神经网络项目--基于
FPGA
的AI简易项目(1-9图片数字识别)
1.训练MNIST模型importtorch#导入pytorch核心库importtorch.nnasnn#神经网络模块,如卷积层importtorch.optimasoptim#优化器fromtorchvisionimportdatasets,transforms#数据集与图像预处理工具#定义CNN模型classSimpleCNN(nn.Module):#PyTorch库中所有神经网络的“基础模
霖12
·
2025-07-21 05:45
深度学习
pytorch
神经网络
fpga开发
人工智能
机器学习
16路串口光纤通信
FPGA
项目实现指南 - 第二部分(上)
16路串口光纤通信
FPGA
项目实现指南-第二部分(上)四、Aurora通信接口实现4.1Aurora顶层模块设计文件位置:uart_fiber.srcs/sources_1/new/aurora_top.vmoduleaurora_top
无证驾驶梁嗖嗖
·
2025-07-20 18:53
FPGA
fpga开发
FPGA
中建立时间与保持时间以及应用
FPGA
中建立时间与保持时间以及应用建立时间与保持时间的概念触发器中的建立时间与保持时间寄存器级建立时间与保持时间建立时间保持时间模型相关时序参数建立时间保持时间实际应用解决时序问题的一些方法建立时间与保持时间的概念对于数字系统而言
Mr.zhang_FPGA
·
2025-07-20 17:50
FPGA
verilog
建立时间
保持时间
FPGA时序
[email protected]
: Permission denied (publickey).
摘要:记录新电脑需要clone和push代码到GitHuberror:Cloninginto'
FPGA
_common'…
[email protected]
:Permissiondenied(publickey
摸鱼的杰德
·
2025-07-20 03:43
Git
git
github
FPGA
芯片厂商及关键的开发测试工具
一、
FPGA
芯片主要厂商及产品系列厂商芯片系列典型特点目标市场AMD/XilinxVersal,Kintex,Artix,Zynq高性能异构计算(AI引擎+
FPGA
+CPU)数据中心、5G、航空航天Intel
Chip Design
·
2025-07-19 14:33
xPU
Chip
Design
fpga开发
(34)
FPGA
原语设计(BUFGMUX)
(34)
FPGA
原语设计(BUFGMUX)1.1目录1)目录2)
FPGA
简介3)VerilogHDL简介4)
FPGA
原语设计(BUFGMUX)5)结语1.2
FPGA
简介
FPGA
(FieldProgrammableGateArray
宁静致远dream
·
2025-07-19 13:30
FPGA就业技能
ux
开发语言
r语言
AUTOSAR汽车电子嵌入式编程精讲300篇-基于
FPGA
的 CAN 控制器设计与验证(续)
目录3CAN控制器的设计3.1CAN的模块构成3.2CPI模块3.2.1CPI模块总设计3.2.2位时序设计3.2.3发送模块设计3.2.4接收模块设计3.2.5错误处理模块设计3.2.6过载帧模块设计3.3CAN控制器的操作模式4CAN控制器的验证4.1基于Vivado软件的CAN控制器仿真4.1.1CAN控制器配置及地址打包4.1.2其余端口配置说明4.1.3Testbench编写说明4.1.
格图素书
·
2025-07-19 13:58
汽车
fpga开发
FPGA
小白到项目实战:Verilog+Vivado全流程通关指南(附光学类岗位技能映射)
FPGA
小白到项目实战:Verilog+Vivado全流程通关指南(附光学类岗位技能映射)引言:为什么这个
FPGA
入门路线能帮你快速上岗?
阿牛的药铺
·
2025-07-12 18:06
算法移植部署
fpga开发
verilog
PyTorch & TensorFlow速成复习:从基础语法到模型部署实战(附
FPGA
移植衔接)
PyTorch&TensorFlow速成复习:从基础语法到模型部署实战(附
FPGA
移植衔接)引言:为什么算法移植工程师必须掌握框架基础?
阿牛的药铺
·
2025-07-12 18:06
算法移植部署
pytorch
tensorflow
fpga开发
FPGA
设计中的 “Create HDL Wrapper“ 和 “Generating Output Products“ 的区别
CreateHDLWrapper(创建HDL包装器)目的:为顶层设计模块(通常是BlockDesign/IPIntegrator设计)创建一个HDL包装文件功能:将图形化/框图设计的BlockDesign转换为可综合的HDL代码(Verilog或VHDL)创建一个顶层模块,将所有IP核和连接实例化使用场景:当使用IPIntegrator创建BlockDesign后需要将图形化设计转换为HDL代码以
行者..................
·
2025-07-12 13:02
fpga开发
STM32与
FPGA
用FMC进行通讯
stm32正常按读写SDRAM进行配置,
FPGA
进行信号采集。
weixin_43554366
·
2025-07-12 03:48
单片机
stm32
fpga
物联网
人工智能
Xilinx Vivado开发环境快速导出hdf文件(bat批处理)
Xilinx
FPGA
使用Vivado开发环境创建MicroBlaze软核或ZYNQPS侧SDK逻辑工程时,需要
FPGA
侧搭建的硬件平台文件,即hdf文件,常规方式是编译完成生成bit流文件后,通过File
·
2025-07-12 02:13
Xilinx系
FPGA
学习笔记(三)Vivado的仿真及ILA使用
系列文章目录文章目录系列文章目录前言仿真验证(类似modelsim)ILA在线调试工具添加ILAILA的例化ILA的使用前言接着学习vivado的使用方法仿真验证(类似modelsim)首先类似添加.v文件的方法,在File-AddSource中选择Addorcreatesimulationsources或者直接在Sources里面选就行然后就编写testbench,类似之前介绍的modelsim
贾saisai
·
2025-07-11 22:46
FPGA学习
fpga开发
学习
笔记
FPGA
47 ,MIG 内存接口生成器深度解析(
FPGA
中的 MIG 技术 )
目录前言一、基础理论1.1MIG介绍1.2结构框架1.2.1主要模块①用户接口层(UserInterfaceLayer)②控制逻辑层(ControLogicLayer)③校准逻辑(CalibrationLogic)④初始化与时序控制(Initialization&TimingControl)⑤物理层接口(PHY–PhysicalLayer)⑥IO引脚驱动(引脚分配与IO配置:Pinout&IOSt
北城笑笑
·
2025-07-10 10:49
fpga开发
fpga
基于
FPGA
的数字密码锁
基于
FPGA
的数字密码锁顶层文件modulelock(inputclk,//时钟inputrst_n,//复位input[3:0]number_in,//输入inputkey_open1,inputkey_lock1
阿智605
·
2025-07-10 06:51
fpga开发
notepad++
基于
FPGA
的设计:简易电子密码锁嵌入式实现
简介:本文介绍了如何使用
FPGA
(现场可编程逻辑门阵列)来设计和实现一款简易的电子密码锁。电子密码锁是一种常见的安全访问控制系统,通过输入正确的密码来解锁。
程序员杨弋
·
2025-07-10 06:51
嵌入式开发
fpga开发
嵌入式
多通路
fpga
通信_FMC与
FPGA
双口ram通讯
硬件环境:ARM+
FPGA
通过FMC互联,STM32F767和EP4CE15F23I7FMC设置,STM的系统时钟HCLK为216MHz1/*FMCinitializationfunction*/2voidMX_FMC_Init
weixin_39796752
·
2025-07-10 06:50
多通路fpga
通信
[硬件接口]HDMI和DP 区别
DisplayPort和HDMI在
FPGA
应用场景的实现使用与区别概述DisplayPort(DP)和HDMI是两种主流的数字音视频接口,广泛应用于视频传输场景。
·
2025-07-10 06:49
[
FPGA
工具]
FPGA
文件格式转换工具
SZ
FPGA
文件格式转换工具概述SZ
FPGA
文件格式转换工具(版本V1.0.0)是一款专为
FPGA
文件格式转换设计的工具,旨在帮助用户将基于Vivado的
FPGA
文档格式转换为适用于XilinxVivado
S&Z3463
·
2025-07-10 06:49
FPGA开发工具
fpga开发
[
FPGA
AXI IP] AXI Crossbar
它通过交叉开关(Crossbar)架构实现高效的数据路由,支持多主多从的点对点连接,广泛应用于
FPGA
和SoC系统设计,特别是在需要复杂AXI总线互联
·
2025-07-10 06:18
[AXI] AXI Interconnect
它通过模块化架构实现高效的数据路由、协议转换、数据宽度转换和时钟域转换,广泛应用于
FPGA
和SoC系统设计,特别是在需要复杂AXI总线互联的场景,如多核处理器系统、视频处理、网络通信和硬件加速器
·
2025-07-10 06:18
[
FPGA
Video IP] Video Processing Subsystem
XilinxVideoProcessingSubsystemIP(PG231)详细介绍概述XilinxLogiCORE™IPVideoProcessingSubsystem(VPSS)(PG231)是一个高度可配置的视频处理模块,设计用于在单一IP核中集成多种视频处理功能,包括缩放(Scaling)、去隔行(Deinterlacing)、颜色空间转换(ColorSpaceConversion,CS
S&Z3463
·
2025-07-10 06:48
FPGA
Video
IP
fpga开发
tcp/ip
网络协议
Video
基于
FPGA
的二维FFT实现
基于
FPGA
的二维FFT实现【下载地址】基于
FPGA
的二维FFT实现本项目提供了一种基于
FPGA
的高效二维FFT实现方案,专为数字信号处理和图像处理领域设计。
廉连曼
·
2025-07-10 05:47
FPGA
电子系统设计项目实战VHDL语言第2版王振红:深入掌握
FPGA
设计
FPGA
电子系统设计项目实战VHDL语言第2版王振红:深入掌握
FPGA
设计【下载地址】
FPGA
电子系统设计项目实战VHDL语言第2版王振红这是一本专注于
FPGA
电子系统设计的实战指南,适合初学者和进阶开发者
姜奇惟Sparkling
·
2025-07-10 05:47
基于
FPGA
的Verilog电子密码锁设计资源文件:为安全而生,智控锁码
基于
FPGA
的Verilog电子密码锁设计资源文件:为安全而生,智控锁码【下载地址】基于
FPGA
的Verilog电子密码锁设计资源文件基于
FPGA
和Verilog语言设计的电子密码锁项目,提供完整的硬件设计原理图
·
2025-07-10 05:47
【FFT】基于
FPGA
的FFT傅里叶变换和相位计算系统设计
1.软件版本ISE14.7,modeslimSE,10.1c2.系统仿真与分析第1步:信号源的产生主要通过rom将产生的数据保存到rom中,然后,我们再仿真的时候调用即可。这个部分仿真效果如下所示,你给的程序中,这个部分主要有两个数据源,一个是1025,一个是N为1024,我们这里分别将这两个数据量化之后保存到rom中,仿真如下所示:
fpga和matlab
·
2025-07-10 05:47
★FPGA项目经验
板块19:信号发生器
fpga开发
FFT
相位计算
基于
FPGA
的快速傅里叶变换(FFT)设计在嵌入式系统中的应用
基于
FPGA
的快速傅里叶变换(FFT)设计在嵌入式系统中的应用快速傅里叶变换(FastFourierTransform,FFT)是一种重要的信号处理算法,在许多领域中都得到广泛的应用,例如通信系统、雷达技术
风吹麦很
·
2025-07-10 05:17
fpga开发
嵌入式
FPGA
电子系统设计项目实战 VHDL语言 第2版 王振红
FPGA
电子系统设计项目实战VHDL语言第2版王振红【下载地址】
FPGA
电子系统设计项目实战VHDL语言第2版王振红这是一本专注于
FPGA
电子系统设计的实战指南,适合初学者和进阶开发者。
幸刚磊Thomas
·
2025-07-10 05:46
xilinx
fpga
芯片的结温
xilinx
fpga
芯片的结温,结温这个含义是啥1.
hahaha6016
·
2025-07-10 05:43
硬件设计
fpga开发
XILINX
FPGA
如何做时序分析和时序优化?
时序分析和时序优化是
FPGA
开发流程中关键步骤,确保设计在目标时钟频率下正确运行,避免时序违例(如建立时间或保持时间不足)。
InnoLink_1024
·
2025-07-08 22:53
FPGA
Verilog
RTL设计
fpga开发
FPGA
设计中的数据存储
文章目录
FPGA
设计中的数据存储为什么需要数据存储
FPGA
芯片内部的载体触发器查找表块存储
FPGA
芯片外部的资源RAM应用场合ROM特征简介实现载体应用场合FIFO特征简介FIFO使用小技巧之冗余法FIFO
cycf
·
2025-07-08 22:19
FPGA之道
fpga开发
FDMA读写AXI BRAM交互:
FPGA
高速数据传输的核心技术
在图像处理系统中,当1080P视频流以每秒60帧的速度传输时,传统DMA每帧会浪费27%的带宽在地址管理上——而FDMA技术能将这些损失降至3%以内现代
FPGA
系统中,高效数据搬运往往是性能瓶颈的关键所在
芯作者
·
2025-07-08 16:44
D1:ZYNQ设计
fpga开发
XILINX Ultrascale+ Kintex系列
FPGA
的架构
Xilinx(现为AMD)KintexUltraScale+系列
FPGA
是基于16nmFinFET工艺的高性能、中等成本的现场可编程门阵列,专为高带宽、低功耗和成本效益的应用设计,广泛用于5G通信、数据中心
InnoLink_1024
·
2025-07-08 16:10
FPGA
RTL设计
芯片
fpga开发
架构
【技术架构解析】国产化双复旦微
FPGA
+飞腾D2000核心板架构
本文就一款基于飞腾D2000核心板与两片高性能
FPGA
的国产化开发主板进行技术解析,包括系统架构、主要硬件模块、关键接口及软件环境,重点阐述各子系统间的数据路径与协同工作方式,旨在为行业内同类产品设计与应用提供参考
Future_Comtech
·
2025-07-08 15:37
fpga开发
fpga
数据采集
数据处理
前沿
FPGA
开发:技术与管理的有效结合
前沿
FPGA
开发:技术与管理的有效结合关键词:
FPGA
开发、技术管理、前沿技术、项目管理、资源优化摘要:本文深入探讨了前沿
FPGA
开发中技术与管理有效结合的重要性和具体方法。
AI天才研究院
·
2025-07-08 12:46
AI大模型企业级应用开发实战
Agentic
AI
实战
AI人工智能与大数据
fpga开发
ai
基于 STM32+
FPGA
的快速傅里叶频域图像在 TFT 中显示的设计与实现(项目资料)(ID:8)
目录摘要1绪论1.1研究背景与意义1.2国内外研究现状1.3研究内容与目标2系统方案设计2.1总体架构设计2.2硬件方案设计2.2.1主控模块选型2.2.2
FPGA
模块选型2.2.3TFT显示模块选型2.2.4
嵌入式资料库
·
2025-07-08 08:44
嵌入式项目合集
fpga开发
stm32
嵌入式硬件
单片机
【优秀文章】7月优秀文章推荐
优秀文章智能自主运动体与人工智能技术——环境感知、SLAM定位、路径规划、运动控制、多智能体协同作者:
fpga
和matlabC++之红黑树认识与实现作者:zzh_zao【手把手带你刷好题】–C语言基础编程题
·
2025-07-07 19:07
FPGA
的开发流程
FPGA
(现场可编程门阵列)的开发流程是一个系统化的过程,涉及从设计构思到最终硬件实现的多步骤工作。
InnoLink_1024
·
2025-07-07 05:32
FPGA
RTL设计
Verilog
fpga开发
从 PCB 到
FPGA
/IC 设计,小白到 CTO 的必学秘籍 硬核知识点全揭秘!从c语言入门到mcu与arm架构及外设相关
【硬核揭秘】嵌入式硬件工程师的“底裤”:从入门到牛逼,你必须知道的一切!第一部分:破冰与认知——嵌入式硬件工程师的“世界观”嘿,各位C语言老铁,以及所有对“让硬件听你话”充满好奇的朋友们!我是你们的老朋友,一个常年“折腾”在代码和电路板之间的码农。今天,咱们要聊一个真正能让你“硬”起来的话题——如何成为一个合格、优秀、牛逼的嵌入式硬件工程师!你可能正坐在电脑前,敲着C语言代码,刷着力扣算法题,心里
small_wh1te_coder
·
2025-07-06 21:39
嵌入式
内核
嵌入式开发
嵌入式硬件
算法
c
汇编
面试
驱动开发
单片机
basic verilog 语法--
FPGA
入门1
Assignisonlyforwiretypevarity;1.1definemodulemain(inputclkIn,//50M,20nsinputspi_clk,inputspi_mosi,inputspi_cs,inputreset_
FPGA
Kent Gu
·
2025-07-05 15:27
FPGA
fpga开发
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他