E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RGMII
fpga接口系列_基于zynq的以太网开发(pl到ps) 第六天
查到的实现方案:通过ps端的
RGMII
接MIO与外界通信。使用ps端的GMII通过EMIO,与外界通信,而EMIO又可以转其他接口。
赤金
·
2020-07-04 03:40
千兆以太网芯片88E1111
RGMII
模式的驱动
88E1111可工作在10Mb/s,100Mb/s,1000Mb/s下,由于DE2-115开发板在设计的时候只采用了4位数据端口,因此只能采用MII模式(100Mb/s),或者
RGMII
模式(1000Mb
weixin_30258027
·
2020-07-04 02:09
ZYNQ 网络通信的四种实现方案
一,ZYNQMIO以
RGMII
接口连接外部PHY芯片实现LWIP网络通信。
四叶草听雪
·
2020-07-04 02:58
ALINX以太网例程调试总结
按照
RGMII
来说:时钟设计:由于
RGMII
接口存在两种时序,一种中心对齐一种边沿对齐。这个设计是按中心对齐直接做的:输入时钟通过BUFG直接去拍RXD数据,数据通过IDDR进入,时钟路径如下:
时光-易逝
·
2020-07-04 02:05
FPGA
MII/MDIO接口详解
转自:http://m.blog.sina.com.cn/s/blog_6dc06dd20100y0gf.html#page=3本文主要分析MII/RMII/SMII,以及GMII/
RGMII
/SGMII
linuxmake
·
2020-07-02 12:03
计算机网络
MII、GMII、RMII、
RGMII
、SGMII、XGMII
MII:标准接口,“介质无关”表明在不对MAC硬件重新设计或替换的情况下,任何类型的PHY设备都可以正常工作,即MII总线是一种将不同类型的PHY与相同网络控制器(MAC)相连接的通用总线。GMII(GigabitMII):GMII是8bit并行同步收发接口,工作时钟125M,因此传输速率可达1000Mbps,同时兼容MII所规定的10/100Mbps.GMII接口数据结构符合IEEE以太网标准。
liuxd3000
·
2020-07-02 09:51
传输接口
以太网 知识-MII接口 RMII / SMII接口 MII /
RGMII
接口
本文主要分析MII/RMII/SMII,以及GMII/
RGMII
/SGMII接口的信号定义,及相关知识,同时本文也对RJ-45接口进行了总结,分析了在10/100模式下和1000M模式下的设计方法。
liuming_3385
·
2020-07-02 09:50
网络知识
RGMII
的时序约束实例
RGMII
接口:https://blog.csdn.net/kemi450/article/details/91388581
RGMII
接口的约束:这里,已125MHz时钟为例,配置PHY使时钟和数据相移
kemi450
·
2020-07-02 06:42
常用芯片及协议
时序分析与约束
linux 下千兆网卡驱动开发
RGMII
(二)
RGMII
从MII而来,MII是(MediumIndependentInterface)的意思,是指不用考虑媒体是铜轴、光纤、电缆等,因为这些媒体处理的相关工作都有PHY或者叫做MAC的芯片完成。
gq520
·
2020-07-02 01:27
驱动开发
I.MX6Q(TQIMX6Q/TQE9)学习笔记——新版BSP之网卡驱动移植
DTS编写首先在我们的DTS中添加网卡配置,参考sabrelite的DTS,我们可以如下编写:&fec{pinctrl-names="default";pinctrl-0=;phy-mode="
rgmii
girlkoo
·
2020-07-02 01:00
嵌入式开发
mv88e6165
RGMII
模式下配置 及MAC与PHY简介
1、Phy状态处理Mv88e6165我们接的是Port5端口,而Port5端口是没有Phy的,查看数据手册得知,Port5当做Phy。我们用的是CPSW通用驱动,在Phy状态查询函数里不断返回Phy的状态值,即告诉am437端Phy状态是正常的。因为驱动程序里会时时查询Phy的状态。2、寄存器配置延时寄存器的配置;Port5的设置;注意事项:在设置延时和改变端口速度时,端口对应的状态必须得处于Li
星月夜语
·
2020-07-01 03:29
Linux系统&移植
浅聊一下各类以太网媒体接口MII/RMII/SMII/GMII/
RGMII
/SGMII
最近在学习以太网,了解到各种各样的以太网媒体接口:MII、RMII、SMII、GMII等等,有点乱,于是抽空理一下:MIIMII,即MediaIndependentInterface,翻译过来就是介质无关接口,也可以叫做媒体独立接口,是IEEE-802.3定义的以太网行业标准。“媒体独立"的意思就是指不用考虑媒体是铜轴、光纤、电缆等,因为这些媒体处理的相关工作都有PHY或者叫做MAC的芯片完成。它
leon1741
·
2020-07-01 01:05
其他东东
01.1 以太网概念与术语 - MAC 和 PHY之间的接口MII/RMII/
RGMII
01.1以太网概念与术语-MAC和PHY之间的接口MII/RMII/RGMIIMAC和PHY之间的接,包括:数据接口和管理接口管理接口(双信号接口):时钟信号+数据信号。上层通过管理接口监视和控制PHY.管理配置接口控制PHY的特性。该接口有32个寄存器地址,每个地址16位。其中前16个已经在“IEEE802.3,2000-22.2.4ManagementFunctions”中规定了用途,其余的则
sky8336
·
2020-07-01 00:55
Automotive
Ethernet
以太网MII接口类型大全 MII、RMII、SMII、SSMII、SSSMII、GMII、
RGMII
、SGMII、TBI、RTBI、XGMII、XAUI、XL
大多数MAC芯片的SGMII接口都可以配置成SerDes接口(在物理上完全兼容,只需配置寄存器即可),直接外接光模块,而不需要PHY层芯片,此时时钟速率仍旧是625MHz,不过此时跟SGMII接口不同,SGMII接口速率被提高到1.25Gbps是因为插入了控制信息,而SerDes端口速率被提高是因为进行了8B/10B变换,本来8B/10B变换是PHY芯片的工作,在SerDes接口中,因为外面不接P
zyboy2000
·
2020-06-30 20:50
协议
RGMII
布线指导
RGMII
Layout Guide
网络设备一定离不开MAC和PHY,有MAC和PHY的地方就有相应的接口,无论看得见或者看不见,它就在那里,不悲不喜。在以太网中,这个接口就是介质无关接口,英文称为MediaIndependentInterface,简称MII。MII适用于百兆网络设备,有个很大的缺点就是走线很多,于是就出现了RMII,即ReducedMediaIndependentInterface,在MII的基础上减少了一半的数
yamafe
·
2020-06-30 05:50
PCB
hi3531 uboot phy调试总结
硬件注意:关于phy的芯片需要注意的有几点:1、mdio接口和
rgmii
或者mii接口是否正确。2、电源是否稳定,晶振是否起振并且频率匹配。
小艾的01
·
2020-06-30 00:02
Hi3519V101(之) 烧写uboot ping不通网络
(hisi3519默认是千M口,
rgmii
模式,而我的板子是百兆口,所有要修改成rmii模式的网口)一、修改配置文件hi3519v101.h(我这里的板子是nand,所以这里修改的hi3519v101_
wendeWu_Json
·
2020-06-29 21:47
底层驱动
常用以太网PHY芯片选型---百兆/千兆/车载以太网PHY
MACInterfaceMediatypes:封装大小制造等级Broadcom100BASE-TXBCM8981010/100Mbps100BASE-T1BCM8961010/100/1000MbpsMII/
RGMII
10BASE-T
打怪升级ing
·
2020-06-29 04:27
方案
接口
MAC/PHY与MII(GMII/SGMII/
RGMII
)(一)
MediaAccessControl,即媒体访问控制子层协议)和PHY(物理层)之间的MII(MediaIndependentInterface,媒体独立接口),以及MII的各种衍生版本——GMII、SGMII、RMII、
RGMII
weixin_30670151
·
2020-06-27 23:01
Marvell交换芯片88E6321/88E6320驱动总结-硬件篇
芯片包含两个10、100、1000三速以太网收发器(PHYs),两个千兆SERDES,三个数字接口(GMII\
RGMII
\MII组合)。
VesaMount
·
2020-06-27 11:35
STM32
嵌入式Linux
MT7621芯片技术资料,MT7621数据表原理图
MT7621Wi-Fi系统单芯片包含功能强大的880MHzMIPS®1004KEc™双核心中心处理器(CPU)、5端口Gigabit以太网络交换器,以及
RGMII
、PCIe、USB、SD-XC等众多连接选项
公交怪客
·
2020-06-27 10:34
MTK
3516A/D千兆网络变百兆方法
的设置方法除了环境变量外,还需要额外的寄存器配置,这里单独列出来:MII模式:设置网口为mii模式时,注意3处:1)设置网络为MII模式:setenvmdio_intfmii2)设置管教复用为rmii_clk,默认为
RGMII
_TX_CLK
等风来_小库
·
2020-06-27 01:36
hisi
以太网详解(一)-MAC/PHY/MII/RMII/GMII/
RGMII
基本介绍
网络设备中肯定离开不MAC和PHY,本篇文章将详细介绍下以太网中一些常见术语与接口。MAC和PHY结构从硬件角度来看以太网是由CPU,MAC,PHY三部分组成的,如下图示意:上图中DMA集成在CPU,CPU,MAC,PHY并不是集成在同一个芯片内,由于PHY包含大量模拟器件,而MAC是典型的数字电路,考虑到芯片面积及模拟/数字混合架构的原因,将MAC集成进CPU而将PHY留在片外,这种结构是最常见
sternlycore
·
2020-06-26 14:13
硬件接口
飞凌嵌入式丨千兆网之
RGMII
& SGMII解析
一般来说,底板的千兆网大多选用
RGMII
和SGMII两种接口,也有可以拓展出更多网口的QSGMII接口。
spear800
·
2020-06-26 14:00
MII接口介绍
MII接口的类型有很多,常用的有MII、RMII、SMII、SSMII、SSSMII、GMII、
RGMII
o倚楼听风雨o
·
2020-06-26 10:45
网络编程
MT7621路由器芯片/处理器参数介绍
MT7621路由器芯片包括一个880MHzMIPS1004Kc™CPU双核,一个5端口10/100/1000交换机/PHY和一个
RGMII
。嵌入式高性能cpu可以很容易地处理高级应用程序。
qq_42792038
·
2020-06-26 00:17
MTK
基于zynq的SGMII调试
SGMII–SerialGigabitMediaIndependentInterfaceSGMII是PHY与MAC之间的接口,类似与GMII和
RGMII
,只不过GMII和
RGMII
都是并行的,而且需要随路时钟
再见遇见
·
2020-06-25 11:47
高速接口
RMII和
RGMII
接口说明
1.RMIITheReducedMediaIndependentInterface(RMII)specifiesalowpincountMediaIndependentInterface(MII).ItprovidesacommoninterfacebetweenphysicallayerandMAClayerdevices,andhasthefollowingkeycharacteristics
硬件技术交流
·
2020-06-25 08:56
GMII,
RGMII
,SGMII,TBI,RTBI接口信号及时序介绍
千兆以太网MII接口类型主要有GMII、
RGMII
、SGMII、TBI和RTBI五种GMII接(如下图):与MII接口相比,GMII的TX/RX数据宽度由4位变为8位,GMII接口中的控制信号如TX_ER
苍月代表我
·
2020-06-24 04:17
网络
RGMII
接口(KSZ9031)
概述:
RGMII
的时序是时钟双沿采样,在默认的
RGMII
时序中,时钟(RXC/TXC)边沿与数据边沿(TXD/RXD/TX_CTL/RX_CTL)的对齐,因此,FPGA想要正确收发数据,需要对TXC或RXC
kemi450
·
2020-06-24 00:36
常用芯片及协议
uboot网络调试方法
一、硬件简单确认:1、确认
RGMII
模式(hi3559A支持
RGMII
/RMII)2、phy的地址phy_addr3、PHY是否有延时电阻(RTL8211有)4、phy晶振时钟5、速率1000Mclk125M
coolice87
·
2020-06-23 13:50
D.
经验总结
MAC与PHY的接口GMII
RGMII
SGMII Serdes
参考GMII,
RGMII
,SGMII,TBI,RTBI接口信号及时序介绍GMII、SGMII和SerDes的区别和联系求问怎么实现1000base-x光口MII、RMII、GMII接口的详细介绍PHY结构以
黑客三遍猪
·
2020-06-22 10:15
网络
Xilinx Zynq-7000 SoC高性能处理器的RJ45千兆以太网口、USB接口
RJ45千兆以太网口板载自适应
RGMII
Tronlong_
·
2020-06-22 07:37
DSP
产品说明
Hi3519AV100 调试系列 ——网络
RGMII
改为RMII
主芯片:Hi3519AV100SDK版本:Hi3519AV100R001C02SPC010开发系统:Ubuntu16.04Flash:SPInorFlashHi3519AV100默认采用的是
RGMII
的千兆网络
MUSEN_ETC
·
2020-06-22 01:48
海思开发
RTL8211F phy 工作异常的排查
乐橙sn1采用hi3798cv200方案,该Soc内置两个完全一样的gmac,都可引出
RGMII
接口外挂千兆phy,其中
RGMII
0与SDIO复用,所以该板子实际使用的是
RGMII
1。
libgcc
·
2020-04-20 22:20
zynqmp pl端eth phy选用ar8035
zynqmppl选用ar8035zynqmp的ps端链接ar8035phy时只需要更改dts,增加
rgmii
-id的方式即可&gem0{status="okay";local-mac-address=[
tccxy_
·
2020-04-02 09:32
zynq开发测试
RGMII
/MII不使用PHY和变压器直连通信
没有物理层的PHY芯片,也就是无法使用MDIO接口配置IEEE相关的寄存器。有时我们只要板子内两个CPU或者FPGA与CPU间进行点对点通信,那就无需使用PHY和变压器了!节省成本比较新的linux内核能直接支持这种应用,即所谓的fixed-link。下面的例子是TIam3358官方评估板BBB版的设备树摘录:红色为关注点cpsw_default:cpsw_default{pinctrl-sing
mkelehk
·
2019-10-10 19:28
嵌入式Linux
【FPGA】Xilinx_ZYNQ7Z020——8. 以太网实验( LWIP)
文章目录8.以太网实验(LWIP)工程建立SDK程序下载调试8.以太网实验(LWIP)开发板有1路千兆以太网,通过
RGMII
接口连接,本实验演示如何使用SDK自带的LWIP模板进行千兆以太网TCP通信LWIP
xyz_
·
2019-05-21 21:26
FPGA
FPGA控制
RGMII
接口PHY芯片基础
但GMII接口数量较多,本文使用
RGMII
接口的88E1512搭建网络通信系统。这类接口总线位宽小,可以降低电路成本,在实际项目中应用更广泛。
没落骑士
·
2019-05-13 11:00
FPGA Marvell 88exxxx phy 动起来
应该是有的背景知识---什么是MII、GMII、
RGMII
、SGMII、1000BaseX1.MII的英文全称是media-independ
neufeifatonju
·
2018-07-13 17:00
FPGA
[RK3288][Android6.0] MII/RMII/SMII/GMII/
RGMII
/SGMII
Platform:RockchipOS:Android6.0Kernel:3.10.92MII全称MediaIndependentInterface,用于MAC和PHY层之间细分类型较多,如下:MII:支持10M/100M,缺点是信号线太多,16根线。RMII:ReducedMII.简化的MII,信号线少一倍,8根线,因此时钟也要快一倍。SMII:SerialMII.比RMII信号线更少,4根线。
KrisFei
·
2017-09-08 16:14
子类__Other
zynq-7000系列基于zynq-zed的
RGMII
以太网控制器稳定性的问题
zynq-7000系列基于zynq-zed的
RGMII
以太网控制器稳定性的问题作者:卢浩时间:2017.3.8转载请注明出处zynq7000的以太网控制器是买的cadence公司的ip,目前存在一些问题
仙神
·
2017-03-08 09:02
ARM-LINUX
千兆网(2):数据的发送与接收测试
难点:多时钟的切换相位偏移的数据同步原语的使用RTL结构视图与时钟网络工程文件的路径:其中
RGMII
_tx_ctrl模块为FPGA测试发送数据模块,依赖于仿真
RGMII
_tx_ctrl的原语调用:moduleRGMII_tx_ctrl
请叫我小怪物
·
2016-10-09 21:19
我的个人笔记
Hi3516A开发--以太网
Hi3516A网络接口支持
RGMII
/RMII/MII三种模式,下面一一来介绍:一、
RGMII
一般用于MAC和PHY之间的通信。
聚优致成
·
2016-09-09 10:56
Hi3516A开发
Hi3516A开发
BCM5396的使用问题
MDI接口,即RJ45座子连接,故需要phy芯片做接口转换,phy芯片使用BCM5464;2问题描述现在主要问题是在CPU与BCM5396之间的连接,BCM5396芯片有IMP接口,支持MII/GMII/
RGMII
Duncan_Lv
·
2016-05-17 17:21
PHY芯片 AR8033 学习笔记
该芯片采用
RGMII
协议或SGMII协议与MAC芯片进行通信,只需要单一3.3V电源供电,可自行整流变换出片内电路所需其它电源。
Qidi_Huang
·
2016-05-12 22:00
嵌入式
驱动
光纤
PHY芯片
AR8033
88E1111
千兆网phy芯片支持GMII,
RGMII
,MII等接口具备4个GMII时钟模式支持自适应功能超低功耗模式功率降低模式MDC/MDIO/TWSI接口支持10Mb/s,100Mb/s,1000Mb/s 参考文献
dpc525
·
2016-03-08 06:00
以太网PHY和MAC
物理层定义了数据传送与接收所需要的电与光信号、线路状态、时钟基准、数据编码和电路等,并向数据链路层设备提供标准接口(
RGMII
/ GMII / MII)。
·
2015-11-11 16:15
mac
千兆以太网芯片88E1111
RGMII
模式的驱动
88E1111可工作在10Mb/s,100Mb/s,1000Mb/s下,由于DE2-115开发板在设计的时候只采用了4位数据端口,因此只能采用MII模式(100Mb/s),或者
RGMII
模式(1000Mb
·
2015-11-11 16:00
模式
太网PHY和MAC
物理层定义了数据传送与接收所需要的电与光信号、线路状态、时钟基准、数据编码和电路等,并向数据链路层设备提供标准接口(
RGMII
/ GMII / MII)。
·
2015-11-05 08:00
mac
上一页
1
2
3
4
5
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他