E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RISC-V向量指令
RISC-V
IDE MRS使用笔记(三):提升浮点计算效率
RISC-VIDEMRS使用笔记(三):提升浮点计算效率MRS内置CH32V30X系列芯片,此系列芯片支持FPU(浮点计算单元),想要打开时需要开启相应的扩展,如下图所示。此时如果编译单精度类型的浮点变量,就会启用FPU进行浮点计算,提高浮点计算效率。但是当我们使用浮点常量时需要注意,例如A*11.22,此时11.22默认是会被当做双精度浮点类型处理,会调用运行库内部的函数来处理,大大降低了效率,
MounRiver_Studio
·
2023-10-30 14:13
RISC-V
RISC-V
IDE
ARM
IDE
risc-v
mcu
ide
嵌入式
单片机
RISC-V
IDE MounRiver Studio软件介绍(RISCV IDE)(二)
RISC-V
单片机(MCU)集成开发环境(IDE)MounRiverStudio软件介绍(二):工程及资源管理(RISCVIDE)MounRiverStudio内置了CH32V103、CH56x、GD32VF103
MounRiver_Studio
·
2023-10-30 14:12
RISC-V
IDE
RISC-V
risc
ide
单片机
eclipse
RISC-V
IDE MounRiver Studio软件介绍(RISCV IDE)(三)
RISC-V
单片机集成开发环境(IDE)MounRiverStudio软件介绍(三):代码烧录MounRiverStudio(www.mounriver.com)支持ISP(In-SystemProgramming
MounRiver_Studio
·
2023-10-30 14:42
RISC-V
RISC-V
IDE
ide
risc
mcu
RISC-V
IDE(RISCV IDE) MounRiver Stuido_V1.30代码烧录功能详解
RISC-VIDEMounRiverStuido_V1.30代码烧录功能详解(www.mounriver.com)【配置界面】点击工具栏烧录按钮旁边的三角形箭头,选择DownloadConfiguration菜单项:弹出烧录配置对话框:【按键功能】对话框各按钮详细功能:【拼接烧录】值得注意的是,TargetFile默认选中当前工程同名的.hex输出文件,用户也可自行选择本工程Obj文件夹下的其他.
MounRiver_Studio
·
2023-10-30 14:42
RISC-V
RISC-V
IDE
risc-v
ide
嵌入式
RISC-V
单片机集成开发环境(IDE) MounRiver Studio软件介绍(一)
RISC-V
单片机(MCU)集成开发环境(IDE)MounRiverStudio软件介绍(一):下载安装及更新MounRiverStuido概述MounRiverStudio是一款面向
RISC-V
内核单片机的集成开发环境
MounRiver_Studio
·
2023-10-30 14:12
RISC-V
IDE
嵌入式
ide
risc
内核
RISC-V
IDE MRS无感远程协助模块详解
RISC-VIDEMRS无感远程协助模块详解一、说明1.1概述针对
RISC-V
/ARM等内核MCU的嵌入式集成开发环境MRS(MounRiverStudio)从V1.90版本开始内置无感远程协助模块(SensorlessRemoteAssistantModule
MounRiver_Studio
·
2023-10-30 14:11
RISC-V
IDE
ARM
IDE
RISC-V
risc-v
ide
远程
在线仿真
RISC-V
汇编
RISC-V
不使用这种。内存统一编址:将外设和内存进行统一编址,使用load/store指令来访问外设
AcTarjan
·
2023-10-30 10:16
risc-v
汇编
MounRiver Studio或RT-Thread Studio设置WCH
RISC-V
内核 MCU 工程选择默认的 GCC8 或切换到 GCC12 工具链进行编译
RT-ThreadStudio设置WCHRISC-V内核MCU工程选择默认的GCC8或切换到GCC12工具链进行编译MounRiverStudio官网在此最新版本的MRS支持切换使用GCC8或GCC12编译
RISC-V
stark1898y
·
2023-10-29 08:26
RT-Thread
CH32
Tools
risc-v
性能优化
mcu
ide
RISC-V
入门必看
RISC-V
入门必看最近因为众所周知的原因,导致国内芯片紧缺,芯片设计开发行业变得异常火热。今天就给大家介绍一款爆款开源指令集
RISC-V
,由加州大学伯克利分校开源的CPU指令集。
超级攻城狮
·
2023-10-28 11:44
fpga
risc-v
fpga
verilog
RISC-V
内核的32位微控制器设计与Verilog实现:从原理到代码的完整指南
第一部分:
RISC-V
内核的32位微控制器简介1.RISC-V简介
RISC-V
(读作“risk-five”)是一个开放的指令集架构(ISA),它是为各种计算设备设计的,从微控制器到超级计算机。
快撑死的鱼
·
2023-10-28 11:10
算法杂谈
risc-v
备忘坑 基于 FPGA,
risc-v
Verilog HDL和Linux 等源码组装个人主用主机
分为两步走,step1,用一个小型的fpga开发板做一个能跑,但性能有限的小主机;step2,用一款性价比极高,性能够强的FPGA板子,重复step1的工作;step3,开机干活
Eloudy
·
2023-10-28 11:36
FPGA
RISC-V
Linux
[
RISC-V
]verilog
小明教IC-1天学会verilog(7)_哔哩哔哩_bilibilitask不可综合,function可以综合
ldinvicible
·
2023-10-28 11:03
RISC-V
risc-v
分组卷积的思想神了
于是开始了头脑风暴,因为芯片中有良好的
向量指令
集来支持内积运算,因此第一反应便是拿内积运算来拼凑出卷积。但
董董灿是个攻城狮
·
2023-10-27 23:56
从零手写Resnet50实战篇
计算机视觉
cnn
人工智能
深度学习
开源
RISC-V
处理器(蜂鸟E203)学习(五)A100T-FPGA 移植蜂鸟Hbirdv2,实现Centos下调试器USB识别以及程序编译烧写,并进行C语言仿真
1.简述最近购买了一块适合做原型验证FPGA板卡,板卡接口和外设比较丰富,十分适合跑一些小型的SOC工程,比如蜂鸟E203;板卡自带FPGA烧写器和软核CPU的JATG调试器,还有USB接口的UART,这样不用单独购买FPGA下载器、软核CPU调试器,USB串口模块;额外板卡有充足的按键、LED、数码管、拨动开关,以及几十个灵活的可配的管脚,带有2KB的SRAM(或者2GBDDR3),这可谓是接近
芯王国
·
2023-10-27 22:31
蜂鸟E203学习
fpga开发
risc-v
学习
A100T-FPGA
蜂鸟E203V2移植
GSCoolink GSV2712 HDMI2.0/显示端口1.4 to HDMI2.0
通过集成基于
RISC-V
的增强型微控制器,GSV2712创造了一种具有成本效益的解决方案,提供了上市时间优势。
深圳市泰凌微电子
·
2023-10-27 20:19
GSCoolink
GSV2712
HDMI2.0
集成电路
音视频芯片
GSCoolink GSV6182 带嵌入式MCU的MIPI D-PHY转HDMI 2.0
通过集成基于
RISC-V
的增强型微控制器,GSV6182创造了一种具有成本效益的解决方案,提供了上市时间优势。
深圳市泰凌微电子
·
2023-10-27 20:19
GSCoolink
GSV6182
MIPI
D-PHY
HDMI
2.0
单片机
GSCoolink GSV6712 Combo 2切1 HDMI2.1/DP1.4转HDMI2.1 混合切换器芯片
通过集成基于
RISC-V
的增强型微控制器,GSV6712创造了一种具有成本效益的解决方案,提供了上市时间优势。
深圳市泰凌微电子
·
2023-10-27 20:19
GSCoolink
GSV6712
混合切换器芯片
Combo
2切1
DP1.4转HDMI2.1
GSCoolink GSV6127 HDMI 2.0/DisplayPort 1.4到MIPI CSI-2嵌入式MCU混合转换器芯片
通过集成基于
RISC-V
的增强型微控制器,GSV6127创造了一种具有成本效益的解决方案,提供了上市时间优势。
深圳市泰凌微电子
·
2023-10-27 20:43
GSCoolink
GSV6127
MIPI
CSI-2
嵌入式MCU混合转换器芯片
HDMI
2.0
忆联再次与 OpenCloudOS 完成产品兼容性互认证
目前,OpenCloudOS已支持X86_64、ARM64、
RISC-V
架
火星资讯
·
2023-10-27 18:40
分布式
云计算
Risc-v
各种版本gcc工具链编译与安装
https://blog.csdn.net/weiqi7777/article/details/88045720要学习riscv架构,首先第一步,要搞定riscv的gcc交叉编译器。下面就对riscv的gcc交叉编译器,进行详细的介绍。一、riscvgcc工具下载Riscv的gcc交叉编译器,以开源的方式托管在github上。链接如下:https://github.com/riscv/riscv-
福哥哥哥
·
2023-10-27 16:56
开源硬件
RISC-V
源码编译
Risc-v
gcc/gdb编译调试
编译器
RISC-V
正当立
作者|马超责编|张红月、屠敏出品|CSDN(ID:CSDNnews)“采罢百花成芯后,为谁辛苦为谁甜”。2020年全球芯片的市场规模约为1500亿美元,虽然桌面与移动终端市场方面的增长乏力,不过以物联网和云数据中心为代表的新兴领域迅速接棒形成行业新的增长极,因此整体而言,芯片行业依旧蓬勃发展。而且芯片的撬动能力强,行业的上游是以EDA为代表的工业软件,下游则辐射工业制造、云计算等规模破万亿美元的巨
CrisAppleYan
·
2023-10-26 06:36
芯片
大数据
编程语言
人工智能
java
CH8571 沁恒微
RISC-V
EC 用芯片实验 (一)参考手册 第一章 接脚描述
CH8571沁恒微RISC-VEC用芯片实验(一)参考手册第一章接脚描述源起基础规格Features芯片特性
RISC-V
嵌入式控制器eSPIInterface接口LPC接口嵌入式闪存EC时钟源SMBusInterface
READ LEE
·
2023-10-25 19:17
risc-v
RISC-V
架构——中断委托和中断注入
1、中断委托1.1、中断委托的作用(1)默认情况下,所有的陷入(中断和异常)都是在M模式下处理,然后再返回到发生陷入前的模式;(2)所有陷入都在M模式处理会涉及到模式切换,而模式切换是比较消耗性能和时间的。比如:在S模式下发生外部中断,需要切换到M模式处理中断,然后再返回到S模式;(3)中断委托:就是把本来需要在M模式处理的中断和异常委托给S模式处理,当被委托的中断发生时,直接跳转到S模式的异常处
正在起飞的蜗牛
·
2023-10-25 19:36
#
RISC-V体系结构编程与实践
risc-v
中断委托
中断注入
计算机组成与设计
RISC-V
版导读--Chapter1
Chapter1ComputerAbstractionsandTechnology写过论文的人对abstraction一定不会陌生;不错,本章就是一些综述的内容,对于热衷技术的人而言肯定乏味的很,但作为一个行业管理者而言,可谓字字珠玑啊;1.1introduction首先介绍了计算机科学在广阔领域的发展,主要是如下领域:automobilescellphonesHumangenomeproject
sarai_c7eb
·
2023-10-25 06:04
QEMU 7.1发布
本版本的新特性包括第一次支持64位LoongArch作为新的CPU架构、支持多个新的
RISC-V
扩展、支持新的ArmCPU功能:实时迁移:支持Linux上的零复制发送QMP:通过“block-export-add
认真的柯南
·
2023-10-25 01:01
QEMU
虚拟化
RISC-V
架构——物理内存属性和物理内存保护
1、物理内存属性(PMA:PhysicalMemoryAttributes)(1)系统内存映射包含各种不同属性的地址空间范围,每个地址空间范围支持的操作不一样;(2)物理内存属性一般是在芯片设计阶段就固定下来(大部分芯片不支持软件修改),芯片内存有PAM检测器,PMA检测器会对物理地址权限和属性做检查;2、物理内存保护2.1、物理内存保护的作用(PMP:PhysicalMemoryProtecti
正在起飞的蜗牛
·
2023-10-24 16:10
#
RISC-V体系结构编程与实践
risc-v
物理内存保护
1024程序员节
RISC-V
架构——物理内存保护机制设置函数(pmp_set、pmp_get)解析
1、物理内存保护机制参考博客:《
RISC-V
架构——物理内存属性和物理内存保护》;2、pmp_set函数源码intpmp_set(unsignedintn,unsignedlongprot,unsignedlongaddr
正在起飞的蜗牛
·
2023-10-24 16:39
#
RISC-V体系结构编程与实践
RISC-V
物理内存保护
1024程序员节
RISC-V
SiFive U54内核——中断和异常详解
目录中断中断优先级异常陷阱trap本地中断中断操作中断进入和退出中断控制和状态寄存器MachineStatusRegister(mstatus)MachineTrapVector(mtvec)MachineInterruptEnable(mie)MachineInterruptPending(mip)特权模式中断DelegationRegisters(midelegandmedeleg)Super
嵌入式Linux充电站
·
2023-10-24 16:38
RISC-V
Linux
#
——中断和异常篇
risc-v
linux
玄铁C910内存管理与地址转换技术
玄铁C910内存管理与地址转换技术玄铁C910简介C910兼容
RISC-V
架构,采用12级超标量流水线,针对算术运算、内存访问以及多核同步等方面进行了优化,同时标配内存管理单元,可运行Linux等操作系统
df12138
·
2023-10-24 16:37
RISC-V
risc-v
玄铁C906——物理内存保护(PMP)介绍
1、前言(1)本文描述的是玄铁C906的物理内存保护机制的实现中,与
RISC-V
架构手册中完整PMP机制的差异部分;(2)
RISC-V
架构的PMP机制,参考博客:《
RISC-V
架构——物理内存属性和物理内存保护
正在起飞的蜗牛
·
2023-10-24 16:06
#
RISC-V体系结构编程与实践
RISC-V
物理内存保护
1024程序员节
【2021集创赛】Digilent杯二等奖:基于FPGA的动态视觉感知融合的运动目标检测系统
杯赛题目:Diligent杯:基于FPGA开源软核的硬件加速智能平台参赛组别:A组设计任务:利用业界主流软核处理器(仅限于Cortex-M系列及
RISC-V
系列)在限定的DIGILENT官方FPGA平台上构建
极术社区
·
2023-10-24 11:10
IC技术竞赛作品分享
fpga开发
目标检测
人工智能
国产低功耗MCU芯片:Si24R03
Si24R03集成了基于
RISC-V
核的低功耗MCU和工作在2.4GHzISM频段的无线收发器模块,是一款高度集成的低功耗SOC片。
YHPsophie
·
2023-10-21 18:27
MCU芯片
物联网芯片
#亿胜盈科
单片机
嵌入式硬件
RISC-V
声名鹊起,究竟为何?
近期,高通、恩智浦、Nordic、博世和英飞凌等宣布联手组建一家芯片新公司,目标是通过支持下一代硬件开发而推动
RISC-V
在全球范围内实现。
美格智能
·
2023-10-21 13:16
risc-v
Milk-V Duo快速上手
前言(1)此系列文章是跟着汪辰老师的
RISC-V
课程所记录的学习笔记。
风正豪
·
2023-10-21 04:20
RISC-V
risc-v
学习
DatenLord前沿技术分享 No.36
在本周的前沿技术分享中,我们邀请到了姚永斌,来为大家分享ARM架构的变迁以及对
RISC-V
的启示。01、演讲题目以ARM为镜的RISC-V02、演讲时间2023年10月8
达坦科技DatenLord
·
2023-10-21 03:32
前沿技术分享
risc-v
前沿技术
Codasip发布适用于定制计算的700系列
RISC-V
处理器产品
德国慕尼黑,2023年10月17日——
RISC-V
定制计算领域的领导者Codasip®今日宣布:推出一款全新的、高度可配置的
RISC-V
基准性处理器系列,以实现无限创新。
电子科技圈
·
2023-10-20 10:01
Codasip
risc-v
mcu
物联网
嵌入式硬件
边缘计算
聚观早报 | 荣耀Play8T上市;阿芙“超级品牌日”上线
【聚观365】10月19日消息荣耀Play8T上市阿芙“超级品牌日”上线特斯拉家庭充电服务包更新TikTokShop印尼站关停高通与谷歌合作开发
RISC-V
芯片荣耀Play8T上市3月28日,荣耀推出了荣耀
聚观365
·
2023-10-19 16:43
智能手机
CPU设计——Triumph core
1.立帜该CPU是鄙人自行设计的一款基于
RISC-V
的处理器。
KGback
·
2023-10-19 02:47
#
CPU设计
CPU
RISC-V
SiFive U54内核——PMP物理内存保护
目录PMP简介PMP功能描述PMP区域锁定PMP寄存器PMP和PMAPMP配置PMP和PagingPMP限制没有PMP保护的区域的行为PMP保护区的缓存刷新行为PMP用于保护物理内存,例如在opensbi启动时,会将自己所占内存部分用PMP保护起来,不让其他程序访问。PMP简介机器模式是最高权限级别,默认情况下在设备的整个内存映射中具有读取、写入和执行权限。但是,机器模式以下的特权级别对设备内存映
嵌入式Linux充电站
·
2023-10-17 16:13
RISC-V
Linux
#
——内存管理篇
risc-v
RIAC-V架构开发——CSR指令访问控制与状态寄存器的两种方式(寄存器名字、寄存器编号)
1、CSR指令介绍(1)CSR,即ControlandStatusRegister,控制与状态寄存器,属于CPU自带的一类寄存器,csr寄存器采用12bit编码,共支持4096个csr寄存器,其中
RISC-V
正在起飞的蜗牛
·
2023-10-17 09:08
#
RISC-V体系结构编程与实践
RISC-V架构
RIAC-V架构开发——ecall函数调用分析
1、sbi_ecall函数功能(1)sbi_ecall函数是内核调用SBI的接口,在
RISC-V
架构中定义了SBI规范,内核通过ecall指令来调用SBI接口进而操作硬件;(2)SBI规范参考官网文档《
正在起飞的蜗牛
·
2023-10-17 09:07
#
RISC-V体系结构编程与实践
RISC-V
SBI
不存在开发板或没有链接_手把手教你搭建织女星开发板
RISC-V
开发环境
前言Windows环境下搭建基于Eclipse+RISC-Vgcc编译器的
RISC-V
开发环境,配合openocd调试软件,可以实现
RISC-V
内核程序的编译、下载和调试。
weixin_39539563
·
2023-10-15 22:53
不存在开发板或没有链接
MIT6.S081 第一章笔记
6.S081/Fall2020[麻省理工操作系统-2020年秋季]
risc-v
版本的xv6跑在
RISC-V
微处理器上,没用x86的指令集理论上,你可以在一个
RISC-V
计算机上运行XV6,已经有人这么做了
陌养
·
2023-10-15 08:31
项目实战
unix
RISC-V
特权级架构
特权级别级别的数值越大,特权级越高,掌控硬件的能力越强,在CPU硬件层面,M模式必须存在,其它模式可以不存在执行环境调用ecall,这是一种很特殊的陷入类的指令,相邻两特权级软件之间的接口正是基于这种陷入机制实现的。监督模式二进制接口(SupervisorBinaryInterface,SBI)M模式软件和S模式的内核之间的接口应用程序二进制接口(ApplicationBinaryInterfac
陈序缘
·
2023-10-14 21:19
risc-v
系统架构
C程序汇编成
RISC-V
汇编代码
实验内容:将一个简单的C程序汇编成
RISC-V
汇编代码,并逐步分析程序的执行过程,深入理解存储程序计算机和函数调用堆栈框架在执行过程中所起的作用。
青衫客36
·
2023-10-14 05:35
Linux
汇编
risc-v
大家一起从零设计
RISC-V
处理器(三)之Centos7 搭建
RISC-V
32位交叉编译环境( riscv-gnu-toolchain)
大家可以看这篇文章了解编译相关的知识,写的很不错:交叉编译知识解析(一)——交叉编译和交叉工具链为什么需要搭建
RISC-V
的交叉编译环境?
芯王国
·
2023-10-14 05:05
RISC-V设计
risc-v
gnu-toolchain
riscv交叉编译环境
riscv
32位处理器
risc-v
汇编语言输出斐波那契数列前6位数(仅供参考,不一定正确)
.dataarray_A:.word3,5,7,9,11.textlax8,array_A#x8为数组A首地址,x9=&A[i]addx9,x8,x0#x9=&A[0]addx10,x0,x0#nextTerm=0addx11,x0,x0#i=0addix13,x0,6#循环次数addix14,x0,1#x14为t1addix15,x0,1#x15为t2Loop:bgex11,x13,Done#i
不秃头继续学
·
2023-10-14 05:34
架构
实训——
RISC-V
汇编语言实践
RISC-V
汇编语言实践,待持续更新
RISC-V
指令集架构指令格式实训赋值语句移位运算结构控制语句条件判断示例C语言程序1示例C语言程序2循环示例C语言程序1示例C语言程序2子程序调用(被调用方被调用方调用方完整汇编语言程序设计示例
Usual 清清
·
2023-10-14 05:03
risc-v
c++
学习开发一个
RISC-V
上的操作系统(汪辰老师) — 一次RV32I加法指令的反汇编
前言(1)此系列文章是跟着汪辰老师的
RISC-V
课程所记录的学习笔记。
风正豪
·
2023-10-13 15:57
RISC-V
学习
risc-v
【
RISC-V
操作系统】从零开始写一个操作系统(五)RISCV汇编语言编程
一、RISCV汇编入门参考资料:非特权手册汇编器在线文档缺点:难读,难写,难移植。优点:灵活,强大。特点:适合参与直接操作硬件的场景。需要对性能极致优化的地方。1.risc汇编规则(gnu版本)不同的汇编器可能规则不同。我们使用GNU工具链。一个汇编程序(.s/.S)由多条语句组成(statement)。一条语句由三部分组成:[label:] [operation][comment]标签,操作,注
IOT.FIVE.NO.1
·
2023-10-13 15:25
risc-v
操作系统
risc-v
汇编
gnu
ubuntu
学习
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他