E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
ZYNQ裸机开发
Xilinx的
Zynq
系列,ARM和PL通过DMA通信时如何保证DDR数据的正确性。
使用
ZYNQ
或者MPSoC的好处是可以通过PL逻辑设计硬件加速器,对功能进行硬件加速。加速器和ARM之间的交互信息一般包含自定义加速指令传递、待计算数据以及计算结果。
拾贝壳的大男孩
·
2020-07-06 02:56
FPGA设计总结
SOC
玩转PYNQ系列:一、板卡简介与资源整理
本帖最后由枫雪天于2018-12-3110:53编辑非常幸运能够获得这次的试用机会,对Xilinx的
Zynq
系列FPGA心仪已久,正准备趁年关学习一下,与电子发烧友本次发布的PYNQ-Z2试用活动不期而遇
果乐果香
·
2020-07-06 02:39
FPGA学习
ZYNQ
入门(二)-PS(programmable system)端的开发流程
ZYNQ
_PS(programmablesystem)端的开发流程文章目录
ZYNQ
_PS(programmablesystem)端的开发流程新建工程添加system的ip-core添加
zynq
7ProcessingSystemip
hhhhorrible
·
2020-07-06 02:44
fpga
DSP
ZYNQ
入门(一)-AXI总线
ZYNQ
_AXI总线文章目录
ZYNQ
_AXI总线AcceleratorCoherencyPort,AXI_ACP(加速一致性接口)HighPerformance,AXI_HPGeneralPort,AXI_GPaxi_interconnectchannelprotocolsummaryAXI
hhhhorrible
·
2020-07-06 02:01
DSP
fpga
ZYNQ
学习之UART中断库函数解读
通用异步收发传输器(UniversalAsynchronousReceiver/Transmitter),通常称作UART。百度百科原理介绍:https://baike.baidu.com/item/UART/4429746?fr=aladdin1.初始化函数:XUartPs_CfgInitialize(UartInstPtr,Config,Config->BaseAddress);首先是对结构变
Bronceyang131
·
2020-07-06 01:40
学习笔记
ZYNQ
中断
ZYNQ
学习笔记——AXI_GPIO
AXIGPIO触发中断,控制PS端的LED亮灭/**main.c**Createdon:2020年3月12日*Author:*/#include"xparameters.h"#include"xgpiops.h"#include"xgpio.h"#include"xil_exception.h"#include"xscugic.h"#include"xil_printf.h"#include"sl
Bronceyang131
·
2020-07-06 01:40
学习笔记
ZYNQ
ZYNQ
_QSPI_FLASH烧写教程
1.在BLOCK上的
ZYNQ
system的MIOConfigure添加QuadSPIFlash部分,注意一定要勾选Feedbackclk;2.Clockconfigure中的设置QSPI时钟,就把它设置为
Bronceyang131
·
2020-07-06 01:40
ZYNQ
Zynq
Net解析(六)内存的实现
背景:在
zynq
Net项目之中,程序到底如何分配DRAM上的地址作为globalMemory。以及如何分配相应程序的内存。
祥瑞Coding
·
2020-07-06 01:24
FPGA
机器学习
c/c++
zynqNet
vivado设计一:建立第一个入门工程(基于zybo)
vivado设计一:建立第一个入门工程(基于zybo)0赞发表于2014/6/1723:03:25阅读(8777)评论(4)软件:vivado2013.4电脑:xp系统硬件:zybo(基于xilinx的
zynq
weixin_34321977
·
2020-07-06 01:27
Zynq
-7000 FreeRTOS(二)中断:PL中断请求
总结
Zynq
-7000的PL发送给PS一个中断请求,为FreeRTOS中断做准备。UG585的P225显示了系统的中断框图,如下图所示。
weixin_34279184
·
2020-07-06 01:31
嵌入式Linux
裸机开发
(七)——UART串口通信
嵌入式Linux
裸机开发
(七)——UART串口通信一、UART串口通信简介通用异步收发器简称UART,即UNIVERSALASYNCHRONOUSRECEIVERANDTRANSMITTER,它用来传输串行数据
weixin_34234721
·
2020-07-06 00:20
Xilinx
Zynq
-7000嵌入式系统设计与实现 学习教程(1)
学习资料下载地址:http://www.edawiki.com开篇体会;Xilinx的
ZYNQ
系列FPGA是二种看上去对立面的思想的融合,ARM处理器的串行执行+FPGA的并行执行,着力于解决大数据处理
weixin_34224941
·
2020-07-06 00:38
PYNQ = Python +
ZYNQ
——
ZYNQ
部分功能的Python化
PYNQ优点:1、Python用于
ZYNQ
开发,Python库和FPGA硬件库可以直接调用,极大加快开发进程、缩短开发周期、降低开发难度,更方便、快捷;2、用PYNQ开发,当Python有更加有效的可用库时
weixin_34097242
·
2020-07-06 00:10
嵌入式:一文看懂ASIC和FPGA的区别
FPGA流派的代表公司如Xilinx主推的
Zynq
平台,而ASIC流派的代表公司有Movidius。两大流派各有长短,下面让小编来细细分说。FPGA——现场可编程门阵列ASIC具有高性
weixin_34021089
·
2020-07-05 23:29
基于
Zynq
平台的EtherCAT主站方案实现
Zynq
-7000是赛灵思公司(Xilinx)推出的行业第一个全可编程SoC产品,它将双核ARMCortex-A9处理器,低功耗可编程逻辑以及常用的外设紧密集成在一起。ZedBoard
weixin_33994429
·
2020-07-05 23:00
米尔电子
Zynq
UltraScale MPSoC核心板资料介绍
米尔
Zynq
UltraScaleMPSoC核心板(MYC-CZU3EG)是采用Xilinx新一代
Zynq
处理器。
weixin_33966365
·
2020-07-05 23:36
ZYNQ
基础知识一
参考:UG1181
Zynq
-7000ProgramableSocArchitrcturePortingQuickStartGuide
zynq
处理器结构图CPUMODE:Atanygiventime,theCPUcanbeinonlyonemode
weixin_33857679
·
2020-07-05 23:03
S3C6410基于SD卡的
裸机开发
手里只有一块OK6410开发板,一张8G的SD卡,没有相关的JTAG调试器,也没有集成开发环境可用,那如何进行
裸机开发
呢?查询开发的手册可知,6410芯片支持从SD卡启动,因此
裸机开发
就从SD卡开始。
weixin_33832340
·
2020-07-05 23:38
【重点】米尔发布
Zynq
UltraScale MPSoC核心板
米尔发布新产品:国内首款
Zynq
UltraScale+MPSoC平台核心板(及开发板):MYC-CZU3EG。
weixin_33806300
·
2020-07-05 23:11
OK6410基于SD卡的
裸机开发
-LED灯控制
在上一篇文章中提到SD卡的
裸机开发
环境的搭建以及OK6410的启动设置,这章开始进入LED灯的闪烁控制。1、首先打开OK6410的开发板原理图,找到LED等控制的原理图部分,如下图1所示。
weixin_33695450
·
2020-07-05 22:38
Zynq
7000系列之芯片引脚功能综述
很多人做了很久的FPGA,知道怎么去给信号分配引脚,却对这些引脚的功能及其资源限制知之甚少;在第一章里对
Zynq
7000系列的系统框架进行了分析和论述,对
Zynq
7000系列的基本资源和概念有了大致的认识
weixin_30954265
·
2020-07-05 22:38
zynq
linux 驱动之中断相关
////////////////////////////////////////////////////////////////////////////////////////////////最近在搞
zynq
linux
weixin_30920513
·
2020-07-05 22:45
5.Xilinx RapidIO核例子工程源码分析
www.cnblogs.com/liujinggang/p/10091216.html一、软件平台与硬件平台软件平台:操作系统:Windows8.164-bit开发套件:Vivado2015.4.2硬件平台:评估板:
ZYNQ
weixin_30889885
·
2020-07-05 22:14
深入分析GPIOPS驱动代码-1,Zedboard,
zynq
-7000
HowtousetheGpioPsinzedboardDifferentfromothermicrocontroller,the
zynq
-7000cortexa9hasonlyagpiomodule,andthegpiodriverapiisdesignedfortheonlymodule
weixin_30865427
·
2020-07-05 22:19
Zynq
在Ubuntu上搭建编译环境
http://bbs.elecfans.com/jishu_487981_1_1.html以下操作均在root用户下完成1,下载交叉编译器在ubuntu里下载arm-2010.09-62-arm-xilinxa9-linux-gnueabi.bin安装文件,,放到/tools/中2,同步xilinx的linuxkernelmkdir/kernelcd/kernelgitclonegit://git
weixin_30847271
·
2020-07-05 22:06
第十三章
ZYNQ
-MIZ702 PL中断请求
PL端通过按键产生中断,PS接受到之后点亮相应的LED.本文所使用的开发板是Miz702PC开发环境版本:Vivado2015.4XilinxSDK2015.413.0本章难度系数★★☆☆☆☆☆13.1
ZYNQ
weixin_30787531
·
2020-07-05 22:22
Zynq
7000开发系列-7(在Zybo上运行Linaro桌面系统)
目标板:Zybo(7Z010)主机操作系统:Ubuntu14.04.5LTS64bit交叉编译链:arm-xilinx-linux-gnueabi-[gccversion4.9.2(SourceryCodeBenchLite2015.05-17)]Linaro系统:linaro-precise-ubuntu-desktop-20120923-436.tar.gz〇、准备工作1、交叉编译环境搭建,见
weixin_30739595
·
2020-07-05 21:17
基于
ZYNQ
的双核启动与通信问题解决
Zynq
SoC配备256KB的片上SRAM,可从以下四个源地址进行访问:•利用侦测控制单元(SCU)从任意内核进行访问;•利用SCU通过AXI加速器一致性端口(ACP)从可编程逻辑进行访问;•利用片上存储器
weixin_30735391
·
2020-07-05 21:12
Zynq
Cache问题的解决方法
http://www.openhw.org/module/forum/thread-546879-1-1.htmlhttp://blog.163.com/haibianfeng_yr/blog/static/3457262020179109245981/http://blog.csdn.net/waterhawk/article/details/50723677个人理解,如果使用的AXI_HP接口
weixin_30732825
·
2020-07-05 21:40
xilinx FPGA普通IO作PLL时钟输入
专用时钟管脚可以;普通IO可以通过BUFG再连到PLL的时钟输入上,但要修改PLL的设置inputclk的选项中要选择"NoBuffer";具体内部布局分配可以通过Xilinx的FPGAEditor来查看,
ZYNQ
weixin_30693183
·
2020-07-05 21:39
第十二章
ZYNQ
-MIZ702 PS读写PL端BRAM
本篇文章目的是使用BlockMemory进行PS和PL的数据交互或者数据共享,通过
zynq
PS端的MasterGP0端口向BRAM写数据,然后再通过PS端的MaterGP1把数据读出来,将结果打印输出到串口终端显示
weixin_30687051
·
2020-07-05 21:06
(原创)一步一步学ZedBoard &
Zynq
(七):制作ZedBoard上linux根文件系统(ramdisk)
Digilent的OOB设计给出了一个ZedBoard上完整的运行的linux系统所需要的所有文件,包括配置FPGA的bit文件、配置ARMPS系统的First-Stagebootloader(FSBL)和引导linux需要的Second-Stagebootloader(SSBL)、Linux内核zImage、设备树文件devicetree_ramdisk.dtb以及根文件系统ramdisk8M.
weixin_30685047
·
2020-07-05 21:34
PYNQ系列学习(二)——pynq与
zynq
对比(一)
Zynq
可扩展处理平台是赛灵思新一代FPGA的可编程技术的产品系列。与采用嵌入式处理器的FPGA不同,
Zynq
产品系列的处理系统不仅能在开机时启动,而且还可根据需要配置可编程逻辑。
weixin_30680385
·
2020-07-05 21:29
ZYNQ
7000 LVDS接口输出配置
xilinx7系列芯片不再支持LVDS33电平,在VCCO电压为3.3V的情况下无法使用LVDS25接口。有些设计者想通过在软件中配置为LVDS25,实际供电3.3V来实现LVDS33也是无效的,原因是xilinx7系列芯片在IO配置方面增加了过压保护,因而无法通过欺骗综合软件的方式强行配置IO,具体参见7-SeriesSelectIOResourcesGuide,page100,Note2sta
weixin_30652271
·
2020-07-05 21:01
xilinx-
zynq
教程5-Uboot
zynq
-SD卡启动和Flash启动(QSPI)本教程不是商业教程,只是自己学习时,希望记录下来,可以反复查看学习,以免忘记。
weixin_30648587
·
2020-07-05 21:28
ZCU104搭建Ubuntu桌面系统-1安装Petalinux
参考教程:https://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/18841948/
Zynq
+UltraScalePlus+MPSoC+-+Ubuntu
weixin_30646315
·
2020-07-05 21:26
CH02基于
ZYNQ
的嵌入式LINUX移植
CH02基于
ZYNQ
的嵌入式LINUX移植1.1概述实验环境:Windows10专业版Vmwareworkstation14.1.1Ubuntu16.04.3XilinxSDx2017.4实验内容:很多人问我怎么不用
weixin_30641465
·
2020-07-05 21:52
Zynq
7000系列之芯片系统结构概述
相比较经典的FPGA,
Zynq
7000系列最大的特点是将处理系统PS和可编程资源PL分离开来,固化了PS系统的存在,实现了真正意义上的SOC(SystemOnChip)。
weixin_30617737
·
2020-07-05 21:03
第十四章
ZYNQ
TIMER定时器中断
上篇文章实现了了PS接受来自PL的中断,本片文章将在
ZYNQ
的纯PS里实现私有定时器中断。每隔一秒中断一次,在中断函数里计数加1,通过串口打印输出。
weixin_30596165
·
2020-07-05 21:44
ZYNQ
之uboot,kernel,设备树,文件系统生成。
Vivado:2016.4Linux:Ubuntu16.4
ZYNQ
:xc7z020下载文件名称2016.4-zed-release.tar.xzdevice-tree-xlnx-xilinx-v2016.4
weixin_30575309
·
2020-07-05 21:02
ZYNQ
. LwIP.PHY.KSZ9031RNX
新一块板子米尔科技的z-turn使用的PHY芯片是Micrel的KSZ9031RNX而不是zedboard上的Marvell的。直接使用lwip的echoserverdemo时会报错,无法启动。在网上找了很久终于找到几篇关于这个问题的文章。修改PHY的驱动xemacpsif_physpeed.c文件该芯片的PHYIdentifier是0x0022bsp设置中修改参数以提速MEM_SIZE52428
weixin_30576859
·
2020-07-05 21:31
xilinx-
zynq
教程1-helloworld
zynq
-helloworld本教程不是商业教程,只是自己学习时,希望记录下来,可以反复查看学习,以免忘记。
track sun
·
2020-07-05 21:02
深入分析GPIOPS驱动-3 , ZEDBOARD,
ZYNQ
-7000
GpioPsinDepth–3GpioPsDriverAPIUserGuideFindthedirectoryinXilinxISEinstallation,wecanfindsomeusefuldriverapisourcesanddocuments,asshownfollowing:Godirectlyintogpiops_v1_01_afolder:Driversourceslocatein
weixin_30514745
·
2020-07-05 21:38
S02_CH07_
ZYNQ
PL中断请求
S02_CH07_
ZYNQ
PL中断请求7.1
ZYNQ
中断介绍7.1.1
ZYNQ
中断框图可以看到本例子中PL到PS部分的中断经过ICD控制器分发器后同时进入CPU1和CPU0。
weixin_30507269
·
2020-07-05 21:33
ZYNQ
地址分配问题
首先给出一篇很好的文章:
Zynq
构建SoC系统深度学习笔记-05-PL读写DDR3http://www.eefocus.com/antaur/blog/17-08/423773_0818c.html这个博主的一系列文章写的很好
weixin_30481087
·
2020-07-05 21:10
谈谈对
zynq
的浅显理解
zynq
并不能说是一个嵌入arm核的FPGA。从它的启动过程就可以发现,绝对是arm主导的,所以称它为以高性能FPGA为外设的双核arm或许更为合适。以下是优势:第一个:开发环境的大集成。
weixin_30405421
·
2020-07-05 20:05
CH01基于Ubuntu系统的
ZYNQ
-7000开发环境的搭建
1.1概述实验环境:Windows10专业版Vmwareworkstation14.1.1Ubuntu16.04.3XilinxSDx2017.4实验内容:国内Windows系统盛行,普通使用者或者是开发人员都喜欢用Windows,但其实,不管是软件开发人员还是硬件开发人员,在Linux/Unix操作系统下进行开发才是最明智的选择,在这里可以轻易找到任何有用的开源软件(开源并不代表免费),接下有时
weixin_30388677
·
2020-07-05 20:57
ZYNQ
的NFS挂载
好长时间没摸带mmu的ARM处理器了,今天应同学要求,折腾了一下NFS的挂载,因为bootloader是我的兴趣,平常要么使用串口进行数据传输,要么使用dnw进行usb数据传输,NFS也总是在做,就是做了忘,今天特意花了点时间把调试的过程记录一下,以备以后参考。:P首先在虚拟机下确定确定NFS和PORTMAP是否已经打开,并在etc/exports下输入/NFS218.199.182.*(rw,s
詹小布
·
2020-07-05 20:51
读懂 PetaLinux:让 Linux 在
Zynq
上轻松起“跑”(转)
对于
Zynq
这样一个“ARM+可编程逻辑”异构处理系统我们已经不陌生,其创新性大家也有目共睹。
weixin_30378623
·
2020-07-05 20:15
Zynq
-7000 MiZ701 SOC硬件使用手册
一、整体概述4二、应用领域及人群4三、硬件配置4BANK资源分配6四、MiZ701开发板功能描述74.1全编程SOC(AllProgrammableSoC)74.2内存(Memory)74.2.1DDR374.2.2PROMSPIFALSH84.2.3TF卡94.3USB104.3.1USBOTG104.3.2MiZ701USBTOUART114.3.3USBESD保护114.3.4JTAG接口1
weixin_30357231
·
2020-07-05 20:26
上一页
35
36
37
38
39
40
41
42
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他