杭电计算机组成原理课程设计-ISE_IP核生成教程

  在计算机组成原理课程设计中,我们需要创建Memory IP核,此处以FPGA自带的存储器IP核来实现
以下为使用ISE创建IP核的方法

1.创建.coe文件

杭电计算机组成原理课程设计-ISE_IP核生成教程_第1张图片
如图所示,创建一个txt文件
memory_initialization_radix 规定了存储数的进制,此处为16进制
memory_initialization_vector 后的即为存储数,中间用英文逗号隔开
保存后将文件后缀改为.coe

2.如图所示,在ISE中新建IP核

杭电计算机组成原理课程设计-ISE_IP核生成教程_第2张图片
杭电计算机组成原理课程设计-ISE_IP核生成教程_第3张图片
输入IP核名称后点击next
杭电计算机组成原理课程设计-ISE_IP核生成教程_第4张图片
选择如图所示选项,选择next后在新弹出页面选择finish
后可见下图所示界面
杭电计算机组成原理课程设计-ISE_IP核生成教程_第5张图片
点击next
杭电计算机组成原理课程设计-ISE_IP核生成教程_第6张图片
选择single port RAM后next
杭电计算机组成原理课程设计-ISE_IP核生成教程_第7张图片
因为我们需要的存储器由32个64位寄存器组成,故修改图中数值,后选择next

杭电计算机组成原理课程设计-ISE_IP核生成教程_第8张图片
勾选load init file,browse选择之前创建的,coe文件,导入正确的话选择show可显示
杭电计算机组成原理课程设计-ISE_IP核生成教程_第9张图片
导入成功后选择generate选项即可

3.IP核的调用

杭电计算机组成原理课程设计-ISE_IP核生成教程_第10张图片
如图所示复制相应代码即可调用IP核模块

IP核内容更新

想要更新IP核存储器中的内容,只需修改相应.coe文件,后按如图所示选项双击执行即可
杭电计算机组成原理课程设计-ISE_IP核生成教程_第11张图片

你可能感兴趣的:(杭电计算机组成原理课程设计)