基于FPGA千兆以太网的安全网关

原创:转载请注明出处  


基于FPGA千兆以太网的安全网关


1、             系统功能描述

 

 基于FPGA千兆以太网的安全网关_第1张图片

如上图所示:

A机数据送发至B机,经B机交验后发送至C机,且在发送过程中A机与C机之间物理上隔离。



2、             实现方法




1)B机由2个FPGA模块组成,每个FPGA控制一个网口,两个FPGA间通过FIFO完成数据的单向传递。(FIFO:先进先出存储器模块,在FPGA内部实现。)

2)A机发送数据包至FPGA1,FPGA1接收数据、暂存在RAM空间,并完成检验工作。

3)如果数据包有问题,就请求A机重新发送数据包。如果数据包没有问题就送入FIFO中,等待FPGA2模块的读取。

4)FPGA2模块读取FPGA1中FIFO的数据,并发送至C机

5)C校验FPGA2发送来的数据,如果有问题就请求重发。


3、系统框图

基于FPGA千兆以太网的安全网关_第2张图片



4、发送速率测试
基于FPGA千兆以太网的安全网关_第3张图片

你可能感兴趣的:(基于FPGA千兆以太网的安全网关)