E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
★FPGA项目经验
fpga
学习——移位寄存器
1.移位寄存器代码moduleex_shift(inputwirelvds_clk,inputwirerst,inputwirelvds_d,outputreg[7:0]lvds_o);reg[7:0]shift_reg;//用于存储串转并的数据reg[2:0]cnt;regs_flag_dy1,s_flag_dy2;regs_flag;//位拼接符:{7'b1010_000,3'b010}---
鱼没有脚.
·
2023-11-08 02:20
FPGA语法学习
fpga开发
学习
FPGA
的元素组件
注意:关于
FPGA
的元素这一块儿内容,稍有出入。
JiaYu嵌入式
·
2023-11-08 02:14
嵌入式底层
嵌入式学习
物联网
fpga开发
嵌入式硬件
学习
汇编
物联网
stm32
基础设计一——
FPGA
学习笔记<2>
目录零.设计流程一.按键点亮LED灯1.硬件资源2.项目设计3.波形设计4.创建Vivado工程编辑添加设计文件添加仿真文件5.引脚约束6.生成比特流文件7.下载验证8.程序固化二.多路选择器1.实现方法always中if-else实现方法always中case实现方法编辑assign中条件运算符(三元运算符)实现方法2.仿真三.译码器1.实现方法2.仿真四.半加器1.实现2.仿真五.层次化设计1
switch_swq
·
2023-11-08 00:28
FPGA
学习笔记
学习
笔记
关于小白如何学
FPGA
这件事
关于小白如何学
FPGA
这件事注意点:如果输入信号在最终没有输出,verilog是不会各这个信号分配资源的。
奈奎斯特不稳定
·
2023-11-08 00:26
FPGA
FPGA
实现蜂鸣器播放音乐实验,以儿歌《两只老虎》为例
**
FPGA
实现蜂鸣器播放音乐**实现功能:开发板上电后,通过蜂鸣器播放《两只老虎》。
又菜又爱玩的东哥
·
2023-11-08 00:50
编辑器
fpga开发
Xilinx
FPGA
SPIx4 配置速度50M约束语句(Vivado开发环境)
qspi_50m.xdc文件:set_propertyBITSTREAM.GENERAL.COMPRESSTRUE[current_design]set_propertyBITSTREAM.CONFIG.SPI_BUSWIDTH4[current_design]set_propertyBITSTREAM.CONFIG.CONFIGRATE50[current_design]set_property
whik1194
·
2023-11-07 22:18
ISE
Vivado
MicroBlaze系列教程
FPGA
Xilinx
MicroBlaze
Vivado
CPLD
基于
FPGA
异构计算快速构建高性能图像处理解决方案
FPGA
与CPU相比进一步强化了算力,尤其适合各类并行化计算;而与GPU相比,其更细粒度及灵活的并行化及流水线控制天然的对复杂算法有更强的适应性,能够充分发挥出算力优势,从而带来计算效率的提升。
LiveVideoStack_
·
2023-11-07 22:46
FPGA
:下一代机器人感知处理器
FPGA
:下一代机器人感知处理器作者简介:刘少山,PerceptIn公司联合创始人。加州大学欧文分校计算机博士,研究方向包括智能感知计算、系统软件、体系结构与异构计算(
FPGA
、GPU)。
GaryGao99
·
2023-11-07 22:41
FPGA
FPGA
HPC
如何做到一套
FPGA
工程无缝兼容两款不同的板卡?
试想这样一种场景,有两款不同的
FPGA
板卡,它们的功能代码90%都是一样的,但是两个板卡的管脚分配完全不同,一般情况下,我们需要设计两个工程,两套代码,之后还需要一直维护两个版本。
whik1194
·
2023-11-07 22:10
ISE
Vivado
MicroBlaze系列教程
fpga开发
FPGA
Xilinx
MicroBlaze
ARM
工业通讯 | Soc-e在
FPGA
上为任务关键型应用量身定制的IEEE 1588感知以太网交换机
摘要现代
FPGA
和可重配置平台的长期供应,灵活性和集成能力已使这些器件成为航空航天和国防市场上新型嵌入式设备的首选技术。
虹科电子科技
·
2023-11-07 21:27
工业通讯
fpga
以太网
交换机
基于
FPGA
的数字时钟系统设计
在
FPGA
的学习中,数字时钟是一个比较基础的实验案例,通过该实验可以更好的锻炼初学者的框架设计能力以及逻辑思维能力,从而打好坚实的基本功,接下来就开始我们的学习吧!
战斗的青春岁月
·
2023-11-07 16:10
FPGA学习
fpga开发
基于
FPGA
的IIC程序设计
IIC通信协议在实际的工程项目中应用很多,作为一名
FPGA
工程师是必须要掌握IIC,下面就开始学习吧,let'sgo!
战斗的青春岁月
·
2023-11-07 16:10
FPGA学习
fpga开发
基于
FPGA
的奇数分频器设计
基于
FPGA
的奇数分频设计在数电系统的设计中,分频器是一种应用广泛的电路,其功能就是对高频信号进行分频的。分频器的本质上就是加法计数器,其计数值是由分频系数N=F_IN/F_OUT决定的。
战斗的青春岁月
·
2023-11-07 16:40
FPGA学习
fpga开发
基于
FPGA
的小数计算学习
1.前言在展开学习之前,我先回答网友的一些提问,问题如下所示:No.1:ARM、DSP、
FPGA
到底学习哪个好?
战斗的青春岁月
·
2023-11-07 16:39
FPGA学习
基于FPGA的小数学习
基于
FPGA
的分频器设计
分频器介绍在数电系统设计中,分频器的应用非常的广泛,它的功能就是对高频率的信号进行分频。分频器的本质上是加法器的演变,其计数值由分频系N=fin/fout决定,分频器输出的不是普通的计数值,而是根据分频系数对输出信号高低电平进行控制。分频器常用于数字电路中的时钟分频,用以得到较低的时钟信号、选通信号、中断信号等。分频器在公司的笔试题是必考题,这里我们主要介绍几种分频器,偶数分频、奇数分频。偶数分频
战斗的青春岁月
·
2023-11-07 16:39
FPGA学习
基于FPGA的分频器设计
基于
FPGA
的CLAHE图像增强算法设计
参考文献《基于
FPGA
的自适应直方图均衡算法的研究与实现》最近终于有时间可以写点东西了,跟网友聊天,希望我能把
FPGA
实现CLAHE算法写点东西,我简单的写了些,希望能给大家学习提供点思路。
战斗的青春岁月
·
2023-11-07 16:39
FPGA学习
fpga开发
算法
matlab
基于
FPGA
的模板匹配红外目标跟踪算法设计
文献中对该算法的评价很高,满足制导系统的实时性要求,用
FPGA
实现该算法具有运算速度快,可靠性高,功耗低等优势。鉴于文献对
FPGA
实现该算法的评价这么高,作为一名
FPGA
工程师肯定要把它搞出来。
战斗的青春岁月
·
2023-11-07 16:58
FPGA学习
fpga开发
知行之桥EDI系统压力测试&性能调优分享
近日,EDI工程师们结合
项目经验
,就知行之桥EDI系统各端口的压力测试以及
知行EDI
·
2023-11-07 12:31
电子行业EDI
EDI电子数据交换
知行软件
EDI
Q&A
电子数据交换
EDI
压力测试
性能调优
ZYNQ_project:led
synthesis综合:综合的过程是由
FPGA
综合工具箱HDL原理图或其他形式源文件进行分析,进而推演出由
FPGA
芯片中底层基本单元表示的电路网表的过程。通俗的讲就是将自己的设计映射到
FPGA
中。
warrior_L_2023
·
2023-11-07 12:48
正点原子领航者7020
fpga开发
项目经验
分享
前言最近一直在想自己在项目中的一些得失,在每一个项目结束都要问自己一下:这个项目中自己获得哪些成长,下次是不是可以做到更好。长期的项目过程往往会让人陷入一种思维的定式:好像每个项目的工作都一样,这样很容易进入一种比较消极的状态,会忘记自己曾经给自己设置的目标。以前看过这样一个问题:什么才算得上有效经验?有些人做了三年其实只有一年的经验,因为后面基本上是前面的copy。这也是为什么有人说一个人的成长
百恼Z
·
2023-11-07 12:20
程序人生
项目管理
经验分享
互联网
FPGA
时序约束之Quarters_TimeQuest Timing Analyzer 初篇
FPGA
时序分析工具上手今天课程主体:完成时序分析和约束的基本流程,认识用到的工具和软件。1.利用QuartusII查看运行最高频率对于一个代码,问:这个代码能够运行在多高的时钟频率。
小小低头哥
·
2023-11-07 09:54
小梅哥FPGA时序约束与分析
fpga开发
FPGA
时序分析与约束(10)——生成时钟
一、概述最复杂的设计往往需要多个时钟来完成相应的功能。当设计中存在多个时钟的时候,它们需要相互协作或各司其职。异步时钟是不能共享确定相位关系的时钟信号,当多个时钟域交互时,设计中只有异步时钟很难满足建立和保持要求。我们将在后面的内容中介绍这部分问题,同步时钟则会共享固定相位关系。往往同步时钟产生自同一个时钟源。如今的Soc在同一个芯片内包含多种异构设备。同一个芯片内可能包含高速的处理器和低速的存储
apple_ttt
·
2023-11-07 09:18
关于时序分析的那些事
fpga开发
fpga
时序约束
【
FPGA
】串口通信UART
文章目录一、UART串口通信一、基本概念二、串口数据三、了解波特率二、串口UART思路设计三、代码部分一、串口接收模块二、串口发送模块四、串口回环实验五、仿真验证六、上板验证七、总结一、UART串口通信一、基本概念串口是串行接口(serialport)的简称,也称为串行通信接口或COM接口。串口通信是指采用串行通信协议(serialcommunication)在一条信号线上将数据一个比特一个比特地
EPCCcc
·
2023-11-07 07:28
FPGA
fpga开发
uart
转行软件测试,简历怎么包装成1年工作经验的测试工程师
先上简历,一般1年的的软件测试包装经验,修改建议如下:1:把最近的项目要放在
项目经验
的最前面,以前的项目放在后面,项目要按照这个顺序2:第1个项目要包含Web断和App端两部分(不要仅仅是Web端和仅仅是
可可爱爱的程序员
·
2023-11-07 03:32
软件测试
程序员
python
压力测试
单元测试
测试工具
postman
异构融合计算技术白皮书(2023年)研读1
读到工业和信息化部电子第五研究所所做的《异构融合计算技术白皮书(2023年)》,我关注的重点是
FPGA
与异构计算。
danxutj
·
2023-11-06 16:10
FPGA
异构计算
fpga开发
异构融合计算技术白皮书(2023年)研读3
读到工业和信息化部电子第五研究所所做的《异构融合计算技术白皮书(2023年)》,我关注的重点是
FPGA
与异构计算。续前篇,前篇为第1至4点。
danxutj
·
2023-11-06 16:10
FPGA
异构计算
fpga开发
AMD低时延电子交易加速卡调研
xilinx)AlveoUL3524加速卡的介绍,它是2023年9月底刚推出的面向超低时延电子交易应用设计的新款金融科技(fintech)加速卡,看介绍是为自营交易所、做市商、对冲基金、经纪商和交易所提供一流的
FPGA
danxutj
·
2023-11-06 16:04
FPGA
异构计算
fpga开发
26岁一事无成该怎么办?
今年是我大专毕业的第四年,做了四年文职,今年趁着生完宝宝,在家学了半年的软件培训课程,准备转行,但是苦于没有实际
项目经验
,简历不好包装,我们就业老师说,可以把简历写成四年软件测试工作经验,但是我怕,我怕被人家背调查出来
黎心安
·
2023-11-06 13:19
【正点原子
FPGA
连载】第四章Quartus II软件的安装和使用 -摘自【正点原子】新起点之
FPGA
开发指南_V2.1
id=6097589511132)全套实验源码+手册+视频下载地址:http://www.openedv.com/thread-300792-1-1.html3)对正点原子
FPGA
感兴趣的同学可以加群讨论
正点原子
·
2023-11-06 12:29
嵌入式
fpga开发
单片机
嵌入式硬件
【正点原子
FPGA
连载】第三十四章RGB-LCD触摸屏实验 -摘自【正点原子】新起点之
FPGA
开发指南_V2.1
id=6097589511132)全套实验源码+手册+视频下载地址:http://www.openedv.com/thread-300792-1-1.html3)对正点原子
FPGA
感兴趣的同学可以加群讨论
正点原子
·
2023-11-06 12:58
嵌入式
fpga开发
单片机
嵌入式硬件
FPGA
纯逻辑资源实现SDI视频解码,提供工程源码详解和技术支持
一是使用专用编解码芯片,比如典型的接收器GS2971,发送器GS2972,优点是简单,比如GS2971直接将SDI解码为并行的YCRCB,缺点是成本较高,可以百度一下GS2971的价格;另一种方案是使用
FPGA
9527华安
·
2023-11-06 10:55
菜鸟FPGA图像处理专题
FPGA编解码SDI视频专题
fpga开发
SDI
SDI解码
图像处理
FPGA解码SDI
FPGA
高端项目:图像缩放+GTP+UDP架构,高速接口以太网视频传输,提供2套工程源码加QT上位机源码和技术支持
目录1、前言免责声明本项目特点2、相关方案推荐我这里已有的GT高速接口解决方案我这里已有的以太网方案我这里已有的图像处理方案3、设计思路框架设计框图视频源选择ADV7611解码芯片配置及采集动态彩条跨时钟FIFO图像缩放模块详解设计框图代码框图2种插值算法的整合与选择GTP全网最细解读GTP基本结构GTP发送和接收处理流程GTP的参考时钟GTP发送接口GTP接收接口GTPIP核调用和使用数据对齐视
9527华安
·
2023-11-06 10:19
FPGA
GT
高速接口
菜鸟FPGA以太网专题
菜鸟FPGA图像处理专题
fpga开发
udp
图像缩放
高速接口
以太网
视频传输
QT
深入理解CPU和异构计算芯片GPU/
FPGA
/ASIC (上篇)
目前,
FPGA
已在腾讯海量图片处理以及检测领域已规模上线。随着互联网用户的快速增长,数据体量的急剧膨胀,数据中心对计算的需求也在迅猛上涨。
前端老码农
·
2023-11-06 07:26
前端
gpu
asic
fpga
cpu
https
异构计算
协处理器
芯片
腾讯云
云计算
AI芯片架构体系综述:芯片类型CPU\GPU\
FPGA
\ASIC以及指令集CSIS\RISC介绍
大模型的发展意味着算力变的越发重要,因为大国间科技竞争的关系,国内AI从业方在未来的一段时间存在着算力不确定性的问题,与之而来的是许多新型算力替代方案的产生。如何从架构关系上很好的理解计算芯片的种类,并且从计算类型、生态、流片能力等多角度评估算力需求,正在成为AI方向负责人的核心竞争力。正因为这个原因,最近几个休息日我一直在看相关领域的文章和论文,试着理清算力基础架构关系,因为过去积累不够深,可能
Garvin Li
·
2023-11-06 07:56
人工智能
AI芯片
深度学习硬件:CPU、GPU、
FPGA
、ASIC
计算所对应的硬件平台有:CPU、GPU、
FPGA
、ASIC。由于移动互联网的到来,用户每天产生大量的数据被入口应用收集:搜索、通讯。
平凡而伟大(心之所向)
·
2023-11-06 07:26
处理器
人工智能
GPU
CPU
人工智能
以太网实验1.mdio接口读写实验
以太网常见硬件组成:
fpga
首先发送数据到经过udp层、ip层以及mac层的封装主要有MAC控制器、PHY芯片、网络变压器和RJ45接头组成,有的系统会有DMA控制。
意大利的E
·
2023-11-06 05:45
fpga学习
fpga开发
异构融合计算技术白皮书(2023年)研读2
读到工业和信息化部电子第五研究所所做的《异构融合计算技术白皮书(2023年)》,我关注的重点是
FPGA
与异构计算。续前篇,前篇为第1和第2点。
danxutj
·
2023-11-06 05:43
FPGA
异构计算
fpga开发
mipi传输距离3米_快速掌握MIPI开发攻略,对接百度人工智能计算卡EdgeBoard
本文以百度的AI端上推理设备EdgeBoard为硬件基础,介绍基于
FPGA
的MIPI相关技术的开发。
weixin_39639260
·
2023-11-06 05:58
mipi传输距离3米
Zynq简介——
FPGA
学习笔记<7>
目录一.xilinxZynqUltraScale+MPSoC1.MPSoC简介2.
FPGA
简介3.MPSoCPL简介(1)可编程输入/输出单元(2)基本可编程逻辑单元(3)嵌入式块RAM(4)丰富的布线资源
switch_swq
·
2023-11-06 04:43
FPGA
学习笔记
fpga开发
学习
笔记
0基础转行数据分析学习指南
在转行数据分析的过程中,相信很多小伙伴都有这样的困惑:面对五花八门的学习资料,不知道从哪儿入手不了解学习到什么程度才可以去找工作没有数据分析
项目经验
,害怕找工作被拒为了让小伙伴们在转行过程中少走一些弯路
爱数据_橙子
·
2023-11-06 04:34
2016年开源巨献:百度71款开源项目
本公众号主要推送javaweb开发相关技术,基础知识点,同时会深入剖析复杂的问题,分享一些优秀的框架,大型
项目经验
,当今最流行的Javaweb技术,热点科技新闻,招聘信息,生活乐趣等等。
程序员闪充宝
·
2023-11-06 02:34
百度
可视化
分布式
编程语言
java
FPGA
视频拼接项目LVDS视频传输数据接口介绍
FPGA
视频拼接项目LVDS视频传输数据接口***本文为明德扬原创文章,转载请注明出处!
MDYFPGA
·
2023-11-06 01:50
FPGA
视频拼接
LVDS视频传输数据
嵌入式系统中的
FPGA
举个栗子假设你有一台智能家居系统,其中的
FPGA
可以被类比为智能家居中的中央控制器。智能家居系统:定制家居逻辑:你希望智能家居系统能够根据你的生活习惯、时间表和喜好自动控制灯光、温度、窗帘等设备。
JiaYu嵌入式
·
2023-11-06 00:34
嵌入式底层
嵌入式学习
fpga开发
单片机
arm开发
嵌入式硬件
stm32
浅谈自动化测试框架设计
笔者结合实际
项目经验
以及学习其他前辈经验,总结分享一下自动化测试框架设计的思想自动化测试一般有数据驱动和关键字驱动两种模式,这里将两种思想结合起来,即有关键字驱动也有数据驱动。
weixin_30302609
·
2023-11-05 21:29
python
数据库
java
音频电平vu显示表软件下载_正点原子开拓者 Nios II资料连载第十章MCU TFT-LCD图片显示实验...
1)实验平台:正点原子开拓者
FPGA
开发板2)摘自《开拓者NiosII开发指南》关注官方微信号公众号,获取更多资料:正点原子3)全套实验源码+手册+视频下载地址:http://www.openedv.com
weixin_39592026
·
2023-11-05 21:13
音频电平vu显示表软件下载
基于
FPGA
+MIG+AXI4实现DDR3 SDRAM读写操作仿真(附代码+各模块仿真时序图)
前言一、仿真工程结构二、TestBench文件代码2.图像数据源模块(img_data_gen.v)仿真2.1全局视角仿真图2.2局部视角仿真图3.图像写请求模块(img_write_req_gen.v)仿真4.图像帧写入模块(frame_write.v)仿真4.1全局视角仿真图4.2局部视角仿真图4.2.1write_buf4.2.2frame_fifo_write5.图像通道写仲裁模块(mem
春风细雨无声
·
2023-11-05 20:56
FPGA
fpga开发
图像处理
基于
FPGA
+MIG+AXI4实现DDR3 SDRAM读写操作(附代码)
温馨提示:在阅读本文之前需具备DDR3SDRAM(详见https://blog.csdn.net/xingchenfeiying/article/details/123439177?utm_source=app&app_version=5.1.1&utm_source=app)和AXI4总线协议(详见https://blog.csdn.net/xingchenfeiying/article/det
春风细雨无声
·
2023-11-05 20:25
FPGA
fpga开发
【
FPGA
】XILINX DDR3的MIG IP核的配置
XILINXDDR3的MIGIP核的配置1.MIG的IP核引脚说明app_addr:地址线app_cmd:指令线(读写指令)app_en:MIG使能信号app_rdy:MIG能接受指令的指示信号app_hi_pri:优先级信号(没有用到)app_rd_data:读取的数据app_rd_data_end:读取突发最后一个数据的标志位app_rd_data_valid:已经读到数据时,表示数据有效ap
原地打转的瑞哥
·
2023-11-05 20:23
fpga开发
五,基于
FPGA
的DDR控制器设计及MIG控制器使用
1,DDR简述SDRAM:称为动态随机访问存储器,通过电容保存信息。SDR:单速率,单端,LVCMOS标准;DDR:双速率,差分电路,SSTL标准;2,SDRAM控制器设计(1)上电初始化;(2)预充电;(3)读写操作命令如下,初始化配置行参数说明如下:上电初始化顺序:预充电:SDRAM为电容模式,如果不进行预充电,随着时间,他内部数据就会丢失,因此每间隔时段时间对DDR芯片就要进行充电造成.该操
yxiune
·
2023-11-05 20:22
FPGA
ddr
fpga
xilinx
fpga
ddr mig axi
硬件参考:https://zhuanlan.zhihu.com/p/97491454https://blog.csdn.net/qq_22222449/article/details/106492469https://zhuanlan.zhihu.com/p/26327347https://zhuanlan.zhihu.com/p/582524766包括野火、正点原子的资料一片内存是1Gbit12
xiaguangbo
·
2023-11-05 19:40
fpga
fpga开发
上一页
34
35
36
37
38
39
40
41
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他