E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
【FPGA】
FPGA
学习笔记:单次调用@(posedge clk)(没有always)
之前看小梅哥视频,对下面语句有所疑惑:不知道这个@(posedge)触发后只执行一句还是后面的都执行,能不能加beginend只触发某几句;如果能用beginend的话,没有触发上升沿那么这个语句会不会阻塞后面的语句,自己就写了个testbench,代码如下:`timescale1ns/1ns`definetm20moduletb();regclk;regtest1;regtest2;regtes
EXCitrus
·
2023-10-09 12:13
FPGA
verilog
FPGA
学习笔记_
FPGA
实现千兆以太网_网络层(IP协议)
FPGA
学习笔记1.
FPGA
实现千兆以太网_网络层(IP协议)网络层(IP协议)IP协议是TCP/IP协议中最核心的协议,所有的TCP,UDP,ICMP,IGMP数据都是以IP数据报的格式传输的。
GloriaHuo
·
2023-10-09 09:21
FPGA学习笔记
#
以太网协议
fpga/cpld
以太网
FPGA
学习笔记_
FPGA
实现千兆以太网_传输层(UDP协议)
FPGA
学习笔记
FPGA
实现千兆以太网_传输层(UDP协议)传输层(UDP协议)Userdatagramprotocol,用户数据协议,是直面用户应用的无连接的传输层协议,IETFRFC768是UDP的正式规范
GloriaHuo
·
2023-10-09 09:21
FPGA学习笔记
#
以太网协议
网络协议
网络
以太网
fpga/cpld
udp
基于zynq的千兆网udp项目_AC6102开发板千兆以太网UDP传输实验2
12-1669AC6102开发板千兆以太网UDP传输实验AC6102开发板千兆以太网UDP传输实验在核心线路AC6102开发板上,设计了具有GMII接口的千兆以太网电路.通过该以太网电路,用户可以将通过
FPGA
weixin_39586825
·
2023-10-09 09:21
基于zynq的千兆网udp项目
FPGA
精简版UDP协议实现板间网线传输视频,提供3套工程源码
目录1.
FPGA
精简版UDP介绍2.网线板间视频传输---精简版UDP再次精简3.网线板间视频传输---实现方案4.网线板间视频传输---发送端方案5.网线板间视频传输---接收端方案6.工程1介绍--
9527华安
·
2023-10-09 09:20
菜鸟FPGA以太网专题
udp
fpga开发
网络传输
图像处理
ov5640
基于
FPGA
的UDP 通信(一)
引言手头的
FPGA
开发板上有一个千兆网口,最近准备做一下以太网通信的内容。本文先介绍基本的理论知识。
在路上-正出发
·
2023-10-09 09:20
FPGA与接口/通信协议
FPGA
UDP
基于UDP协议的千兆以太网传输(
FPGA
)
@[TOC]基于UDP协议的千兆以太网传输(
FPGA
)一、UDP协议概述UDP协议是一种基于无连接协议,即发送端发送数据无需确认接收端是否存在;接收端收到数据后也无需给发送端反馈是否收到,所以UDP在数据发送过程中允许丢失一两包数据
I am a FPGAer
·
2023-10-09 09:50
fpga开发
udp
网络协议
Verilog实现千兆以太网传输
1本实验将实现
FPGA
芯片和PC之间进行千兆以太网数据通信,通信协议采用EthernetUDP通信协议。
neufeifatonju
·
2023-10-09 09:19
FPGA
GMII
千兆网
UDP
千兆以太网传输层 UDP 协议原理与
FPGA
实现(UDP接收)
文章目录前言心得体会一、UDP协议简单回顾二、UDP接收实现三、完整代码展示四、仿真测试(1)模拟电脑数据发送,(2)测试顶层文件编写(3)仿真文件(4)仿真波形前言在前面我们对以太网UDP帧格式做了讲解,UDP帧格式包括前导码+帧界定符、以太网头部数据、IP头部数据、UDP头部数据、UDP数据、FCS数据,以太网接收模块同样是按照该格式接收数据。提示:任何文章不要过度深思!万事万物都经不起审视,
C.V-Pupil
·
2023-10-09 09:49
FPGA代码分享
udp
fpga开发
单片机
fpga
网络
缓存
网络协议
【乘法器】大数乘法器的设计与优化(32位,16位,8位 树型阵列乘法器Dadda Tree与Wallace Tree)
【数字IC精品文章收录】学习路线·基础知识·总线·脚本语言·芯片求职·EDA工具·低功耗设计Verilog·STA·设计·验证·
FPGA
·架构·AMBA·书籍优化原理若将传统乘法器中加法器的排布称为阵列型
张江打工人
·
2023-10-09 06:52
#
乘法器设计
芯片
verilog
fpga
fpga开发
硬件架构
基于
FPGA
设计的低成本四通道 1GSPS 示波器设计资料
完整设计资料下载链接https://download.csdn.net/download/tianqiquan/88253962该项目的目标是设计和构建一个PC连接替代方案,以替代低成本台式1000系列示波器,在性能和价格上都具有竞争力。该项目必须达到的规格是四个通道至少100MHz,价格与其他入门级示波器类似。右侧的栏是我们在框图上所说的“数据显示组件”。这包括只读标签以及按钮和选择器,我们恰当
TD程序员
·
2023-10-09 00:18
资源相关
fpga开发
【
FPGA
零基础学习之旅#14】串口发送字符串
欢迎来到
FPGA
专栏~串口发送字符串☆*o(≧▽≦)o*☆嗨~我是小夏与酒✨博客主页:小夏与酒的博客该系列文章专栏:
FPGA
学习之旅文章作者技术和水平有限,如果文中出现错误,希望大家能指正欢迎大家关注!
小夏与酒
·
2023-10-09 00:17
FPGA学习之旅
fpga开发
学习
Verilog
HDL
串口通信
字符串
等精度频率计verilog,quartus仿真视频,原理图,代码
全量程)C:时钟频率:50kHzD:预闸门时间:01sE:系统时钟频率:50MHzF:频率计算:保留1位小数本代码下载:等精度频率计设计verilog,quartus仿真_Verilog/VHDL资源下载
FPGA
蟹代码丫
·
2023-10-09 00:46
fpga开发
基于Xilinx UltraScale+ MPSOC(ZU9EG/ZU15EG)的高性能PCIe数据预处理平台
板卡采用Xilinx的高性能UltraScale+MPSOC系列
FPGA
作为实时处理器,实现FMC接口数据的采集、处理、以及设备间互联传输。
北京青翼科技
·
2023-10-08 22:55
fpga开发
【TES720D-KIT】青翼科技支持双网口的全国产化四核CPU+
FPGA
处理器开发套件
TES720D-KIT是专门针对我司TES710D(基于复旦微FMQL10S400的全国产化ARM核心板)的一套开发套件,它包含1个TES720D核心板,加上一个TES720D-EXT扩展底板。FMQL20S400是复旦微电子研制的全可编程融合芯片,在单芯片内集成了具有丰富特点的四核处理器(PS)和可编程逻辑(PL),基于先进的28nm工艺,配合相应的开发软件,实现一体化软硬件平台,方便用户开发,
北京青翼科技
·
2023-10-08 22:55
网络
arm开发
基于复旦微JFM7K325T
FPGA
的高性能PCIe总线数据预处理载板(100%国产化)
PCIE711是一款基于PCIE总线架构的高性能数据预处理FMC载板,板卡采用复旦微的JFM7K325T
FPGA
作为实时处理器,实现各个接口之间的互联。该板卡可以实现100%国产化。
北京青翼科技
·
2023-10-08 22:23
fpga开发
【2023研电赛】东北赛区一等奖作品:基于
FPGA
的小型水下无线光通信端机设计
基于
FPGA
的小型水下无线光通信端机设计参赛单位:大连理工大学指导教师:殷洪玺教授参赛成员:黄安、文浩、肖胡浩研究背景随着海洋开放程度越来越高、海洋发展速度的加快,以及半导体器件的连
极术社区
·
2023-10-08 14:26
IC技术竞赛作品分享
fpga开发
FPGA
时序约束中set_false_path的使用
Afalsepathcanbeapathlogicallyimpossible.Let'stakeacircuitshownbelowasanexample.Aswecanseefromthediagram,itislogicallyimpossiblefroma1,throughf1andb2,tof2.Italsologicallyimpossiblefromb2,throughf1anda2
长弓的坚持
·
2023-10-08 12:23
FPGA开发
FPGA
约束:逻辑互斥的set_clock_groups
FPGA
约束:逻辑互斥的set_clock_groups
FPGA
设计中,时钟是一个非常重要的因素,而且布线延时是不可避免的。因此,时钟管理和数据路径是
FPGA
设计中重要的部分。
编码实践
·
2023-10-08 12:53
fpga开发
FPGA
FPGA
时序约束(一)
1.时序约束理论篇建立和保持时间时序路径时序模型2.I/O管脚约束管脚约束延迟约束3.时钟周期约束4.两种时序例外多周期路径伪路径5.xdc约束优先等级建立和保持时间建立时间:在clk上升沿到来之前,保持稳定(准备好开始)保持时间:在clk上升沿到来之后,保持稳定(别动!)时序路径典型的额时需路径有4种,如下图所示:其中标记1和3是片间路径,2和4是片内路径。这几类中,我们关注比较多的是2的同步时
huanghu1230
·
2023-10-08 12:20
FPGA
设计时序约束三、设置时钟组set_clock_groups
目录一、背景二、时钟间关系2.1时钟关系分类2.2时钟关系查看三、异步时钟组3.1优先级3.2使用格式3.3asynchronous和exclusive3.4结果示例四、参考资料一、背景Vivado中时序分析工具默认会分析设计中所有时钟相关的时序路径,除非时序约束中设置了时钟组或false路径。使用set_clock_groups命令可以使时序分析工具不分析时钟组中时钟的时序路径,使用set_fa
知识充实人生
·
2023-10-08 12:16
FPGA所知所见所解
fpga开发
时序约束
时钟组
SetClockGroups
时序分析
FPGA
project : FIFO_SUM
拓展训练:5X5矩阵,按列相邻三个求和。仍然是以数据流的形式传入数据(rs232),并以数据流的形式传出数据。分析:1,其实这个使用两个深度为2的fifo就可以实现了。并且不再需要行计数器。每一行,对应列,相关信号变化是一样的,也就是说和行数没有关系。2,其实这个行与列计数器,就像状态机。只不过用他俩表示矩阵比用状态机表示更方便更直观。所以我愿称之为“矩阵式状态机”!3,第一列的数据传给FIFO1
warrior_L_2023
·
2023-10-08 12:14
野火征途pro
fpga开发
算法
妙鸭相机功能代码复现
RooP笔记基础模型:inswapper_128.onnx人脸分析模型:insightface高清增强模型:g
fpga
n大体流程为通过insightface检测出人脸,替换人脸,使用g
fpga
n对人脸进行修复
quintin007
·
2023-10-08 12:52
数码相机
人工智能
深度学习
软件测试了解
文章目录软件测试了解公司简介面经(牛客)1.NPU嵌入式神经网络处理器2.工具链3.软件测试3.1岗位界定3.2基础知识4.ASIC与
FPGA
4.1
FPGA
现场可编程门阵列4.2ASIC专用集成电路4.3ASIC
新四石路打卤面
·
2023-10-08 11:16
可用性测试
单片机
经验分享
基于
FPGA
的拔河游戏设计
基于
FPGA
的拔河游戏机设计内容:(1)拔河游戏机需要11个发光二极管排成一行,开机后只有中间一个亮点,作为拔河的中间线。
QQ_778132974
·
2023-10-08 09:34
D1:verilog设计
fpga开发
游戏
JEPG Encoder IP verilog设计及实现
总体介绍:采用通用的常规Verilog代码编写,可用于任何
FPGA
。该内核不依赖任何专有IP内核,而是用Verilog编写了实现JPEG编码器所需的所有功能,代码完全独立。
QQ_778132974
·
2023-10-08 09:03
D1:verilog设计
tcp/ip
fpga开发
网络协议
ZYNQ学习--PL 的LED 点亮实验
PL的"HelloWorld"LED实验参考文档《course_s1_ZYNQ那些事儿-
FPGA
实验篇V1.06》Vivado版本2018.3一、创建工程创建RTL工程,Targetlanguage选择
伊丽莎白鹅
·
2023-10-08 06:53
ZYNQ学习笔记
fpga开发
基于
FPGA
的图像形态学腐蚀算法实现,包括tb测试文件和MATLAB辅助验证
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览将
FPGA
的仿真结果导入到MATLAB,结果如下所示:2.算法运行软件版本vivado2019.2matlab2022a3
简简单单做算法
·
2023-10-08 06:18
Verilog算法开发
#
图像算法
matlab
图像处理
FPGA
图像腐蚀
Vivado爬坑指南(1)
FPGA
作为新兴的可编程芯片,由于其可并行处理的特性而大幅提高运算速度,以及具有半定制的特性,可以反复使用而受到广大芯片开发人员的喜爱。
飞飞霏霏斐斐
·
2023-10-08 05:54
fpga开发
FPGA
通信—千兆网(RTL8211EG)硬件layout
一、硬件布局指南创造一个低噪音、功率稳定的环境降低EMI/EMC的程度及其对RTL8211E/RTL8211EG的影响简化信号跟踪的路由任务1.1布局RTL8211EG必须尽可能靠近MAC(小于2.5英寸=6.35cm)连接到RSET引脚的电阻器应靠近RTL8211E/RTL8211EG(小于800mils),并尽可能远离信号迹线(例如,VRRREG、REG_OUT、MDI0+/-、MDI1+/-
仲南音
·
2023-10-08 05:02
FPAG
fpga开发
【Linux系统满足产品实时性需求】
一、背景:应用实时性:应用程序1以固定周期执行实时算法;应用程序2以固定周期,执行串口收发;驱动实时性:驱动sdio接口,实现与
FPGA
数据交互,实现串口数据收发。
lit_wei
·
2023-10-08 03:06
linux
运维
服务器
HDLbits: Dualedge
FPGA
没有双边缘触发触发器,@(posedgeclk或negedgeclk)会报错“
FPGA
(以及其他任何地方)上的触发器是一个具有一个时钟且仅对该时钟的一个边缘敏感的器件。”
weixin_41004238
·
2023-10-07 22:15
fpga开发
交通信号灯控制器C语言代码,交通信号灯控制器代码及说明.doc
PAGEPAGE3课程设计报告课程名称:
FPGA
现代数字系统设计设计名称:交通信号灯控制器姓名:***学号:2010000379专业:通信指导教师:***起止日期:2010.12.25-2011.1.9
网管实验室
·
2023-10-07 16:05
交通信号灯控制器C语言代码
STM32 10个工程篇:1.IAP远程升级(五)
嵌入式ARM、DSP、
FPGA
、PCB的付费教程很多,可以说看起来市面似乎真的不缺教程,
青青豌豆
·
2023-10-07 15:10
STM32
10个工程
stm32
单片机
嵌入式硬件
FPGA
学习笔记(二)——从计数器到可控线性序列机、阻塞赋值与非阻塞赋值
本学习笔记主要参考小梅哥B站教学视频,网址如下:https://www.bilibili.com/video/BV1va411c7Dz?p=1使用的编译器为Vivado,HDL语言为verilog一、从计数器到可控线性序列机1.1让LED按照亮0.25s,灭0.75s的状态循环亮灭。思路:设置计数器计数到1s才清零。不用取反操作,而是在相应位置处拉高或者拉低电平。设计文件:modulecounte
子非鱼icon
·
2023-10-07 13:24
FPGA学习笔记
fpga开发
计数器
阻塞赋值与非阻塞赋值
Verilog
Vivado
FPGA
学习笔记:阻塞赋值和非阻塞赋值
FPGA
学习笔记:阻塞赋值和非阻塞赋值刚开始学习
FPGA
,对于VerilogHDL中两种赋值语句(阻塞赋值、非阻塞赋值)学习后,简单做一个学习笔记加深理解。
Gan_______
·
2023-10-07 13:23
学习笔记
FPGA
二、10【
FPGA
】阻塞赋值与非阻塞赋值
学习视频:是根据野火
FPGA
视频教程——第十二讲https://www.bilibili.com/video/BV1nQ4y1Z7zN?
追逐者-桥
·
2023-10-07 13:21
#
二
Xilinx
Artix-7基础教程(完)
fpga开发
阻塞赋值与非阻塞赋值
易灵思programmer烧写用户数据到flash
如下图,和正常通过SPIActiveusingJTAGBridge配置程序一样的,只是我们看到
FPGA
显示的是unKnown。另外在下面的startingFl
中国的孩子
·
2023-10-07 09:06
易灵思下载配置
易灵思
FPGA
project : fifo_sum
实验目标:col(列)=4;line(行)=5。相邻三行,按列求和。输出新的数据流。实现方法:通过rs232通信协议,输入数据流。第一行存进fifo1,第二行存进fifo2.当输入第三行第一个数据的时候,从fifo1和ffo2中读数据,并于当前输入数据相加,并输出结果与标志信号。设计中注意的事情:1,这个fifo,读写信号同时拉高,我进行功能仿真时,它是写满后,同时拉高,写不进数据。我放一张仿真图
warrior_L_2023
·
2023-10-07 07:58
野火征途pro
fpga开发
基于
FPGA
的机器博弈五子棋游戏
基于
FPGA
的机器博弈五子棋游戏一,设计目的五子棋是一种深受大众喜爱的游戏,其规则简单,变化多端,非常富有趣味性和消遣性。
QQ_778132974
·
2023-10-07 07:58
D1:VHDL设计
D1:verilog设计
D1:ZYNQ设计
fpga开发
游戏
Verilog设计实例(2)一步一步实现一个多功能通用计数器
作为对以下相关博文的延伸练习:Verilog设计实例(1)线性反馈移位寄存器(LFSR)
FPGA
设计心得(8)Verilog中的编
Reborn_Lee
·
2023-10-07 07:17
FPGA
入门到精通系列2:verilog基础2-verilog代码规范
一、项目架构设计
FPGA
设计是采用自顶向下,模块化设计的方式,这样便于仿真调试。
FPGA
项目架构设计.png注:特别是在整体架构的基础上,能把整体的数据流向和控制逻辑梳理清楚,这样实现起来就很容易。
伽思珂
·
2023-10-06 19:45
AI芯片
FPGA
认知计算
AI芯片AI芯片,一般是指针对AI算法的ASIC(专用芯片)。传统的CPU、GPU都可以拿来执行AI算法,但是速度慢,性能低,无法实际商用。比如,自动驾驶需要识别道路行人红绿灯等状况,但是如果是当前的CPU去算,那么估计车翻到河里了还没发现前方是河,这是速度慢,时间就是生命。如果用GPU,的确速度要快得多,但是,功耗大,汽车的电池估计无法长时间支撑正常使用,而且,老黄家的GPU巨贵,经常单块上万,
沐阳泽霖
·
2023-10-06 17:04
阿里云GPU服务器新手购买流程(图文详解)
GPU云服务器购买流程很简单,在云服务器ECS页面,架构选择“GPU/
FPGA
/ASIC”,即可购买,阿里云服务器网分享阿里云GPU服务器购买流程,新手入门教程:阿里云GPU服务器购买流程阿里云GPU有多种购买方式
aliyunbaike
·
2023-10-06 15:06
阿里云ECS云服务器
阿里云
服务器
云计算
国微
FPGA
培训
而后主要的产品是
FPGA
芯片。有对标V7、K7等xilinx的产品。去年出货是540万片芯片。产值是74.2亿。重大专项有12项。他们的主要厂区是在红花岭厂区通过了CNAS认证。
danxutj
·
2023-10-06 12:16
FPGA
fpga开发
“人工智能”相关的
FPGA
的信息调研
根据
FPGA
能做什么行业,人工智能,AI这样的关键词,进行检索,聚焦到“人工智能”相关的
FPGA
的信息,整理成表如下:序号一级搜集二级搜集引申1
FPGA
博大精深资源接口,更高效的Verilog写法,低功耗设计
danxutj
·
2023-10-06 12:16
FPGA
fpga开发
人工智能
车用
FPGA
场景应用调研
根据公众号中国电子报20230926《小而美的
FPGA
,正在车用和AI场景绽放》文章阅读和延伸检索,整理成表如下:序号一级搜集二级搜集引申1智能汽车感知、决策、执行的方方面面提升驾驶体验和功能安全方面汽车主机厂的期待是打造差异化的驾乘体验和安全功能
danxutj
·
2023-10-06 05:30
FPGA
fpga开发
神经网络与
FPGA
调研
根据“AI赋能
FPGA
”文章引申,及搜索神经网络、
FPGA
这样的关键词,进行检索,整理成表如下:序号一级搜集二级搜集引申1神经元讲输入信号加权求和后通过激活函数(activationfunction)进行非线性变换
danxutj
·
2023-10-06 05:29
FPGA
神经网络
fpga开发
人工智能
GT高速收发器
Xilinx7系列
FPGA
全系所支持的GT(GT,
小冯别吃
·
2023-10-06 05:59
fpga开发
FPGA
培训收获
FPGA
培训收获一分钟能拍多少下手?这是去上技术培训课,大家昏昏欲睡时,讲师活跃气氛的游戏。用意在于想象一件事想不出来,而实践很好做,不妨直接试一下。
danxutj
·
2023-10-06 05:59
FPGA
物联网
fpga
上一页
41
42
43
44
45
46
47
48
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他