数电FPGA实验:实验一 基于FPGA的计数器设计 (基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真)
实验一基于FPGA的计数器设计1.实验目的:(1)掌握QuartusⅡ软件的设计流程;(2)学习原理图设计方法和波形仿真方法。2.实验任务:(1)基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。(2)拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真。(3)拓展任务2:通过编译、仿真等手段,在所提供的Lab1_mistake观察常见错误现象并记录。3.