E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
时序逻辑电路
SpringBoot+Prometheus+Grafana搭建应用监控系统
Prometheus是监控系统,可以从Springboot采集监控数据,以
时序
数据的形式存储,并对外提供了监控数据查询服务。Grafana是
嫣夜来
·
2024-01-09 21:44
Spring全家桶
SpringBoot
Java
spring
boot
prometheus
grafana
OR-357,替代HCPL-181
提供隔离反馈
逻辑电路
之间的接口提供1通道和4通道电平转换DC和AC输入高集电极-发射极电压(VCEO=80V)消除接地环路特征电流传输比(CTR:最低50%在IF=5mA,VCE=5V,Ta=25°C)
Yyq13020869682
·
2024-01-09 17:59
深圳奥伦德
嵌入式硬件
ORPC-824,对标可替代ACPL-824/PC824等
提供隔离反馈
逻辑电路
之间的接口电平转换DC和AC输入SMPS中的调节反馈电路消除接地环路特征电流传输比(CTR:最低20%在IF=±1mA,VCE=5V)宽工作温度范围-55~110ºC高输入输出隔离电压
Yyq13020869682
·
2024-01-09 17:56
深圳奥伦德
嵌入式硬件
自动驾驶代客泊车AVP安全监控设计
目录安全监控设计...I文档...I1文档...11.1变更历史11.2术语11.3引用文档12功能综述...23详细方案...43.1FPGA供电PMIC的监控43.2camera接口电路的监控53.3上电
时序
监控
电气_空空
·
2024-01-09 15:22
自动驾驶
自动驾驶
fpga开发
人工智能
常见技术选型
关系型TiDB,MySQL,MongoDB,CassandraKVLevelDB,Rocksdb,PalDB文件BerkeleyDB,MapDB,ChronicleQueue,SQLite,RSocket
时序
型
独处人
·
2024-01-09 14:46
c++ uml
时序
图
时序
图通过描述对象之间发送消息的时间顺序显示多个对象之间的动态协作。
时序
图和流程图的区别:
时序
图强调对象之间的交互与
时序
关系,流程图则是针对一个过程或者活动进行全面而细致的展开。
小飞侠hello
·
2024-01-09 12:34
设计模式
uml
握手协议中ready打拍技巧
ready
时序
如何优化?在valid/ready握手协议中,valid与data的
时序
优化比较容易理解但是有时候,关键路径是在ready信号上,如何对ready信号打拍呢?
攻城狮Adam
·
2024-01-09 11:03
数字IC
javascript
开发语言
ecmascript
ARM Cortex-Mx 权威指南笔记
用于中断或异常屏蔽特殊寄存器细节1、PRIMASK在许多应用中,可能都需要暂时禁止所有中断以执行一些
时序
关键的任务,此时可以使用PRIMASK寄存器。PRIMASK寄存器只能在特权状态访问。
梅山剑客
·
2024-01-09 11:59
arm开发
笔记
单片机
基于 ZYNQ 的双目视觉图像采集系统设计(二)
I2C_OV5640_Init_RGB565.v模块实现IIC的接口协议和初始化配置,其下有两个子模块:I2C_Controller.v模块实现IIC的读写控制
时序
,I2C_OV5640_RGB565_
QYH2023
·
2024-01-09 09:21
fpga开发
开关电源测试方法:怎么测试开关电源输入电压跌落和输出动态负载?
输入电压跌落和输出动态负载测试可以检验控制
时序
、限流保护等电路及软件设计的合理性。输入电压跌落及输出动态负载测试方法1.将输入电压调整为在
纳米软件Namisoft
·
2024-01-09 05:59
开关电源测试
开关电源测试系统
开关电源测试方法
【MATLAB】CEEMDAN_LSTM神经网络
时序
预测算法
有意向获取代码,请转文末观看代码获取方式~也可转原文链接获取~1基本定义CEEMDAN-LSTM神经网络
时序
预测算法是一种结合了完全扩展经验模态分解(CEEMD)和自适应噪声(AN)以及长短期记忆神经网络
Lwcah
·
2024-01-09 05:27
MATLAB
时序预测算法
神经网络
matlab
lstm
【MATLAB】ICEEMDAN_LSTM神经网络
时序
预测算法
有意向获取代码,请转文末观看代码获取方式~也可转原文链接获取~1基本定义ICEEMDAN-LSTM神经网络
时序
预测算法是一种结合了改进的完全扩展经验模态分解(ICEEMDAN)和长短期记忆神经网络(LSTM
Lwcah
·
2024-01-09 05:55
MATLAB
时序预测算法
人工智能
机器学习
深度学习
WSDM 2023 2024时空&
时序
论文总结
WSDM(WebSearchandDataMining)是CCFB类会议,清华A类会议(一年就100来篇怎么能不算顶会!)WSDM2024将在2024年3月4日-3月8日在墨西哥梅里达(Mérida,México)举行。目前官网已经放出了所有被录用论文的表单(链接在相关链接给出)。本次会议共收录112篇论文。WSDM2023在2023年2月27日到3月3日在新加坡举行,公布的录用结果为,共收到投稿
STLearner
·
2024-01-09 05:39
时空数据
大数据
智慧城市
pytorch
数据挖掘
论文阅读
深度学习
机器学习
拿捏了!阿里2022最新JDK源码深度解析小册,Github全站热榜第二
如果你要看某一个框架的源码,第一步当然是访问官网,搞清其组成,确定其核心类有哪些,看源码过程中可以配合画一些
时序
图,加以
Java海
·
2024-01-09 03:28
synopsys-SDC第三章——
时序
分析与约束
synopsys-SDC第二章——综合的基础知识前言一、静态
时序
分析(STA)二、约束在STA中的作用1.作为声明2.作为断言3.作为指令4.作为异常5.约束的变化三、STA常见问题1.无功能检查2.无声明检查
王_嘻嘻
·
2024-01-08 23:05
SDC
sdc
verilog
fpga
FPGA 静态
时序
分析与约束(1)
静态
时序
分析与约束中的概念项目总结
时序
分析与约束的意义FPGA内部
时序
约束建立时间分析保持时间IO约束InputDelay分析OutputDelay分析
时序
约束注意点参考文献总结项目总结静态
时序
分析是指我们手动或者
朽月
·
2024-01-08 23:05
FPGA
fpga
FPGA系列6——
时序
分析(周期约束)
create_clock-name-period-waveform{}[get_ports]参数含义-name时钟名称-period时钟周期,单位为ns-waveform波形参数,第一个参数为时钟的第一个上升沿时刻,第二个参数为时钟的第一个下降沿时刻-add在同一时刻源上定义多个时钟时使用#DefinetheclocksfortheGTXblockscreate_clock-namegt0_txu
通信牛肉干
·
2024-01-08 23:33
FPGA知识点
周期约束
书序约束
FPGA约束
FPGA——静态
时序
分析(STA)
FPGA
时序
分析与
时序
约束什么是静态
时序
分析(STA)首先,静态
时序
分析分析是基于同步电路设计模型的。
Halo_zjq
·
2024-01-08 23:03
FPGA
fpga开发
FPGA——
时序
分析与约束
FPGA
时序
分析与约束FPGA结构基础数据传输模型QuartusII
时序
报告QuartusII中TimeQuest的操作实操
时序
分析:通过分析FPGA内部各个存储器之间的数据和时钟传输路径,来分析数据延迟和时钟延迟的关系
云影点灯大师
·
2024-01-08 23:01
FPGA
fpga开发
fpga
嵌入式
【Verilog】期末复习——举重比赛有三名裁判,当运动员将杠铃举起后,须有两名或两名以上裁判认可,方可判定试举成功,若用A、B、C分别代表三名裁判的意见输入,同意为1,否定为0;F为裁判结果输出,试
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计有限状态机的定义和分类期末复习——数字
逻辑电路
分为哪两类
不怕娜
·
2024-01-08 22:22
fpga开发
verilog
【Verilog】期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FSM)
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计有限状态机的定义和分类期末复习——数字
逻辑电路
分为哪两类
不怕娜
·
2024-01-08 22:52
fpga开发
verilog
【Verilog】期末复习——设计带进位输入和输出的8位全加器,包括测试模块
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计有限状态机的定义和分类期末复习——数字
逻辑电路
分为哪两类
不怕娜
·
2024-01-08 22:52
fpga开发
verilog
【Verilog】组合电路的设计和
时序
电路的设计
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模系列文章组合电路的设计
时序
电路的设计组合电路的设计组合电路的特点是,电路中任意时刻的稳态输出仅仅取决于该时刻的输入
不怕娜
·
2024-01-08 22:22
fpga开发
【Verilog】有限状态机的定义和分类
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计系列文章状态机定义状态机分类状态机定义有限状态机
不怕娜
·
2024-01-08 22:22
fpga
verilog
【Verilog】期末复习——数字
逻辑电路
分为哪两类?它们各自的特点是什么?
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计有限状态机的定义和分类系列文章数字
逻辑电路
分为哪两类
不怕娜
·
2024-01-08 22:22
fpga
verilog
【Verilog】期末复习——VerilogHDL描述数字
逻辑电路
的建模方式有哪三种?它们的特点是?
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计有限状态机的定义和分类期末复习——数字
逻辑电路
分为哪两类
不怕娜
·
2024-01-08 22:22
fpga
verilog
【Verilog】数据流建模
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符系列文章数据流建模连续赋值语句数据流建模在数字电路中,输入信号经过组合
逻辑电路
传到输出时类似于数据流动,
不怕娜
·
2024-01-08 22:52
fpga
verilog
【Verilog】结构化建模
字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模系列文章定义定义结构描述方式就是将硬件电路描述成一个分级子模块系统,通过逐层调用这些子模块构成功能复杂的数字
逻辑电路
和系统的一种描述方式
不怕娜
·
2024-01-08 22:52
fpga
TDengine的笔记
此文章是对TDengine的官方文档的笔记整理1.简介TDengine是一款开源、高性能、云原生的
时序
数据库(TimeSeriesDatabase,TSDB),它专为物联网、车联网、工业互联网、金融、IT
lswsmj
·
2024-01-08 22:18
TDengine
tdengine
【Verilog】期末复习——简要说明仿真时阻塞赋值和非阻塞赋值的区别。always语句和initial语句的关键区别是什么?能否相互嵌套?
系列文章数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)运算符数据流建模行为级建模结构化建模组合电路的设计和
时序
电路的设计有限状态机的定义和分类期末复习——数字
逻辑电路
分为哪两类
不怕娜
·
2024-01-08 22:48
fpga开发
verilog
玩转这6个开发工具,让你每天准点下班
而无论是架构设计还是编写技术方案,画图总是必不可少的,清晰明了的架构图、流程图、
时序
图可以帮助我们更加直
雾岛听风来
·
2024-01-08 18:55
前端
后端
前端框架
低代码
(Matlab)基于CNN-Bi_LSTM的多维
时序
回归预测(卷积神经网络-双向长短期记忆网络)
本代码基于Matlab平台编译,将卷积神经网络(CNN)与双向长短期记忆神经网络(Bi-LSTM)结合,进行数据回归预测输入训练的数据包含8个特征,1个响应值,即通过8个输入值预测1个输出值(多变量、多输入
时序
回归预测
神经网络与数学建模
·
2024-01-08 18:39
机器学习与神经网络
matlab
cnn
lstm
深度学习
人工智能
回归
时序预测
CAN总线基础详解以及stm32的CAN控制器
目录CAN简介CAN总线拓扑图CAN总线特定CAN应用场景CAN的物理层CAN的协议层CAN数据帧介绍CAN位
时序
介绍数据同步过程硬件同步再同步CAN总线仲裁stm32的CAN控制器CAN控制器介绍CAN
努力的某某姚
·
2024-01-08 17:00
stm32
CAN总线
基础详解
MCU
LCD1602显示温度符号基于Arduino
LCD1602显示基于Arduino这篇文章主要是对Arduino控制LCD1602显示的介绍,具体的硬件方面知识,工作原理
时序
图,网上有许多大神详细分析过例如借鉴一https://blog.csdn.net
大神的风范
·
2024-01-08 17:53
arduino
stm32
开发工具
驱动程序
LED显示屏控制卡常见问题详解
LED显示屏控制卡是LED图文显示屏的关键组件,主要负责接收来自计算机串行口的图像显示信息,将其放入帧存储器,并按照分区驱动方式生成LED显示屏所需的串行显示数据和扫描控制
时序
。
A hao
·
2024-01-08 16:17
网络
计算机视觉
图像处理
单片机
强化学习的数学原理学习笔记 -
时序
差分学习(Temporal Difference)
文章目录概览:RL方法分类
时序
差分学习(TemporalDifference,TD)TDforstatevaluesBasicTDTDvs.MCSarsa(TDforactionvalues)BasicSarsa
Green Lv
·
2024-01-08 15:40
机器学习
笔记
强化学习
人工智能
机器学习
深度学习
时序差分
vue-springboot基于JAVA的小碗菜外卖套餐订单系统的设计与实现9r2r3
注册登录的
时序
图如图3-4所示:图3-4登录注册
时序
图(
QQ_402205496
·
2024-01-08 14:32
java
vue.js
spring
boot
Android WiFi 连接
PrimaryClientModeManager2.2ClientModeImpl状态机ConnectableState2.3ISupplicantStaNetworkCallback回调监听3、简要
时序
图
xhBruce
·
2024-01-08 13:49
Android
WiFI
Android
WiFi
工智能基础知识总结--什么是RNN
什么是RNNRNN(循环神经网络)是一种用于处理
时序
数据的特殊结构的神经网络。所谓
时序
数据,是指句子、语音、股票这类具有时间顺序或者是逻辑顺序的序列数据。
北航程序员小C
·
2024-01-08 12:44
深度学习专栏
机器学习专栏
人工智能学习专栏
rnn
人工智能
深度学习
国画小品‖梅
一梭
时序
茫茫路,半缕尘埃漫漫年。拟向江南寻水韵,数声芦笛过晴川。图片发自App图片发自App图片发自App图片发自App图片发自App
絮飞儿
·
2024-01-08 11:26
LCD—液晶显示
本节主要介绍以下内容显示器简介液晶控制原理秉火3.2寸液晶屏简介使用FSMC模拟8080
时序
NORFLASH
时序
结构体FSMC初始化结构体一、显示器简介显示器属于计算机的I/O设备,即输入输出设备。
I am Supreme
·
2024-01-08 10:59
嵌入式软件学习总结
计算机外设
【Pytorch】学习记录分享14——视频分析3D卷积
而在视频理解领域,为了同时保留
时序
信息,就需要同时学习时空特征,如果用2DCNN来处理视频,那么将不能考虑编码在连续多帧之间的运动信息,而C3D网络就在这样的背景下横空出世了。3Dconvol
大江东去浪淘尽千古风流人物
·
2024-01-08 10:53
DeepLearning
pytorch
学习
音视频
[技术干货]
时序
数据库timescaleDB安装
本环境在Centos7.5采用编译安装的方式,主要介绍PostgreSQL11.7,TimescaleDB1.6.1,cmake3.8.2PostgreSQL编译安装需要cmake3.4以上的版本TimescaleDB目前只支持PostgreSQL9.6.3+,10.9+或11.4+一、postgresql11部署1、安装cmake解压cmake-v3.8.2.zip[root@Timescale
乐维_lwops
·
2024-01-08 09:26
人工智能设计芯片,比你想象的更大胆
设计人员在将电路放置在芯片上时,会留出一定的误差余量,以容纳制造中可能出现的误差——比如可能会扰乱芯片周围信号的
时序
。人类会希望尽可能多地留出容错空间,而机器的做法则更为激进大胆。芯片设计软件制造商S
人工智能学家
·
2024-01-08 09:31
芯片
人工智能
大数据
编程语言
python
通用图形处理器设计——GPGPU编程模型与架构原理(一)
处理单元:具有指令处理和计算能力的
逻辑电路
。(处理器核心,处理器芯片或整个计
AHAHAya_
·
2024-01-08 09:57
前端
时序
预测 | Matlab实现EEMD-SSA-BiLSTM、EEMD-BiLSTM、SSA-BiLSTM、BiLSTM
时序
预测对比
时序
预测|Matlab实现EEMD-SSA-BiLSTM、EEMD-BiLSTM、SSA-BiLSTM、BiLSTM时间序列预测对比目录
时序
预测|Matlab实现EEMD-SSA-BiLSTM、EEMD-BiLSTM
机器学习之心
·
2024-01-08 08:18
时序预测
EEMD-SSA-BiLSTM
EEMD-BiLSTM
SSA-BiLSTM
BiLSTM
时序预测
区间预测 | Matlab实现CNN-LSTM-KDE的卷积长短期神经网络结合核密度估计多变量
时序
区间预测
区间预测|Matlab实现CNN-LSTM-KDE的卷积长短期神经网络结合核密度估计多变量
时序
区间预测目录区间预测|Matlab实现CNN-LSTM-KDE的卷积长短期神经网络结合核密度估计多变量
时序
区间预测效果一览基本介绍程序设计参考资料效果一览基本介绍
机器学习之心
·
2024-01-08 08:16
区间预测
CNN-LSTM-KDE
CNN-LSTM
卷积长短期神经网络
核密度估计
多变量时序区间预测
【STM32】STM32学习笔记-USART串口协议(25)
00.目录文章目录00.目录01.串行通讯与并行通讯02.全双工、半双工及单工通讯03.同步通讯与异步通讯04.通讯速率05.通信接口06.串口通信07.硬件电路08.电平标准09.串口参数及
时序
10.
Print World
·
2024-01-08 08:19
STM32F103
stm32
学习
笔记
江科大
江科大stm32
UART
USART
CAN协议层详细介绍
CAN物理层协议介绍-CSDN博客目录1.CAN的波特率及位同步2.位
时序
分解3.CAN的报文种类及结构3.1报文的种类3.2数据帧的结构3.2.1仲裁段3.2.2RTR位(RemoteTransmissionRequestBit
时光の尘
·
2024-01-08 07:44
STM32学习笔记
stm32
物联网
嵌入式硬件
单片机
硬件工程
arm开发
时序
预测 | Matlab基于CNN-LSTM-SAM卷积神经网络-长短期记忆网络结合空间注意力机制的时间序列预测(多指标评价)
时序
预测|Matlab基于CNN-LSTM-SAM卷积神经网络-长短期记忆网络结合空间注意力机制的时间序列预测(多指标评价)目录
时序
预测|Matlab基于CNN-LSTM-SAM卷积神经网络-长短期记忆网络结合空间注意力机制的时间序列预测
机器学习之心
·
2024-01-08 07:23
时序预测
CNN-LSTM-SAM
CNN-LSTM
SAM
空间注意力机制
时间序列预测
上一页
12
13
14
15
16
17
18
19
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他