E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
框图
STM32定时器之输入捕获实验和PWM控制呼吸灯实验
输入捕获输入捕获功能
框图
输入捕获可以对输入的信号的上升沿,下降沿或者双边沿进行捕获,常用来测量输入信号的脉宽和频率输入捕获应用输入捕获模式可以用来测量频率或者电平持续的时间。
物联网攻城狮
·
2024-01-16 12:30
stm32开发
stm32
嵌入式硬件
单片机
【电子通识】开漏输出和推挽输出有什么差别?
如下是STM32F10xxx参考手册中对于GPIO的功能描述:如下为GPIO内部
框图
:在一些其他的芯片规格书中也同样看到不同的GPIO工作模式:推挽输出推挽输出的结构是由两个三极管或者MOS管受到互补信号的控制
阳光宅男@李光熠
·
2024-01-16 03:06
硬件
单片机
嵌入式硬件
Visio设计系统结构
框图
(拓扑图) 教程
Visio设计系统结构
框图
(拓扑图)教程关键字:visio教程拓扑图系统
框图
利用visio设计系统
框图
,文章主要介绍visio的基本操作以及相关必要的设置。
义薄云天us
·
2024-01-16 02:11
基本工具使用教程
visio
框图
拓扑图
STM32F103VET6之中断详解
目录前言一、中断和事件的区别二、功能
框图
三、外部中断配置四、源码分析总结前言在嵌入式系统的世界里,微控制器(MCU)是许多应用的核心。要想充分发挥芯片的性能,熟练掌握其中断管理系统是必不可少的。
根本学不够
·
2024-01-15 21:39
STM32学习
stm32
嵌入式硬件
单片机
网页设计达人的首选!这6款顶级工具助你设计完美网页!
在网页设计中,线
框图
作为设计元素和功能的图表,有助于定义和更好地传达信息层次结构。即时设计直接提供高质量的线
框图
模板,为设计师节省了大量的在线搜索时间,加快了设计进
不秃头的UI设计师
·
2024-01-15 20:08
figma
ui
ux
axure
photoshop
立创梁山派GD32F450ZGT6--通过PCA9685控制16路舵机
PCA9685系统
框图
既然是IIC,那么I
老怪.
·
2024-01-15 09:08
立创梁山派GD32
单片机
嵌入式硬件
草图、线
框图
、高保真图和原型图都是什么?
如果您从事设计工作,那么通常会听到草图(Sketch)、线框(Wireframe)、模型(Mockup)和原型(Prototype)。许多设计师互换使用这些术语。因为他们是相关的,但是其实它们是不同的。我们来回顾一下四种类型的可交付设计成果,并探索可以帮助我们创建它们的工具。1、Sketch(草图)(这里说的Sketch并不是大家熟知的钻石图标的原型制作软件)草图通常是在一张纸上或用数字工具画的,
UEGOOD
·
2024-01-15 07:19
19 DMA
文章目录19.0前言19.1DMA简介19.2DMA功能
框图
19.2.1地址路径(Addresspath)19.2.2数据路径(Datapath)19.2.3编程模型与通道仲裁(Programmodel
万码无虫
·
2024-01-15 06:35
NXP
单片机
18 串口通讯
文章目录18.0前言18.1串口通讯协议简介18.1.1物理层18.2RT1052的LPUART简介18.3UART功能
框图
18.3.1中断控制18.4UART初始化结构体详解18.4.1baudRate_Bps18.4.2parityMode18.4.3dataBitsCount18.4.4isMsb18.4.5stopBitCount18.4.6txFifoWatermark
万码无虫
·
2024-01-15 06:32
NXP
单片机
嵌入式硬件
逆变器2(原理
框图
)
总流程输入(低压直流24Vdc)——升压(DC—DC)(高压直流369Vdc)——逆变(DC—AC)(交流220V)升压电路:BOOST电路、LLC电路、推挽电路逆变器过程分为两步:前级推挽升压部分和后级逆变部分前级推挽升压前级推挽升压核心器件为变压器:低压变为高压变压器需要交变电压才可以实现——两个mos管交替导通在前级升压电路之前也需要驱动电路后级逆变在前级升压过后,产生的是交流电,但我们需要
去去隔烟霞
·
2024-01-14 23:49
双向逆变
硬件工程
逆变器之推挽谐振
框图
如下图所示:分析前提:稳态在推挽电路正常工作中,输入电压恒定、输出电流电压也恒定(电源处于稳定的工作状态中)方波发生器Q1和Q2互相导通,从而实现Ns两端电压出现一个对称的正负方波电压,副边电压在+
去去隔烟霞
·
2024-01-14 23:17
双向逆变
硬件工程
Xilinx_ZYNQ7020_自定义IP开发文档
系统设计本文档中的示例实验的系统设计
框图
如下图所示。
weixin_43354598
·
2024-01-14 15:04
技术文档
实验记录
嵌入式
linux
fpga
Rectified Flow Matching 语音合成,上海交大开源
cantabile-kwok.github.io/VoiceFlow/代码地址:https://github.com/cantabile-kwok/VoiceFlow-TTS(持续更新中)VoiceFlow
框图
文章做了两组比较
语音之家
·
2024-01-14 10:15
语音识别
人工智能
上海交大
交友
authing
VoiceFlow
高级定时器
本节主要介绍以下内容:定时器简介高级定时器功能
框图
讲解一、定时器简介定时器功能:定时、输出比较、输入捕获、断路输入定时器分类:基本定时器、通用定时器、高级定时器定时器资源:F103有2个高级定时器、4个通用定时器
I am Supreme
·
2024-01-14 06:43
单片机
嵌入式硬件
【LabVIEW FPGA 编程入门】使用FPGA IO进行编程
2.可以直接将项目中的FPGAIO拖入程序
框图
中。FPGAIO的类型:数字线:数字端口:模拟IO:其他:3.如果新增加了FPGA资源,不是创建项目时扫描到的,则需要将FPGAIO添加到项目中。
東方神山
·
2024-01-14 06:42
FPGA】
labview
LabVIEW
FPGA
计算机组成原理——中央处理器-CPU功能和基本结构(课程笔记)
文中的例题摘自王道考研《计算机组成原理考研复习指导2023》,大多是我个人认为较为典型的题目以及错题的部分整理文章目录CPU功能和基本结构1.CPU功能1.1概述1.2CPU的具体功能2.CPU基本结构2.1CPU结构
框图
10000hours
·
2024-01-13 22:34
课程笔记
计算机组成原理
CPU
FPGA高端项目:纯verilog的 25G-UDP 高速协议栈,提供工程源码和技术支持
相关方案推荐我这里已有的以太网方案本协议栈的1G-UDP版本本协议栈的10G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构
框图
网络调试助手
9527华安
·
2024-01-13 11:55
FPGA
GT
高速接口
菜鸟FPGA以太网专题
fpga开发
5G
udp
verilog
网络通信
FPGA 高端项目:基于 SGMII 接口的 UDP 协议栈,提供2套工程源码和技术支持
版本本协议栈的10G-UDP版本本协议栈的25G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构
框图
网络调试助手网络
9527华安
·
2024-01-13 11:21
菜鸟FPGA以太网专题
fpga开发
udp
网络协议
SGMII
IC设计入门——异步FIFO
异步FIFO
框图
信号:wr_en:写使能wr_data:写入数据full:FIFO已满empty:FIFO为空rd_en:读取启用rd_dat
攻城狮Adam
·
2024-01-13 10:33
数字IC
单片机
嵌入式硬件
verilog
fpga开发
ISO 11519-2 开环低速 CAN 网络(10K~125Kbps)
ISO11519-2标准的物理
框图
如下图可理解为一个低速开环CAN总线网络;CAN开环总线网络允许总线最大长度为1km;最高速度为125Kbps;这里的两根线是独立的,每根线上串联一个2.2kΩ的电阻;
weixin_43420126
·
2024-01-13 06:33
网络
stm32
嵌入式硬件
单片机
ISO11898-闭环高速CAN网络 (125K~1Mbps)
ISO11898标准的物理
框图
如下图可理解为一个高速闭环CAN总线网络;CAN闭环总线网络允许总线最大长度为40m;最高速度为1Mbps;可以看到总线的两端各有一个120Ω的电阻,此电阻作为阻抗匹配功能
weixin_43420126
·
2024-01-13 06:32
stm32
嵌入式硬件
单片机
FPGA UDP协议栈:基于88E1111,支持RGMII、GMII、SGMII三种模式,提供3套工程源码和技术支持
版本本协议栈的10G-UDP版本本协议栈的25G-UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构
框图
网络调试助手网络
9527华安
·
2024-01-12 15:31
菜鸟FPGA以太网专题
fpga开发
udp
网络协议
88E1111
SGMII
libero开发教程——自带ip仿真
以i2c为例,先在ipcatelog找到i2c的ip,如下图所示,documentation里面是ip的相关pdf文档,包含ip
框图
和输入输出信号介绍等信息。
小丘的皮卡智
·
2024-01-12 11:01
fpga开发
一篇文章帮你梳理 FT 、FS、 DTFT、 DFS、 DFT
先来一张总的
框图
,有一定基础的小伙伴应该能反应过来,不懂也没关系,看完这篇文章就会豁然开朗了。目录1、FS——傅里叶级数2、FT———傅里叶变换3、DTFT——离散时间傅里叶变换4、DFT—
篱笆外的xixi
·
2024-01-12 09:42
数字信号处理---matlab
信号处理
信息与通信
学习方法
笔记
模拟数字转换器
本节主要介绍以下内容:ADC简介ADC功能
框图
详解参考资料:《零死角玩转STM32》“ADC—电压采集”章节一、ADC简介ADC:AnalogtoDigital,模拟数字转换器三个独立的ADC1/2/3
I am Supreme
·
2024-01-12 01:12
嵌入式软件学习总结
单片机
嵌入式硬件
嵌入式软件
stm32
css样式
目录背景样式背景图片不重复让图面占满整个div区域保证图片展示完全文本样式水平居中首行缩进下划线英文大小写转换,行高,颜色字体样式边框样式边框样式,宽度,颜色边
框图
片边框圆角表格边框鼠标样式(小手)背景样式背景图片不重复让图面占满整个
挥发的石灰
·
2024-01-11 22:39
HTML
css
前端
《数字电子电路》 课程设计:十字路口红绿灯自动控制系统(上)(multisim仿真及PCB实现)
(二)目录一、主要指标及要求二、电路工作原理1、工作原理系统
框图
2、方案选择三、单元电路设计1、脉冲信号发生器2、倒计时计数器3、状态控制器4、红绿灯控制逻辑与红绿灯显示电路5、数码管译码器与显示电路四
LionelZhao
·
2024-01-11 08:36
《数字电子线路》课程设计
硬件工程
RV1126边缘计算AI盒子,支持4-6路1080p视频,2T 算力
芯片
框图
2平台特性瑞芯微RV1126采用14nm工艺,RV1126四核ARMCo
深圳信迈科技DSP+ARM+FPGA
·
2024-01-11 06:44
瑞芯微
行业安卓主板
AI边缘盒子
RV1126
AI
BOX
江科大STM32学习笔记(下)——2023持续更新
STM32学习笔记(下)前置知识串行与并行同步与异步通讯通讯速率USART串口物理层电平标准RS-232信号线协议层波特率通讯的起始和停止信号有效数据数据校验串口时序STM32的USART串口USART
框图
详解
干饭咸鱼
·
2024-01-11 04:02
单片机
stm32
学习
笔记
单片机
51单片机学习笔记
单片机任务二模块化编程LCD调试工具矩阵键盘介绍扫描的概念定时器介绍STC89C52定时器资源定时器
框图
定时器的工作模式寄存器定时器/计时器0和1的相关寄存器中断寄存器串口通信介绍硬件电路电平标准接口及引脚定义常见通信接口比较单片机上的
暗夜黔血
·
2024-01-11 04:00
c语言
学习
笔记
51单片机
【sensor】一、温度传感器添加到Dbus & Hwmon
二、调试I2C设备1、确定I2C设备的所在bus以及从地址从BMC的i2c
框图
我们可以看到,在i2c第六路上面有两个设备,
一如既往の
·
2024-01-10 16:24
OpenBMC
linux
openbmc
STM32--ADC简介—独立模式ADC 采样
目录单个ADC
框图
(F4)ADC的电源要求ADC时钟ADC通道内部通道与外部通道规则通道与注入通道转换顺序规则序列注入序列触发源直接写寄存器外部事件触发转换时间输入时钟采样周期转换时间数据寄存器电压转换函数讲解轮询模式中断模式
警官001
·
2024-01-10 15:05
stm32
单片机
嵌入式硬件
mcu
【看看源码】一、ArrayList源码解析
汇总贴CSDN链接:【看看源码】Java1.8集合源码一、初识ArrayList首先看一下类引用
框图
:然后翻译下ArrayList的类的官方注释:*List接口的由可调整大小的数组实现。
佩洛君
·
2024-01-10 15:10
Java源码阅读
java
vivado图形化设计篇
一.看懂波形二.由波形可得真值表三.可得逻辑表达式Y=A(B+C)四.逻辑
框图
五.vivado图形化设计(1)创建文件1.createblockdesige2.文件命名,设置文件放置地址(2)添加IP核
我来挖坑啦
·
2024-01-10 14:36
fpga开发
STM32H5培训(一)总览
还详细介绍了STM32H5系列的资源
框图
、性能与功能上的亮点以及
智驾
·
2024-01-10 12:14
STM32
stm32
嵌入式硬件
单片机
STM32H5
STM32——高级定时器输出指定个数PWM波原理及实战
1.高级定时器简介(TIM8、TIM1)相比于通用定时器特性:1)重复计数器2)死区时间带可编程的互补输出3)断路输入,用于将定时器的输出信号置于用户可选的安全配置中2.高级定时器
框图
3.重复计数器特性及输出指定个数
m0_libinc++
·
2024-01-10 12:13
stm32
单片机
嵌入式硬件
《物联网控制》 第一章 自动控制与物联网控制概述
基本功能单元:传感器、控制器、执行器(反馈控制系统方
框图
)1.2反馈控制的概念控制的两种方式::①开环控制:如果控制系统的被控量对系统没有控制作用优点:简单,保证系统稳定性缺点:控制精度
Y-yll
·
2024-01-10 11:28
物联网
STM32学习——USART学习
通信格式USART用途STM32的USART资源USART数据帧USART特性USART波特率USART特性分析USART功能说明
框图
分析小数波特率发生器USART寄存器状态寄存器(USART_SR)控制寄存器
GHFR233
·
2024-01-10 09:16
笔记
stm32
单片机
学习
STM32——USART串口
文章目录一、通信接口二、串口通信三、硬件电路四、电平标准五、串口参数及时序六、STM32的USART外设简介七、USART
框图
八、USART基本结构九、数据帧十、起始位侦测和采样位置对齐十一、数据采样十二
Is Fang
·
2024-01-10 09:16
STM32
stm32
单片机
嵌入式硬件
随笔三十一|我的心
我爱你愿把心分成四瓣一瓣温暖你心房一瓣融化你心墙一瓣守着你心窗一瓣镶在你心
框图
片发自App图片发自App
孤独的马木
·
2024-01-10 07:31
socket本地多进程通信基本使用方法和示例
目录前言:socket是什么socket基本原理
框图
socket基本函数1socket()函数2bind()函数3connect()函数4listen()函数5accept()函数6read()write
红桃Jk
·
2024-01-10 05:41
LInux
linux
自动驾驶代客泊车360环式系统及倒车雷达功能规范
文档优先说明.81.3.2.政府法规与文件.91.3.3.行业规范与文件.91.3.4.百度及客户提供相关功能定义文档.92.系统概述.102.1.整车网络拓扑.102.2.系统硬件条件.102.3.系统架构
框图
电气_空空
·
2024-01-10 02:08
自动驾驶
自动驾驶
人工智能
机器学习
代客泊车低速紧急制动辅助系统MEB功能规范
.41.3.1文档优先说明.41.3.2政府法规与文件.41.3.3行业规范与文件.41.3.4百度及客户提供相关功能定义文档.52系统概述.62.1整车网络拓扑.62.2系统硬件条件.62.3系统架构
框图
电气_空空
·
2024-01-10 02:36
自动驾驶
自动驾驶
【信号处理】单通道盲源分离(SSA-ICA)算法
经过分离系统W后分离出近似与源信号的估计向,盲源分离的数学模型可以表达为:要想分离出源信号S(t)的估计向量Y(t)主要是要求分解离矩阵W,Y(t)的分离系统过程表达式如下:盲信号分离的原理
框图
如图所示
Matlab科研辅导帮
·
2024-01-10 02:33
信号处理
传感器
物联网
蓝牙
framework
【****君正T40XP规格参数****】
一、君正T40XP功能
框图
二、CPU:XBurst21.2GHz双核256KBL2CacheSIMD512指令集三、MCU:内置600MHzRISC-V协处理器四、Memory:两种DDR封装模式:SIP
Chat_zhanggong345
·
2024-01-09 18:08
图像处理
视觉检测
物联网
前端
嵌入式硬件
一、瑞萨RZN2L介绍和各处理器概念
RZN2L工业以太网MPU视频笔记之一、瑞萨RZN2L介绍和各处理器概念目录一、RZN2LMPU概述二、学习资料2.1硬件2.2软件三、RZN2L在Renesas产品中的位置3.1RZN2LMPU系统
框图
嵌入式科普
·
2024-01-09 15:55
瑞萨N2L工业以太网
fpga开发
IC基础——如何用verilog编写半加器
框图
真值表输出:S=A^BCout=A·B由于半加法器只考虑两个位,因此除了添加两个单位外,它不能容纳先前生成的结果中的额外进位。因此,它被称为半加法器。
攻城狮Adam
·
2024-01-09 11:04
数字IC
fpga开发
verilog
OV5640 摄像头的图像拉普拉斯锐化处理和边缘提取
如图所示,这是整个视频采集系统的原理
框图
。上电初始,FPGA需要通过IIC接口对CMOSSensor进行寄存器初始化配置。
QYH2023
·
2024-01-09 09:52
fpga开发
基于 ZYNQ 的双目视觉图像采集系统设计(一)
1、视频采集系统的整体架构如图1所示,这是整个视频采集系统的原理
框图
。图1视频采集系统架构上电初始,FPGA通过IIC接口对CMOSSensor进行寄存器初始化配置。
QYH2023
·
2024-01-09 09:51
fpga开发
OV5640 摄像头的图像平滑处理
如图所示,这是整个视频采集系统的原理
框图
。上电初始,FPGA需要通过IIC接口对CMOSSensor进行寄存器初始化配置。
QYH2023
·
2024-01-09 09:48
fpga开发
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他