E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
稳态
【宏观数据】2015年12月02日
这表明经济下行压力有所减缓,财政发力效果继续显现,宏观经济企
稳态
势不变。2、中国11月官方制造业PMI49.6,创2012年8月以来最低。生产指数为51.9%,比上月回落0.3个百分点。
天天金融
·
2015-12-04 12:56
信息安全系统设计基础第七周总结
1).静态RAM具有双
稳态
特性。每个单元用一个六晶体管电路来实现的。它可以无限期地保持在两个不同的电压配置或状态之一。2).动态RAMDRAM将每个位存储对应一个电容充电。
20135237朱国庆
·
2015-11-29 20:00
Altium Designer PCB制作入门实例
本章将以"非
稳态
多谐振荡器"为例,介绍如何创建一个PCB工程。Contents创建一个新的PCB工程创建一个新的电气原理图 设置原理图选项 画电路原
RainMark
·
2015-11-23 22:00
Metropolis Hasting算法
主要原理是构造了一个精妙的Markov链,使得该链的
稳态
是你给定的概率密度。它的优点,不用多说,自然是能够对付数学形式复杂的概率密度。
·
2015-11-13 18:31
metro
Metropolis Hasting算法
主要原理是构造了一个精妙的Markov链,使得该链的
稳态
是你给定的概率密度。它的优点,不用多说,自然是能够对付数学形式复杂的概率密度。
·
2015-11-13 18:02
metro
FPGA 异步时钟处理方
此时触发器的输出就有可能停留在非逻辑0 或1 的范围内(这个状态叫做准
稳态
)。从而造成逻辑错误。 3 假设异步时钟的相
·
2015-11-13 16:04
FPGA
JVM参数选项
主要介绍JVM中的非
稳态
选项及其使用说明。 为了让读者明白每个选项的含义,作者在原文基础上补充了大量的资料。希望这
·
2015-11-13 07:20
jvm参数
Metropolis Hasting算法
主要原理是构造了一个精妙的Markov链,使得该链的
稳态
是你给定的概率密度。它的优点,不用多说,自然是能够对付数学形式复杂的概率密度。
·
2015-11-13 06:31
metro
线性代数矩阵论——特征值特征向量相似矩阵应用示例
设明天状态概率为向量,转移矩阵A为 , 天气状态概率的模型为,即 用该模型可以预测以后第k天天气状态概率如下: ,,,…,,这就是天气Markov链,用它可以得到:, 天气Markov链
稳态
问题是
·
2015-11-13 03:20
示例
FPGA面试宝典
他们是:同步时钟设计、亚
稳态
、异步FIFO。可以说,这些个问题要是弄清楚了,就至少满足了技术方面1/3的要求,另外的2/3是什么,我就说不清楚了。
·
2015-11-12 21:23
FPGA
线性代数之特征值与特征向量
一个例子:随机矩阵与其
稳态
向量q满足Aq=q,此时 特征值λ=1,特征向量即
稳态
向量q。 2. 由Ax=λx,可以推出(A-λI)x=0。
·
2015-11-12 19:44
值
复位与亚
稳态
1.PLL电路复位和亚
稳态
亚
稳态
对于一个寄存器的影响相对来说是比较小的,但是对于诸如总线式的寄存器受到亚
稳态
的影响就比较大了,搞不好是致命的打击。
·
2015-11-12 17:12
时钟使能电路的设计
故此推荐采用使用时钟使能的方法,通过使用时钟使能可以避免时钟“满天飞”的情况,进而避免了不必要的亚
稳态
发生,在降低设计复杂度的同时也提高了设计的可靠性。 我
·
2015-11-12 17:02
设计
Metropolis Hasting算法
主要原理是构造了一个精妙的Markov链,使得该链的
稳态
是你给定的概率密度。它的优点,不用多说,自然是能够对付数学形式复杂的概率密度。
·
2015-11-11 19:56
metro
FPGA学习笔记
科夫曼 为了不被淘汰,从现在起我们不得不做两件事: 掌握那些永远不会过期的技能,其中包括物理知识(数字电路设计中的模拟技术、传输线理论、能量守恒理论、天线理论和电源管理理论)和诸如同步、亚
稳态
和传输时延的设计概念
·
2015-11-11 18:28
学习笔记
多时钟域数据同步
对于不同的时钟域要传递数据的话,需要采用一定的手段,来防止数据传递时产生亚
稳态
等问题 1、慢时钟域向快时钟域传递数据 module low2fast(clk,reset,asyn_in,syn_out
·
2015-11-11 16:57
数据同步
Metropolis Hasting算法
主要原理是构造了一个精妙的Markov链,使得该链的
稳态
是你给定的概率密度。它的优点,不用多说,自然是能够对付数学形式复杂的概率密度。
·
2015-11-11 13:00
metro
Java6——JVM参数选项
非
稳态
选项使用说明 -XX:+<option>启用选项 -XX:-<option>不启用选项 -XX:<option>=<number>给选项设置一个数字类型值
·
2015-11-11 05:20
jvm参数
亚
稳态
分析
[转]亚
稳态
分析 发布时间:2011-05-12 19:56:15 技术类别:CPLD/FPGA 1,简介 这篇文章是我对电子设计中,亚
稳态
问题的一种分析和总结
·
2015-11-11 05:12
分析
FPGA跨时钟域同步,亚
稳态
等
我不是半导体/ASIC/FPGA 领域的,对跨时钟域,MTBF等了解的很少。 有时候看到个问题,就会想这个问题,解决这个问题。 或许大家可以先看看 新思科技的 《跨时钟域信号同步的IP解决方案》 一文。 http://www.synopsys.com.cn/information/white-paper/ip 另外还有一篇 《ASIC中的异步时序设计》 http://wenku.baid
·
2015-11-10 21:40
FPGA
【原创】基于Altera DE2的数字实验—001_3 (DE2)(Digital Logical)(Verilog)
单
稳态
脉冲的生成。 3. 编译报告。 设计 1. 顶层模块
·
2015-11-09 13:35
Verilog
一阶电路的全响应
全响应=(零输入响应)+(零状态响应) 全响应=(强制分量)+(自由分量)(全响应=(
稳态
分量)+(瞬态分量)) 无论是把全响应分解为零状态响应和零输入响应,还是分解为瞬态分量和
稳态
分量,都不过是从不同角度去分析全响应的
·
2015-11-08 10:56
ANSYS动力分析—谐响应分析
谐响应分析1.谐响应分析的定义:谐响应分析是用于确定线性结构在承受随时间按正弦(简谐)规律变化的载荷时
稳态
响应的一种技术。分析的目的是计算结构在几种频率下的响应并得到一些响应值对频率的曲线。
·
2015-11-07 14:43
SYS
数字系统中的亚
稳态
及其解决办法
应用背景 1.1 亚
稳态
发生原因 在FPGA
·
2015-11-07 10:20
数字
亚
稳态
和毛刺 - Metastability and Hazard(CN)
根本原因是多方面的,但是不难发现亚
稳态
和毛刺的影子。 幸运的是,这些问题难以定位但容易在设计中避免,只需我们在设计中稍加关注即可避免。任何一个成熟的团队
·
2015-11-06 07:28
meta
电容的充放电过程及应用
这个暂态变化的具体数学描述为q=CUc,而I=dq/dt,故上式表示电容器两端的充电电压是按指数增长的一条曲线,
稳态
时电容两端的电压等于电源电压E,如图2(a)所示。
Dallin0408
·
2015-11-05 21:32
电路设计
正弦
稳态
电路的分析
阻抗和导纳 RLC串联电路如图(a)所示,其中R=15Ω,L=12mH,C=5μF,端电压uS=100(2^(1/2))cos(5000t)V。 试求: (1)电路中的电流i(瞬时表达式)和各元件的电压相量: (2)电路的等效导纳和并联等效电路。 解(1)计算各部分阻抗为: ZR=15Ω ZL=jωL=j60Ω ZC=-j(1/ωC)=-j40Ω Zeq=ZR+Z
·
2015-11-02 18:09
分析
异步复位、同步释放
在深入探讨亚
稳态
这个概念之前,特权同学也并没有对所谓的同步复位和异步复位有太多的注意,而在实践中充分感受了亚
稳态
的危害之后,回过头来细细品味《Verilog HDL设计与验证》一书中关于复位的章节,可谓受益匪浅
·
2015-11-01 10:27
同步
转:Java 6 JVM参数选项大全(中文版)
主要介绍JVM中的非
稳态
选项及其使用说明。 为了让读
·
2015-10-31 09:35
jvm参数
20135223何伟钦—信息安全系统设计基础第七周学习总结
1.静态RAMSRAM将每个位存储在一个双
稳态
的存储器单元里。每个单元是用一个六晶体管电路来实现的。该电路有一个属性
20135223
·
2015-10-28 00:00
20135223何伟钦—信息安全系统设计基础第七周学习总结
1.静态RAMSRAM将每个位存储在一个双
稳态
的存储器单元里。每个单元是用一个六晶体管电路来实现的。该电路有一个属性
20135223
·
2015-10-28 00:00
信息安全系统设计基础第六周学习总结-吕松鸿
1.静态RAMSRAM将每个位存储在一个双
稳态
的存储器单元里。每个单元是用一个六晶体管电路来实现的。该电路有一个属性:可以无限期地保持在两个不同的电压配置或状态之一。2.动态RAM 每
20135229吕松鸿
·
2015-10-27 21:00
信息安全系统设计基础第六周学习总结-吕松鸿
1.静态RAMSRAM将每个位存储在一个双
稳态
的存储器单元里。每个单元是用一个六晶体管电路来实现的。该电路有一个属性:可以无限期地保持在两个不同的电压配置或状态之一。2.动态RAM 每
20135229吕松鸿
·
2015-10-27 21:00
信息安全系统设计基础第六周学习总结
存储技术随机访问存储器(RAM)静态RAM(SRAM):用来作为高速缓存存储器,每个位存储在一个双
稳态
的存储器单元里。双
稳态
:电路可以无限
20135217孙小博
·
2015-10-27 17:00
信息安全系统设计基础第六周学习总结
存储技术随机访问存储器(RAM)静态RAM(SRAM):用来作为高速缓存存储器,每个位存储在一个双
稳态
的存储器单元里。双
稳态
:电路可以无限
20135217孙小博
·
2015-10-27 17:00
信息安全系统设计基础第七周学习总结
将每个位存储在一个双
稳态
的存储器单元里。 并无限期的保持在两个状态或配置之一。其他任何状态都是不稳定的。 在有干扰的情况下,当干扰消除电路恢复稳定。
20135236贾瑗
·
2015-10-27 16:00
信息安全系统设计基础第七周学习总结
将每个位存储在一个双
稳态
的存储器单元里。 并无限期的保持在两个状态或配置之一。其他任何状态都是不稳定的。 在有干扰的情况下,当干扰消除电路恢复稳定。
20135236贾瑗
·
2015-10-27 16:00
20135219洪韶武——信息安全系统设计基础第七周学习总结
三种常见的存储技术RAM【随机访问存储器】-分为静态和动态ROM【只读存储器】-以能够被重编程次数和被重编程所用机制区分磁盘-保存大量数据的存储设备2.RAM【随机访问存储器】SRAM【静态】特点将每个位存在一个双
稳态
的存储单元里
5219hsw
·
2015-10-27 15:00
20135219洪韶武——信息安全系统设计基础第七周学习总结
三种常见的存储技术RAM【随机访问存储器】-分为静态和动态ROM【只读存储器】-以能够被重编程次数和被重编程所用机制区分磁盘-保存大量数据的存储设备2.RAM【随机访问存储器】SRAM【静态】特点将每个位存在一个双
稳态
的存储单元里
5219hsw
·
2015-10-27 15:00
信息安全系统设计基础第七周学习总结
存储器的层次结构存储技术静态RAMSRAM将每一位存储在双
稳态
的存储器单元中动态RAMDRAM将每一位存储为对电容充电。
不是富东京
·
2015-10-27 15:00
信息安全系统设计基础第七周学习总结
存储器的层次结构存储技术静态RAMSRAM将每一位存储在双
稳态
的存储器单元中动态RAMDRAM将每一位存储为对电容充电。
不是富东京
·
2015-10-27 15:00
信息安全系统设计基础第六周学习总结
静态RAM储存在一个双
稳态
的存储单元里,他可以无限期的保持在两个不同的电压配置或状态之一。如图,钟摆是从稳定-亚
稳态
-稳定的过程。由于SRAM存储单元的双稳定性,只
20135330张若嘉
·
2015-10-26 22:00
信息安全系统设计基础第六周学习总结
静态RAM储存在一个双
稳态
的存储单元里,他可以无限期的保持在两个不同的电压配置或状态之一。如图,钟摆是从稳定-亚
稳态
-稳定的过程。由于SRAM存储单元的双稳定性,只
20135330张若嘉
·
2015-10-26 22:00
第六周学习总结
第六章】一、学习过程1.随机访问存储器分为动态(DRAM)和静态(SRAM)两种类型——DRAM:每个单元由一个电容和一个晶体管组成;对干扰非常敏感,一旦受到干扰就不可恢复SRAM:每个单元储存在一个双
稳态
晶体管内
20135211李行之
·
2015-10-26 22:00
信息安全系统设计基础第六周学习总结
静态RAMSRAM将每个位存储在一个双
稳态
的存储器单元里,每个单元是用一个六晶体管电路来实现的。这个电路的一个属性:它可以无限制地保持在两个不同的电压配置或状态之一。其他任何状态都是不稳
20135326王亦可
·
2015-10-26 20:00
信息安全系统设计基础第六周学习总结
静态RAMSRAM将每个位存储在一个双
稳态
的存储器单元里,每个单元是用一个六晶体管电路来实现的。这个电路的一个属性:它可以无限制地保持在两个不同的电压配置或状态之一。其他任何状态都是不稳
20135326王亦可
·
2015-10-26 20:00
第七周学习报告:)
1.静态RAMSRAM将每个位存储在一个双
稳态
的存储单元中 双
稳态
特性,只要有电,就会永远保持它的值。
20135214万子惠
·
2015-10-26 19:00
第七周学习报告:)
1.静态RAMSRAM将每个位存储在一个双
稳态
的存储单元中 双
稳态
特性,只要有电,就会永远保持它的值。
20135214万子惠
·
2015-10-26 19:00
信息安全系统设计基础第六周学习总结
第六章存储器层次结构 第一节存储技术三种常见存储技术:RAM、ROM、磁盘 一、随机访问存储器RAM1.静态RAM(SRAM):将每个位存储在一个双
稳态
的存储器单元里,每个单元是用一个六晶体管电路来实现的
dky20135310
·
2015-10-26 17:00
信息安全系统设计基础第六周学习总结
第六章存储器层次结构 第一节存储技术三种常见存储技术:RAM、ROM、磁盘 一、随机访问存储器RAM1.静态RAM(SRAM):将每个位存储在一个双
稳态
的存储器单元里,每个单元是用一个六晶体管电路来实现的
dky20135310
·
2015-10-26 17:00
上一页
24
25
26
27
28
29
30
31
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他