E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
线路板布线
知识竞赛答题设备及答题方式有哪些
2.平板平板电脑答题是用得比较多的方案,无需
布线
,使用方便。比赛前一定记得将电充足。3.手机智能手机答题用于答题人数较多情况,主要用于云竞赛
天纵软件
·
2024-08-24 15:25
知识竞赛活动公司
技能知识竞赛
知识竞赛软件
高端知识竞赛活动
高端知识竞赛
(135)vivado综合选项--->(35)Vivado综合策略三五
然后,根据设计电路的规格要求,进行布局设计和
布线
,确定各个电路元件的位置和连线方式。最后,进行物理设计,考虑电磁兼容性、功耗优化、时序等问题,并生成芯片制造所需
FPGA系统设计指南针
·
2024-08-22 10:26
数字IC系统设计(提升笔记)
单片机
嵌入式硬件
FPGA综合
(134)vivado综合选项--->(34)Vivado综合策略三四
然后,根据设计电路的规格要求,进行布局设计和
布线
,确定各个电路元件的位置和连线方式。最后,进行物理设计,考虑电磁兼容性、功耗优化、时序等问题,并生成芯片制造所需
FPGA系统设计指南针
·
2024-08-22 03:42
数字IC系统设计(提升笔记)
单片机
嵌入式硬件
FPGA综合
Cadence Allegro 学习框架
CH1——封装库的管理制作焊盘:常规贴片、异性表贴、通孔焊盘制作封装:手工创建和自动创建表贴、插件、BGA等CH2——相关数据的导入导入结构图生成板框和
布线
区域网表的输出导入后台元器件的放置CH3——布局常用命令及设计熟悉布局的常用命令
LIX_TR
·
2024-02-20 21:24
Cadence
学习记录
笔记
经验分享
Cadence Allegro 学习笔记(已完成,笔记待补充)
PadstackEditor制作焊盘+PCBEditor制作封装)三、PCBEditor操作的基本设置四、PCB布局部分整版Fanout(扇出----指引出一小段短线、打孔、绘制铜皮的操作)五、PCB
布线
部分六
LIX_TR
·
2024-02-20 21:54
Cadence
学习记录
笔记
电子、半导体废水深度除氟、除重金属的技术详解
电子半导体行业废水来源及水质特点电子废水主要是印刷
线路板
中每个环节产生的废水,如
线路板
上的赋铜线路、电子元器件、二极管、三极管、电容等,日常生活中常见的就是电脑元器件,如内存条、CPU、主板等。
C-158 7636 413O
·
2024-02-20 17:30
全文检索
深度优先
开发语言
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管
高云FPGA之IP核的使用1、设计定义2、设计输入2.1数码管译码显示2.274HC595驱动2.3主模块设计3、分析和综合4、功能仿真6.1hex8模块仿真6.2HC595模块5、布局
布线
6、时序仿真
凉开水白菜
·
2024-02-20 12:18
FPGA
fpga开发
高云
一些没用的AD技巧——AD PCB直角走线处理与T型滴泪。
即可完成直角
布线
的处理。2.使用AD中滴泪功能进行处理。
Spikexx
·
2024-02-20 07:43
一些没用的AD技巧
硬件工程
pcb工艺
AD16布局
布线
提升技巧 10.27补充-覆铜泪滴规则检查设置
一定要看这一文,公式+案例,几分钟搞定-知乎(zhihu.com)https://zhuanlan.zhihu.com/p/552895098
布线
常用快捷键:Shift+S来显示当前图层并关闭其他层,或者用
千殇华来
·
2024-02-20 07:12
pcb工艺
设计规范
笔记
AD24-Objects元素、特殊复制粘贴、多根走线、自动
布线
、泪滴
AltiumTransparent2D2)AltiumStandard2D二、特殊复制粘贴1、如何把元件带位号、带网络从当前PCB调用到另外的PCB中三、多根走线与多根走线设置四、ActiveRoute的自动
布线
辅助
小无尘客
·
2024-02-20 07:29
pcb工艺
AMD FPGA设计优化宝典笔记(5)低频全局复位与高扇出
这个书的结构是一个总论,加上另外的9个优化,包含的有:时钟网络、组合逻辑、触发器、移位寄存器、存储器、乘加运算单元、状态机、扇出、
布线
拥塞。
徐丹FPGA之路
·
2024-02-19 19:36
FPGA
fpga开发
笔记
SPI总线协议
采用主从方式工作,一般有一个主设备和一个或者多个从设备SPI至少需要4根线,分别为:MISO(主设备输入,从设备输出),MOSI(主设备输出,从设备输入),SCLK(时钟),CS(片选),SPI使用引脚较少
布线
方便
Meiyangyang945
·
2024-02-14 23:31
EMC学习笔记(二十六)降低EMI的PCB设计指南(六)
降低EMI的PCB设计指南(六)1.PCB布局1.1带键盘和显示器的前置面板PCB在汽车和消费类应用中的应用1.2敏感元器件的布局1.3自动
布线
器2.屏蔽2.1工作原理2.2屏蔽接地2.3电缆屏蔽至旁路
小幽余生不加糖
·
2024-02-14 15:54
EMC电磁兼容
学习
笔记
单片机
硬件工程
嵌入式硬件
AMD FPGA设计优化宝典笔记(4)复位桥
这个书的结构是一个总论,加上另外的9个优化,包含的有:时钟网络、组合逻辑、触发器、移位寄存器、存储器、乘加运算单元、状态机、扇出、
布线
拥塞。
徐丹FPGA之路
·
2024-02-14 07:06
FPGA
异构计算
fpga开发
笔记
趟火焰山
往吐鲁番进发当年我父亲为了给我争求学学费和生活费,从湖南来到遥远的吐鲁番当民工,在沙漠里为勘探队
布线
。每个月发300元生活费父亲都省下200元来,只吃咸菜,啃馍馍,150元寄给我,50元寄回家。
毛主任
·
2024-02-14 02:13
无线局域网的组建技术实践应用
尽管现在很多家庭用户都选择了有线的方式来组建局域网,但同时也会受到种种限制,例如,
布线
会影响房间的整体设计,而且也不雅观等。
fpga和matlab
·
2024-02-14 00:39
MATLAB
板块5:网络通信
Days 27 ElfBoard 板 AltiumDesigner 相同电路快速布局
布线
这类型的电路,我们可以采用AltiumDesigner中的Room进行布局和
布线
的快速复制,既提高了效率,又使PCB看起来更加美观。
chriss854
·
2024-02-13 20:53
单片机
大脑重新
布线
大脑整合的过程,也是大脑
布线
与重新
布线
的过程,包括横向整合(左脑和右脑的整合),以及纵向整合(上层大脑和下层大脑的整合)。
Tison_Cheng
·
2024-02-13 19:15
AMD FPGA设计优化宝典笔记(1)触发器
这个书的结构是一个总论,加上另外的9个优化,包含的有:时钟网络、组合逻辑、触发器、移位寄存器、存储器、乘加运算单元、状态机、扇出、
布线
拥塞。
徐丹FPGA之路
·
2024-02-13 09:13
FPGA
异构计算
fpga开发
笔记
【转载】高速信号关键信号的
布线
要求
关键信号的识别关键信号通常包括以下信号:时钟信号(*CLK*),复位信号(*rest*,*rst*),JTAG信号(*TCK*)部分关键信号
布线
要求汇总一、时钟信号
布线
要求在数字电路设计中,时钟信号是一种在高态与低态之间振荡的信号
山里天空蓝
·
2024-02-12 17:50
高速设计
关键信号
时钟
接口
知首码无排线可分红,欢迎加入知首码创业
积分可以发
布线
报,可以发布悬赏,可以购物,可以建群聊,可以交易,可以复投,都是实实在在的功能,非市面上那种表里不一的项目。目前网络上每天都会出现很多的项目,很多的*种。
日常购物技巧呀
·
2024-02-12 09:12
【电源】POE系统供电原理(一)
对于这些需要供电的设备而言不再需要考虑其电源系统
布线
的问题,在连上以太网线的同时就可以实现对设备的供电。POE供电系统主要有以下几个优势:1.布局简单、成本低2.多设备
EEGiang
·
2024-02-10 09:22
模拟技术
嵌入式硬件
音视频
新房装修网络
布线
,房内WiFi信号弱,不要忽略这步!
随着移动互联网的兴起,家庭无线WIFI变得必不可少部分,但新房子装修,弱电箱基本上放置在入户花园,对于房内信号就变得很弱,这也是困扰很多新用户!无线技术的发展很快,市面上很多信号很强,穿墙性强的多天线的路由器,但实际上效果怎样,我想很多用户有着不一样的感受!我上门维修很多家庭网络问题,也发现每家新房都有不一样组网方式!组网必须考虑几点如下:1.弱电箱大小尽量大空间,排插多插位;新房弱电箱放置入户花
电脑帮帮手
·
2024-02-10 06:31
无人机系统组装与调试,多旋翼无人机组装与调试技术详解,无人机飞控系统原理
布线
要合理,不能互相干扰。多旋翼无
创小董
·
2024-02-09 20:24
无人机技术
无人机
xilinx vivado 工具使用常见报错(持续更新)
工具平台:xilinxvivado2022.2芯片平台:MPSOC操作系统:WIN110.vivado从2020版本开始不再支持WIN7系统(xilinxvivado2019.2后不再支持WIN7)1.布局
布线
过程中
zidan1412
·
2024-02-09 19:07
fpga开发
vivado
xilinx
⑩电子产品拆解分析-家用无线遥控开关433Mhz
⑩电子产品拆解分析-家用无线遥控开关433Mhz一、功能介绍二、电路分析以及器件作用1、433发射控制端2、433接收应答端三、Get到的点一、功能介绍①免
布线
随意贴,装上就能使用解决单线开关烦恼;②遥控配对简单
程序小鹿
·
2024-02-09 10:46
生活~电子产品拆解电路分析
单片机
嵌入式硬件
其他
程序人生
学习方法
什么是传输频宽
传输频率和传输速率是在综合
布线
系统设计中接触最多的两个基本概念。线缆的频带带宽(MHz)和线缆上传输的数据速率(Mbps)是两个截然不同的概念。
鹿鸣天涯
·
2024-02-09 05:35
网络工程师
网络
开发板VS评估板
基本功能所需的其他支持电路(例如电源调节或天线
布线
)均在电路板上实现,无需外部添加。对于可编程组件(MCU等),电路板将具有通过连接器(通常是排针或USB连接器)暴露的闪存接口。
kaikai_sk
·
2024-02-08 22:00
嵌入式
linux
运维
服务器
VCS后仿调试记录(Pre-PR)
芯片后仿真又可分为PR前仿真(综合后)和PR后仿真(布局
布线
后),本文记录Pre-PR仿真的部分。
小破同学
·
2024-02-08 07:43
IC验证技术
芯片
经验分享
基于51单片机实现8位数码管显示表白数字(Proteus仿真)
使用器件:若干电阻、4只LED红灯、8位数码管、总线、排阻、NPN三极管、AT89C51芯片Proteus仿真原理图:WeChat:【愿随你心】仿真测试:知识介绍:Proteus
布线
为了让整个原理图看上去简洁明了
JaneZJW
·
2024-02-08 06:49
Proteus
51单片机
proteus
单片机
嵌入式硬件
FPGA时钟资源与设计方法——Xilinx(Vivado)
目录1FPGA时钟资源2时钟设计方案1FPGA时钟资源1.时钟资源包括:时钟
布线
、时钟缓冲器(BUFG\BUFR\BUFIO)、时钟管理器(MMCM/PLL)。
CWNULT
·
2024-02-08 03:53
fpga开发
Spring IoC容器(三)注解
降低耦合度:通过自动
布线
(Autowir
黄名富
·
2024-02-08 01:09
Spring
java
spring
依赖倒置原则
以太网口差分电平_百兆以太网接口高速PCB布局
布线
指南
以太网(Ethernet)执行的是IEEE802.3标准,传输数据的模式为CDMA/CD,可使用光纤、双绞线、细缆、粗缆作为传输介质。这里所说的以太网是传统的以太网,10Mbps以太网,一共有四种标准(1)10Base-5:粗缆网络,区段最大长度为500m。(2)10Base-2:细缆网络,区段最大长度为185m。(3)10Base-t:双绞线网络,最大传输距离100m。一般情况下,使用双绞线的网
痛并快乐的老猿
·
2024-02-07 19:01
以太网口差分电平
高速接口PCB布局指南(五)高速差分信号
布线
(三)
高速接口PCB布局指南(五)高速差分信号
布线
(三)1.表面贴装器件焊盘不连续性缓解2.信号线弯曲3.高速信号建议的PCB叠层设计4.ESD/EMI注意事项5.ESD/EMI布局规则tips:资料主要来自网络
小幽余生不加糖
·
2024-02-07 19:54
硬件基础之高速信号
技术笔记
网络
嵌入式硬件
硬件工程
高速信号
AD高速板常见问题和过流自锁
可以使用电机减速器来增大电机的扭矩,低速运行的步进电机更要加上减速机减速电机就是普通电机加上了减速箱,这样便降低了转速增大了扭矩HDMI
布线
要求:如要蛇形使其等长,不要在HDMI的一端绕线。
honey ball
·
2024-02-07 12:21
单片机
嵌入式硬件
568B网线
网线的制作主要遵顼EIA/TIA的568A和568B
布线
标准。如图所示为标准568B的网线。网线的分类屏蔽、非屏蔽(最多)。网线的级别最常用的是超五类和六类网线。
Magic__Conch
·
2024-02-06 21:32
计算机网络
计算机网络
网络
高速接口PCB布局指南(二)通用高速信号
布线
高速接口PCB布局指南(二)通用高速信号
布线
1.PCB材料编织2.高速信号
布线
长度3.高速信号
布线
长度匹配4.高速信号参考平面tips:资料主要来自网络,仅供学习使用。
小幽余生不加糖
·
2024-02-06 13:21
技术笔记
硬件基础之高速信号
硬件工程
嵌入式硬件
无人机
在 Vivado 将程序烧写固化到 flash
通常对FPGA下载程序时,会采用JTAG口下载,完成好HDL设计,并且验证无误后,对设计文件进行综合,布局
布线
以及生成比特流文件,而FPGA开发板要想工作,需要将该文件烧写进FPGA芯片中。
Linest-5
·
2024-02-06 08:44
Vivado
Vivado
flash
程序固化
Xilinx
fpga开发
Vivado开发FPGA使用流程、教程 verilog(建立工程、编译文件到最终烧录的全流程)
目录一、概述二、工程创建三、添加设计文件并编译四、线上仿真五、布局
布线
六、生成比特流文件七、烧录一、概述vivado开发FPGA流程分为创建工程、添加设计文件、编译、线上仿真、布局
布线
(添加约束文件)、
xingxing点灯
·
2024-02-06 08:11
vivado
fpga开发
开发语言
MIT 开发出一种无需电池自供电的传感器
由于它不需要必须充电或更换的电池,也不需要特殊的
布线
,因此这种传感器可以被嵌入到难以触及的地方,比如船舶发动机的内部结构中。在那里,它可以长时间自动收集有关机器耗电量和运行情况的数据。
莱森泰克科技
·
2024-02-06 04:00
经验分享
结构化
布线
六大子系统
结构化
布线
系统分为6个子系统:工作区子系统、水平子系统、干线子系统、设备间子系统、管理子系统和建筑群子系统,如下图所示。
是毛毛吧
·
2024-02-05 23:34
网络
Cadence Allegro PCB设计88问解析(二十三) 之 Allegro中设置禁止走线打孔区域(添加Route keepout和Via keepout)
一个学习信号完整性仿真的layout工程师RouteKeepout和ViaKeepout是在PCB设计中经常遇到的两个概念,也就是禁止
布线
和打孔。
刘小同学
·
2024-02-05 12:52
信号完整性
Cadence
Allegro
PCB设计
网络
PCB设计
Cadence
Allegro
信号完整性
pcb工艺
Allegro中设置让Route Keepout(禁止
布线
区)允许
布线
或打过孔的方法
一、前言RouteKeepout即禁止
布线
区,通常会在绘制元件封装的时候就给元件画上的,目的在于让这个元件的这块区域不能走线或者不让走线碰到这块区域,否则就会显示DRC符号报错,只不过这个错误在Allegro
白皋`
·
2024-02-05 12:52
PCB
pcb工艺
硬件工程
allegro设置禁止铺铜区的方法
操作方法是Setup-Areas-ShapeKeepout,这样只是设置了禁止铺铜区,但是还可以在此区域
布线
和打过孔等等操作。
宁静致远2021
·
2024-02-05 12:20
Allegro
硬件
Allegro中设置让Route Keepout(禁止
布线
区)允许
布线
或打过孔的方法
Allegro中设置让RouteKeepout(禁止
布线
区)允许
布线
或打过孔的方法Chapter1Allegro中设置让RouteKeepout(禁止
布线
区)允许
布线
或打过孔的方法一、前言二、设置方法Chapter2CadenceAllegroPCB
宁静致远2021
·
2024-02-05 12:48
Allegro
嵌入式硬件
cadence
综合
布线
技术(复习)
一、我国在20世纪80年代末期开始引入综合
布线
系统,90年代中后期得到迅速发展综合
布线
系统是建筑群或建筑物内的传输网络系统,他能使语音和数据通信设备、交换设备和其他信息管理系统彼此相连接综合
布线
系统国家标准主要有
戏神
·
2024-02-05 08:06
综合布线
网络
为什么光纤目前取代不了网线?
在
布线
行业中,光纤与铜缆之间的较量已持续了十多年。现如今随着云计算、5G等新型业务的不断涌现,数据中心规模不断的扩大,其架构与
布线
也越来越复杂。
网络工程师俱乐部
·
2024-02-05 00:59
网络工程师
华为认证
网络
服务器
运维
《吐血整理》高级系列教程-吃透Fiddler抓包教程(25)-Fiddler如何优雅地在正式和测试环境之间来回切换-下篇
2.实际工作场景2.1问题场景(1)已发
布线
上APP出现接口错误,如何测试线上APP访问本地请求?(2)已发
布线
上H5页面,静态资源或js调试,如何映射本地js?
北京-宏哥
·
2024-02-04 08:40
Fiddler抓包教程
fiddler
前端
测试工具
网络
为什么现在这么多欠钱不还的
比如,监控安装、道闸门、综合
布线
,弱电智能化,就是跟弱电相关的产业。去年,一个朋友找到我,说有块消防的活干不干,也属于弱电类。我说,消防的活没干过,不敢接啊,怕好不好,别到时候砸了自己的买卖。
昆虫明子
·
2024-02-04 04:18
【FPGA】高云FPGA之IP核的使用->PLL锁相环
FPGA开发流程1、设计定义2、设计输入3、分析和综合4、功能仿真5、布局
布线
6、时序仿真7、IO分配以及配置文件(bit流文件)的生成8、配置(烧录)FPGA9、在线调试1、设计定义使用高云内置IP核实现多路不同时钟输出输入时钟
凉开水白菜
·
2024-02-03 22:51
FPGA
fpga开发
PLL
IP核
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他