E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
【嵌入式系统应用开发】
FPGA
——HLS入门实践之led灯闪烁
目录1HLS1.1HLS简介1.2HLS与VHDL/Verilog1.3HLS优点与局限2环境配置3HLS实例——Led点亮3.1工程创建3.2添加文件3.3C仿真与C综合3.4创建Vivado工程3.5导入HLS生成的IP核3.6添加实验代码3.7编译生成获取结果总结1HLS1.1HLS简介HLS(HighLevelSynthesis):一款高层次综合工具。能够将C/C++或者systemC等高
日常脱发的小迈
·
2023-06-11 11:11
fpga
fpga开发
【
FPGA
实验】基于DE2-115平台的数码管实验1
文章目录一.实验任务二.闪烁数码管①设计1s计时器模块②设计数码管模块③设计顶层模块④查看RTL门级电路⑤硬件测试三.循环显示的“HELLO”①设计计数器模块②设计数码管显示模块③设计顶层模块④查看RTL门级电路⑤硬件测试一.实验任务1.闪烁数码管在HEX0上连续循环地显示数字0~9,每秒刷新一次显示。使用计数器产生1s的时间间隔,这个计数器的时钟由DE2-115平台上的50MHz时钟提供。注意:
机智的橙子
·
2023-06-11 11:41
FPGA
fpga开发
单片机
嵌入式硬件
【嵌入式系统应用开发】
FPGA
——VGA显示基础实验
文章目录前言1VGA介绍1.1基本定义1.2VGA的硬件电路介绍1.3VGA显示原理1.4VGA通信协议2VGA显示字符2.1实验准备2.2代码实现3VGA显示彩色条纹4VGA显示彩色图片4.1实验准备4.2总结前言文章使用的工具及板子类型工具:QuartusII13.1开发板:CycloneIVEEP4CE115F29C71VGA介绍1.1基本定义VGA(VideoGraphicsArray)视
日常脱发的小迈
·
2023-06-11 11:40
fpga
fpga开发
FPGA
超声波测距
FPGA
超声波测距前言一、超声波测距的原理二、程序设计思路三、好了,不多BB,我们上代码顶层模块测量模块显示模块总结前言开发板选用的是黑金AX301,超声波测距模块为HS-04。
AM0R_
·
2023-06-11 11:09
fpga
编程语言
【嵌入式系统应用开发】
FPGA
——基于HC-SR04超声波测距
文章目录前言环境目标结果1实验原理1.1超声波原理1.2硬件模块时序图1.3模块说明2设计文件2.1时钟分频2.2超声波测距2.3超声波驱动3实验验证3.1编译3.3硬件测试总结前言环境硬件DE2-115HC-SR04超声波传感器软件Quartus18.1目标结果使用DE2-115开发板驱动HC-SR04模块,并将所测得数据显示到开发板上的数码管。1实验原理1.1超声波原理HC-SR04超声波测距
日常脱发的小迈
·
2023-06-11 11:38
fpga
fpga开发
FPGA
时序分析入门
参考文献
FPGA
基础学习(4)--时序约束(理论篇)-肉娃娃-博客园时序约束--基础入门(一)-知乎
FPGA
设计技巧与案例开发详解(第二版)跨时钟域处理方法总结--最终详尽版-love小酒窝-博客园亚稳态的产生机理
人胖如橘
·
2023-06-11 10:48
数字IC
fpga开发
Zynq
FPGA
上实现 VGG16 网络
在Zynq
FPGA
上实现VGG16网络2021年04月设计思路整体架构为了在硬件平台上实现vgg16网络,首先进行了vgg16的网络特点分析,得到以下结论:vgg16的卷积核尺寸一致,都是3*3的小卷积核
hengtao wang
·
2023-06-11 10:38
算法加速
fpga
算法
如何设计神经网络的硬件加速器
使用
FPGA
芯片,这种芯片的灵活性比专
Shen Planck
·
2023-06-11 10:38
神经网络
人工智能
深度学习
机器学习
卷积神经网络(CNN)加速器ip设计—1.HLS代码解读
原作者项目:https://github.com/dhm2013724/yolov2_xilinx_
fpga
加速器整体结构上图是加速器中所有函数的调用关系,可以看到卷积层,池化层,重拍序层都采用乒乓方式
qq_31514061
·
2023-06-11 10:04
笔记
cnn
tcp/ip
fpga开发
基于
FPGA
的VGG16卷积神经网络加速器
文章搬运自本人知乎VGG16网络结构介绍VGG在2014年由牛津大学VisualGeometryGroup提出,获得该年lmageNet竞赛中LocalizationTask(定位任务)第一名和ClassificationTask(分类任务)第二名。与AlexNet相比,VGG使用了3个3x3卷积核来代替7x7卷积核,使用了2个3x3卷积核来代替5x5卷积核,从而在保证具有相同感知野的条件下,提升
FPGA硅农
·
2023-06-11 10:58
FPGA
fpga开发
cnn
深度学习
Keil在线调试方法总结
转载)JTAG(JointTestActionGroup,联合测试行动小组)是一种国际标准测试协议(IEEE1149.1兼容),主要用于芯片内部测试,现在多数的器件都支持JTAG协议,ARM、DSP、
FPGA
*wj
·
2023-06-11 08:42
实物制作
单片机
stm32
RK平台之mpp
编解码
编译环境搭建(Android环境)
首先下载RKMPP代码:gitclonehttps://github.com/rockchip-linux/mpp.git下载AndroidNdkhttps://dl.google.com/android/repository/android-ndk-r21e-linux-x86_64.zip将两份分别解压(直接提取我不会命令)解压后//编译前要安装好Cmake3.5以上版本cdmpp-devel
hmbbPdx_
·
2023-06-11 08:37
firefly-RK3288
Rk开发(RK3568)
android
git
信息论与编码 SCUEC DDDD 期末复习
1.证明熵的可加性2.假设一帧
视频图像
可以认为是由3*10的五次方个像素组成(每像素均独立变化),如果每个像素可取128个不同的等概率亮度表示。请计算出每帧图像含多少信息量?
碳水小王子
·
2023-06-11 07:45
信息与通信
Xubuntu22.04之绘制正弦波(一百七十八)
简介:CSDN博客专家,专注Android/Linux系统,分享多mic语音方案、音视频、
编解码
等技术,与大家一起成长!
Android系统攻城狮
·
2023-06-11 07:12
Ubuntu高级用法系列
数学建模
程序人生
压力测试
Xilinx PCIe实测速度
GettingtheBestPerformancewithXilinx'sDMAforPCIExpress(获取高性能的xdma)[3].HowtocreateaPCIExpressDesigninanUltraScale
FPGA
Alliawell
·
2023-06-11 07:31
AXI总线简单介绍
lite、ACE4.0、AXI4.0-streamAXI4.0-lite是AXI的简化版本,ACE4.0是AXI缓存一致性扩展接口,AXI4.0-stream是ARM公司和Xilinx公司一起提出,主要用在
FPGA
bandao6867
·
2023-06-11 05:51
嵌入式
protobuf rpc java_RPC框架实现(一) Protobuf的rpc实现
常见的RPC框架配带的功能有:
编解码
协议。比如protobuf、thrift等等。服务发现。指服务提供者更新接口后,服务使用者如何知道该接口更新。
青山布衣
·
2023-06-11 03:06
protobuf
rpc
java
海康威视iVMS综合安防系统任意文件上传漏洞复现(0day)
0x01产品简介海康威视iVMS集中监控应用管理平台,是以安全防范业务应用为导向,以
视频图像
应用为基础手段,综合视频监控、联网报警、智能分析、运维管理等多种安全防范应用系统,构建的多业务应用综合管理平台
OidBoy_G
·
2023-06-11 02:14
漏洞复现
web安全
网络安全
物联网
视频编码组织和标准
视频编码标准化组织在国际组织的独立和联合开发中,产生了很多重要的视频
编解码
标准。主要国际组织包括ISO/IECMPEG、ITU-T、Google、Microsoft、AVS工作组和AOM联盟等。
Lulufer
·
2023-06-11 00:27
ffmpeg之AVPacket结构体详细解释
AVPacket通常与AVFrame结构体一起使用,用于进行媒体数据的
编解码
和处理。下面是关于AVPacket结构体的详细介绍,并提供一个简单的代码示例。
_WAWA鱼_
·
2023-06-10 20:27
ffmpeg
ffmpeg之AVCodecContext结构体详细解释
AVCodecContext结构体是FFmpeg中用于描述
编解码
器上下文的结构体。它包含了与
编解码
相关的各种参数,以及对应的AVCodec结构体,用于实现媒体数据的
编解码
。
_WAWA鱼_
·
2023-06-10 20:56
ffmpeg
音视频
一个有趣的avs编码器(注意,是avs,而不是avs2噢)
本章附件是一个清华大学写的关于avs
编解码
器:https://download.csdn.net/download/weixin_43360707/87793302该编码器遵循了stuffingbit:
泰勒朗斯
·
2023-06-10 18:39
音视频资料
windows
【短视频抖音多账号管理系统源码开发路径】
文章目录概要整体架构流程技术名词解释技术细节小结概要短视频矩阵系统开发涉及到多个领域的技术,包括视频
编解码
技术、大数据处理技术、音视频传输技术、电子商务及支付技术等。
--yxh32193
·
2023-06-10 17:14
账号矩阵霸屏源码
人工智能
安装stable-diffusion时g
fpga
n安装失败
错误代码如下:Installingg
fpga
nTraceback(mostrecentcalllast):File"launch.py",line380,inprepare_environment()File"launch.py
qq_45041788
·
2023-06-10 15:14
stable
diffusion
python
git
基于 Wav2Lip-G
FPGA
N 深度学习模型的数字人Demo
写在前面工作中遇到简单整理博文为Wav2Lip-G
FPGA
N环境搭建运行的Demo理解不足小伙伴帮忙指正对每个人而言,真正的职责只有一个:找到自我。然后在心中坚守其一生,全心全意,永不停息。
山河已无恙
·
2023-06-10 15:07
AI认知HarmonyOS笔记
深度学习
人工智能
Wav2Lip-GFPGAN
数字人
Base64对中文的
编解码
importjava.io.*;importjava.util.Base64;publicclassBase{publicstaticvoidmain(String[]args){Strings=newString("到对应CA的公钥了。所以,这里有个Bug,根证书的真实性由浏览器和操作系统担保的,如那么里面的公钥可能会被别有用心的人修改,那么你整个电脑的HTTPS体系就不再可靠了。");byte
java 乐山
·
2023-06-10 14:40
java
java
servlet
jvm
CNN的硚口实现: 由Verilog编写并在
FPGA
上合成
目录前言一、环境设置二、CNN的硬件设计思路三、使用Verilog实现CNN四、使用Cop语言描述控制流程五、在
FPGA
上合成设计总结代码示例大家好,我是一个对硬件设计和机器学习有深厚兴趣的研究者。
快撑死的鱼
·
2023-06-10 10:58
fpga开发
cnn
人工智能
Netty的高性能之道
1.背景最近看到gitHub上有一个开源项目,通过使用Netty4+Thrift压缩二进制
编解码
技术,他们实现了10WTPS(1K的复杂POJO对象)的跨节点远程服务调用。
ZNineSun
·
2023-06-10 05:07
Netty
网络编程
高性能
零拷贝
异步非阻塞
Python标准库大全
stringprep:互联网字符串准备工具readline:GNU按行读取接口rlcompleter:GNU按行读取的实现函数二进制数据struct:将字节解析为打包的二进制数据codecs:注册表与基类的
编解码
器数据
孤雪落尘风
·
2023-06-10 03:49
应用使用
笔记
算法
python
开发语言
基于OpenCV答题卡识别模拟-米尔ARM+
FPGA
异构开发板
本篇测评由优秀测评者“筑梦者与梦同行”提供。01.前言MYD-JX8MMA7SDK发布说明根据下图文件内容可以知道myir-image-full系统支持的功能,其支持OpenCV,也就不用在格外安装相关驱动包等,省了很多事情。02.MYD-JX8MMA7软件评估指南本文介绍了Python的基本操作,在文档中10.1开发语言支持。03.历程路径/usr/share/OpenCV/samples//u
Jason_zhao_MR
·
2023-06-10 02:30
opencv
高考
人工智能
LarkXR知识库 | 开发者社区FAQ合集(二)
LarkXR是一套基于GPU云化、图形容器、音视频实时
编解码
、网络传输优化等核心技术的通用型实时云渲染解决方案,帮助XR领域企业级用户及开发者快速搭建XR应用上云通道,使其在各类智能终端上流畅的运行、使用及传播
平行云
·
2023-06-09 23:28
人工智能
实时云渲染
元宇宙
云计算
开发者
05. Web大前端时代之:HTML5+CSS3入门系列~H5 多媒体系
1.引入概述音频文件或视频文件都可以看做是一个容器文件(类似于压缩的zip)
编解码
器就是读取特定的容器格式,对其中的音频与视频轨进行解码,然后实现播放解码器解码器(decoder),是一种输入模拟视频信号并将它转换为数字信号格式
lmrylll
·
2023-06-09 19:35
前端
html5
css3
Tars-Cpp 协程实现分析
Tars集可扩展协议
编解码
、高性能RPC通信框架、名字路由与发
·
2023-06-09 18:48
tars协程
22AP30 H.265
编解码
处理器
22AP30H.265
编解码
处理器主要特点SVP(SmartVisionProcessing)图像分析工具推理引擎(NNIE)−支持多种图像分析工具−1.2Tops运算性能处理器内核ARMCortexA53
qq2224043166
·
2023-06-09 18:48
h.265
5G
人工智能
工作基础知识
fpga
什么是
fpga
FPGA
是一种硬件可重构的体系结构。它的英文全称是FieldProgrammableGateArray,中文名是现场可编程门阵列。
猿饵块
·
2023-06-09 13:29
机器学习
golang中base64 md5 sha256的
编解码
及摘要算法、aes、des、sha1
golang中base64md5sha256的
编解码
及摘要算法、aes、rsa、des、sha1golang中base64md5sha256的
编解码
及摘要算法关于加密解密AESDESRSAMD5SHA1Base64golang
ac.char
·
2023-06-09 13:59
golang
golang
算法
开发语言
线性插值提高DDS相位分辨率
关于DDS的知识不多赘述,本文主要介绍正弦波生成模块的
FPGA
实现,里面涉及一个在不增加ROM容量的情况下,大幅提高相位分辨率的方法(线性插值
今朝无言
·
2023-06-09 12:43
数字逻辑
算法
数学
fpga开发
开发语言
算法
通用读写仲裁模块(
FPGA
实现)
当涉及多个模块向同一个模块进行读写操作、向一个半双工模块请求读写,甚至综合一下,多个模块向一个半双工模块发起读写请求,那就要涉及读写仲裁。因为最近做的项目中涉及的读写仲裁太多了,所以就想还是要写一个通用的读写仲裁模块,最好还是具备“凡请求,必执行”的功能的(因为一般简单实现的仲裁在发生冲突时,会选择执行一个,而直接忽视其他请求,这就对发起读写请求的模块的控制逻辑造成了不必要的麻烦),于是就有了
今朝无言
·
2023-06-09 12:43
数字逻辑
fpga开发
DDR3(MIG核配置&官方demo&
FPGA
代码实现及仿真)
由于直接对DDR3进行控制很复杂,因此一般使用MIGIP来实现,同时为了更简单地使用MIGIP,我们采用AXI4总线协议进行控制。下面首先介绍MIGIP的配置,然后看看官方demo(里面包含一个仿真要用到的DDR3模型)及其仿真结果,最后进行我们自己的控制代码实现。MIGIP生成 在IPCatalog里搜索MIG,如下第一步里,勾选AXI4Interface选项,使用AXI4接口下一步是选择
今朝无言
·
2023-06-09 12:13
数字逻辑
fpga开发
以太网——MDIO(SMI)接口的
FPGA
实现
在MAC与PHY之间,有一个配置接口,即MDIO(也称SMI,SerialManagementInterface),可以配置PHY的工作模式、获取PHY芯片的工作状态等。本文以PHY芯片B50610为例,实现MDIO接口,以实现对传输速度、接口类型的自协商。 MDIO包含2根信号线:MDC,由MAC侧提供给PHY的时钟信号,最大12.5MHz;MDIO,inout,数据线 MDIO的通信协
今朝无言
·
2023-06-09 11:41
数字逻辑
Ethernet
fpga开发
关于Quartus II 13.0破解失败问题
fpga
环境配置问题问题描述:安装quartusII13.0时,使用破解器生成licence.dat文件时,提示了大致如下内容:提示框的标题是sys_cpt.dll。显示问题:该文件正在使用。。。。
我飘向北方
·
2023-06-09 11:25
fpga
fpga开发
摄像头webrtc对讲方案之metaRTC+ZLMediaKit
概述网络摄像头可以通过网络远程查看实时
视频图像
,也可以和浏览器与手机APP等对讲,对讲方案有P2P/SFU/MCU等。metaRTC+ZLMediaKit是一个比较适合的SFU对讲方案。
metaRTC
·
2023-06-09 09:57
解决方案
webrtc
音视频
对讲
ipc
VPX通信基础理论
许多应用,例如雷达,声纳,
视频图像
处理,智能信号处理等,由于受到VME64x传输带宽的限制,系统性能无法进一步提高。急需要一种新体制的总线,替代现有的VME6
FPGA技术联盟
·
2023-06-09 04:44
网络
服务器
linux
国产易灵思
FPGA
的FIFO应用详解
一、软件设置界面FIFO(FirstInFirstOut,即先入先出),是一种数据缓冲器,用来实现数据先入先出的读写。与ROM或RAM的按地址读写方式不同,FIFO的读写遵循“先进先出”的原则,即数据按顺序写入FIFO,先被写入的数据同样在读取的时候先被读出,所以FIFO存储器没有地址线。FIFO有一个写端口和一个读端口外部无需使用者控制地址,使用方便。FIFO存储器主要是作用为缓存,应用在同步时
FPGA技术联盟
·
2023-06-09 04:44
fpga开发
FPGA
量子类比机制-FPQA,将在量子运算设计中引发一场新的革命
1980年代现场可程式化逻辑门阵列(
FPGA
)的出现彻底改变了电子设计。大约40年后,现场可程式化量子位元阵列(FPQA)可望在量子运算电路设计中引发一场类似的革命。
FPGA技术联盟
·
2023-06-09 04:39
fpga开发
【PXIE301-211】基于PXIE总线架构的16路并行LVDS采集、1路光纤数据处理平台
PXIE301-211是一款基于PXIE总线架构的16路并行LVDS数据采集、1路光纤收发处理平台,该板卡采用Xilinx的高性能Kintex7系列
FPGA
XC7K325T作为实时处理器,实现各个接口之间的互联
北京青翼科技
·
2023-06-09 01:51
信号采集
数据采集
fpga开发
16路并行LVDS采集
高速数据采集专家—青翼科技--FMC121
该模块遵循VITA57.1标准,可直接与
FPGA
载卡配合使用,板卡ADC器件采用ADI的AD9680芯片,该芯片具有两个模拟输入通道和两个JESD204B输出数据通道对,可用于高达2GHz的宽带模拟信号采样
北京青翼科技
·
2023-06-09 01:46
信号采集
数据采集
多通道
FPGA
实战开发-基于DDR的图像缓存(下)
文章目录概要整体架构流程技术名词解释技术细节小结概要例如:基于米联科的学习资料,分享和学习同步,欢迎大家一起探讨。整体架构流程提示:这里可以添加技术整体架构例如:image_data_gen产生了测试图片,之后进入过W0FIFO进行视频缓存。每次缓存1024个像素,就往通过FDMA往DDR里面搬运数据。另外VS信号经过滤波采集后用于启动一次写状态机。同理对于图像的输出部分采用HDMI输出,用Vga
第二层皮-合肥
·
2023-06-09 01:04
FPGA设计-基础篇
fpga开发
缓存
FPGA
实战开发-基于的ddr图像缓存设计(上)
文章目录概要整体架构流程技术名词解释技术细节小结概要提示:这里可以添加技术概要例如:本文主要基于DDR的图像缓存设计整体架构流程提示:这里可以添加技术整体架构先用图像产生模块产生一个1080P60Hz的测试图像,然后经过FDMA进入ddr3,缓存3帧后在读出来。然后在经过HDMI显示。技术名词解释FDMA:这是米联科开发一款DMA控制器,本文也是本着学习及分享两种意图写下了此文。技术细节提示:这里
第二层皮-合肥
·
2023-06-09 01:34
FPGA设计-基础篇
fpga开发
FPGA
开发-ddr测试
文章目录概要整体架构流程技术名词解释技术细节小结概要提示:这里可以添加技术概要例如:本文以米联科开发板为例,介绍ddr测试相关例程。整体架构流程提示:这里可以添加技术整体架构技术名词解释提示:这里可以添加技术名词解释例如:app_addr:表示正在提交给用户界面的请求的地址。聚合外部所有地址字段,并向您显示一个平面地址空间,每个地址待变4BYTES。app_cmd:此输入指定请求的命令如下,001
第二层皮-合肥
·
2023-06-09 01:04
FPGA设计-基础篇
嵌入式硬件
上一页
98
99
100
101
102
103
104
105
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他