E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
视频图像编解码FPGA
Xilinx Kintex-7
FPGA
视频案例|HDMI_capture_display案例
XilinxKintex-7
FPGA
视频案例|HDMI_capture_display案例本文主要介绍基于
FPGA
+MicroBlaze裸机的视频开发案例的使用说明,适用开发环境:Windows7/1064bit
Tronlong创龙
·
2023-11-02 05:03
Xilinx
Kintex-7
工业级核心板
案例
Xilinx
Kintex-7
FPGA视频案例
HDMI案例
创龙科技
ffmpeg 获取帮助的命令
可以查找到比如
编解码
器等信息。下面的选项对于ffplay和ffprobe适用。
吐着泡泡说爱你
·
2023-11-02 02:48
ffmpeg
ffmpeg
Ubuntu系统中基于Docker的OpenVINO™开发环境搭建指南
OpenVINO™通过异构计算可以充分发挥英特尔硬件平台(包括CPU,GPU,Intel®
FPGA
以及Intel®Movidius™VPU)的强大性能,在深度学习推理方面可以带来多大19倍的性能提升。
英特尔技术开发
·
2023-11-02 01:01
Ubuntu
Docker
2021大厂Java面试真题(Netty )
自带
编解码
器解决TCP粘包/拆包问题。自带各种协议栈。真正的无连接数据包套接字支持。比直接使用Java核心API有更高的吞吐量、更低的延迟、更低的资源消耗和更少的内存
隔壁郑同学
·
2023-11-01 21:52
面试
java
面试
rpc
基于NXP iMX6ULL 扩展音频解码器 MAX98357A
该产品没有音频
编解码
器,无法直接输出模拟音频信号。本文将介绍如何使用模块的数字音频I2S接口扩展MAX98357A,包括如何配置devicetree和时钟。
toradex
·
2023-11-01 21:06
iOS音视频开发七:视频采集
这个Demo里包含以下内容:1)实现一个视频采集模块;2)实现视频采集逻辑并将采集的
视频图像
渲染进行预览,同时支持将数据转换为图片存储到相册;3)详尽的代码注释,帮你理解代码逻辑和原理。
音视频开发老舅
·
2023-11-01 15:54
音视频开发进阶
flutter
ios
视频编解码
实时音视频
webrtc
iOS:音视频开发——视频采集
##前言在直播和短视频行业日益火热的发展形势下,音视频开发(采集、
编解码
、传输、播放、美颜)等技术也随之成为开发者们关注的重点,本系列文章就音视频开发过程中所运用到的技术和原理进行梳理和总结。
gjx121233
·
2023-11-01 15:23
iOS
iOS
AVCapture
音视频
采集
FPGA
设计CPU书籍
而近年来
FPGA
芯片产品的发展与普及打破了这一阻碍,利用内部电路可重编程的
FPGA
,几乎可以实现任何逻辑电路,自然也包括CPU,自然也会有相关的电子书籍。
电路_fpga
·
2023-11-01 15:08
书籍推荐
fpga开发
FPGA
_Signal TapII 逻辑分析仪 在线信号波形抓取
FPGA
_SignalTapII逻辑分析仪在线信号波形抓取由于一些工程的仿真文件不易产生,所以我们可以利用quartus软件自带的SignalTap工具对波形进行抓取对各个信号进行分析处理,让电子器件与
自小吃多
·
2023-11-01 15:36
FPGA
fpga开发
硬件测试(二):波形质量
信号质量测试信号在传输的过程中,一般不是标准的矩形波信号,信号质量测试即通过示波器测试单板硬件的数字信号和模拟信号的各项指标,包括电源、时钟、复位、CPU小系统、外部接口(USB、网口、串口)、逻辑芯片(CPLD、
FPGA
Infinity_lsc
·
2023-11-01 14:49
Hardware
Test
硬件测试
波形质量
过充
过缓
毛刺
回沟
ArmSoM-W3之RK3588硬
编解码
MPP环境配置
1.简介瑞芯微提供的媒体处理软件平台(MediaProcessPlatform,简称MPP)是适用于瑞芯微芯片系列的通用媒体处理软件平台。该平台对应用软件屏蔽了芯片相关的复杂底层处理,其目的是为了屏蔽不同芯片的差异,为使用者提供统一的视频媒体处理接口(MediaProcessInterface,缩写MPI)。MPP提供的功能包括:视频解码H.265/H.264/H.263/VP9/VP8/MPEG
ArmSoM
·
2023-11-01 12:19
ArmSoM-W3
RK3588
开发板
arm开发
驱动开发
开源
视频编解码
音视频
Verilog inout端口使用详解
有些人可能会认为所谓的inout端口
FPGA
会自己处理,你要它做INPUT的时候从它读数据,你要它OUTPUT的时候给它赋值就行。问题可不是这么简单!我先送上一
jk_101
·
2023-11-01 10:24
FPGA
fpga开发
【TES720D】青翼科技基于复旦微的FMQL20S400全国产化ARM核心模
该款核心板的主芯片兼容XILINX的ZYNQ7010或ZYNQ7020系列
FPGA
。核心板上布了DDR3SDRAM、E
北京青翼科技
·
2023-11-01 07:41
fpga开发
arm开发
图像处理
信号处理
嵌入式实时数据库
架构
RK3588开发板上使用Qt+OpenCV捕获摄像头图像
在Qt下没有专门的视频采集与播放工具,这里使用了OpenCV所带的库函数捕获摄像头的
视频图像
。
大饼卷馒头
·
2023-11-01 06:58
qt
opencv
开发语言
PHP 第三方应用开发常用函数
最基础的
编解码
:base64_encode();base64_decode();sha,openssl加解密:sha1($str[,true]);hash_hmac("sha256",$signStr,
子宁爱码仕
·
2023-11-01 05:31
AI芯片2022-架构师(六十五)
A、GPU、
FPGA
、ASICB、CPU、PPGA、DSPC、GPU、CPU、ASICD、GPU、
FPGA
、SOC解析:GPU图形处理,
FPGA
可编程门阵列,半定制化,百度XPU,全定制化ASIC。
后端从入门到精通
·
2023-11-01 04:36
架构师
软考高级
人工智能
Netty-ChannelHandler并发安全分析
ChannelHandler是Netty中使用最广的接口,Netty提供了大量内置的ChannelHandler实现类,包括
编解码
、SSL、日志打印等等。
MarchRS
·
2023-10-31 23:08
Netty
java
netty
多线程
Jetson 系列——nvidia jetson nano推流操作和 jetson xavier NX GStreamer 推流操作
nvidiajetsonNX板子,拿来做做
编解码
试试看效果。
RichardorMu
·
2023-10-31 22:51
jetson
nane
or
xavier
编解码
多媒体技术与应用
python
深度学习
推流
jetson
Jetson Xavier NX FFmpeg支持硬件
编解码
最近在用JetsonXavierNX板子做视频处理,但是CPU进行视频
编解码
,效率比较地下。于是便考虑用硬解码来对视频进行处理。通过jtop查看,发现板子是支持NVENC硬件
编解码
的。
reset2021
·
2023-10-31 22:42
jetson
nx
ffmpeg
Android JPEG
编解码
(YUV,RGB,JPEG格式转换)
JPEG(JointPhotographicExpertsGroup)是一种图像压缩标准,也是目前使用最广泛的图片压缩技术,图片之所以要压缩,原因肯定是占用空间太大,如果不压缩的话,对于800万像素的手机,一个RGB图片文件占用空间为24M(3264*2448*3),如果是YUV420格式,也要占用12M(3264*2448*1.5),而一张高质量JPEG格式只占用3M左右的空间,可见压缩对于图片
幽客
·
2023-10-31 21:29
基于
FPGA
的图像差分运算及目标提取实现,包含testbench和MATLAB辅助验证程序
目录1.算法运行效果图预览2.算法运行软件版本3.部分核心程序4.算法理论概述5.算法完整程序工程1.算法运行效果图预览2.算法运行软件版本matlab2022a3.部分核心程序`timescale1ns/1ps////Company://Engineer:////CreateDate:2022/07/2801:51:45//DesignName://ModuleName:test_image//
简简单单做算法
·
2023-10-31 20:34
Verilog算法开发
#
图像算法
fpga开发
FPGA
图像差分
目标提取
基于TI C6678 DSP + Xilinx Kintex-7
FPGA
评估板|DSP RTOS案例开发——总目录
基于TIC6678DSP+XilinxKintex-7
FPGA
评估板|DSPRTOS案例开发——总目录今天小编专门以创龙科技的TL6678F-EasyEVM评估板为例为大家详细讲解一款TIKeyStone
Tronlong创龙
·
2023-10-31 19:12
TMS320C6678
Xilinx
Kintex-7
C6678
DSP
Xilinx
Kintex-7
DSP
RTOS案例开发
创龙科技
数字信号处理
数字IC/
FPGA
设计面试与工作_sky
建议刷题是补充,平时多积累数字IC/
FPGA
设计知识、技能。相关知识、技能见:zhuanlan.zhihu.com/p/35研究生课题怎么做,找工作时才有的表现?
luoai_2666
·
2023-10-31 19:39
心得体会
面试
FPGA
和ASIC选哪个好?一文为你对比清楚
FPGA
开发流程遵循ASIC开发的流程,都是集成电路方向,coding使用的编程语言和编程逻辑基本一致,绝大多数电子类硬件产品,能使用
FPGA
做出来,就能用ASIC做出来,通过两种方式都能实现同样的功能
IC修真院
·
2023-10-31 19:37
fpga开发
IC
数字IC面试总结,看看你掌握几个?
IC的岗位一般有设计、验证、后端、封装、测试、
FPGA
等等。但是具体到每个人身上,就要在开始的时候确定下你要找的职位,可以有两个或三个,但是要分出主次,主次不分会让你纠结整个找
IC修真院
·
2023-10-31 19:37
IC设计面试真题
面试
fpga开发
职场和发展
【NI-DAQmx入门】利用NI MAX进行数据采集入门
1.在NIMAX中创建模拟的NI-DAQmx设备很多时候我们没有硬件,但是我们又想验证程序的功能或者查看设备的信息,这时候就需要用到NIMAX提供的创建模拟设备的功能,基本不带
FPGA
的设备都可以在NIMAX
東方神山
·
2023-10-31 17:09
数据采集【Data
Acquisition】
fpga开发
CMT2310A一款低功耗高性能Sub-1GHz射频收发器芯片
它支持多种数据包格式及
编解码
方式,使得
weng13924672287
·
2023-10-31 14:10
SUB-1G
单片机
嵌入式硬件
智能家居
智能电视
物联网
PyCharm激活码,Material Theme:点亮编程
面试反问环节该怎么应对蔚来2024届校园招聘Q&A诺瓦星云
FPGA
二面快手前端一面Momenta公司避雷图形引擎实战:轻功寻路机器学习面试题再次优化完成27.跨越速运面试2023.7.27百度java提前批一面题目以及答案蔚来
han_xue_feng
·
2023-10-31 14:05
java
Base64加密-位异或(加解密)
Base64工具类提供了一套静态方法获取下面三种BASE64
编解码
器:基本:输出被映射到一组字符A-Za-z0-9+/,编码不添加任何行标,输出的解
Or_One
·
2023-10-31 13:43
base64
Zynq UltraScale+ XCZU5EV 纯VHDL解码 IMX214 MIPI 视频,2路视频拼接输出,提供vivado工程源码和技术支持
目录1、前言免责声明2、我这里已有的MIPI
编解码
方案3、本MIPICSI2模块性能及其优越性4、详细设计方案设计原理框图IMX214摄像头及其配置D-PHY模块CSI-2-RX模块Bayer转RGB模块伽马矫正模块
9527华安
·
2023-10-31 13:21
FPGA解码MIPI视频专题
菜鸟FPGA图像处理专题
fpga开发
Zynq
UltraScale+
XCZU5EV
VHDL
IMX214
MIPI
FPGA
进阶学习总结(一)
芯片设计产业链1、晶圆厂foundry专门从事半导体晶圆制造生产,接受其他无晶圆厂设计公司委托,制造芯片,是整个微电子行业的基础。如TSMC(台积电)、globalfoundry、UMC、中芯等。2、无晶圆设计公司fablessFabricationless的组合是指没有制造业务,只专注于芯片设计的公司,如博通、高通、英伟达、AMD、华为海思、紫光等。3、EDA软件公司自动化软件生产厂商,为集成电
Y花儿
·
2023-10-31 09:39
芯片
fpga
Qsys设计教程
1.1SOPC及其技术现今,可将SOPC视为是基于
FPGA
解决方案的SOC。与ASIC的SOC解
Azad_Walden
·
2023-10-31 09:08
FPGA
qsys
国产安路
FPGA
(二)-TD软件仿真(Modelsim)
使用ModelSim进行国产
FPGA
的功能型仿真一、设计概述本次仅进行
FPGA
部分的功能仿真,ModelSim的版本为ModelSimSE-6410.5工程描述:有符号数据的乘法运算,使用TD原语操作,
爆裂玩偶
·
2023-10-31 09:38
安路FPGA
fpga开发
一个播放器背后的危机和博弈
如果不说,并不是所有人都能立刻想到,这样一个“小小的”播放器及其背后的视频
编解码
国际标准,对腾讯公司乃至
音视频开发进阶
·
2023-10-31 08:00
腾讯
xmpp
iot
微软
impala
FPGA
基础知识极简教程(6)UART通信与移位寄存器的应用
写在前面相关博文1:详解移位寄存器相关博文2:uart的一些相关博客个人微信公众号:
FPGA
LAB个人博客首页注:学习交流使用!
Reborn_Lee
·
2023-10-31 08:59
AUTOSAR汽车电子嵌入式编程精讲300篇-基于CAN总线的温度场测量装置的研究与设计(续)
目录3.2采集电路设计3.3CAN接口电路设计3.4RS422接口电路设计3.5
FPGA
选型分析3.6其它电路设计</
格图素书
·
2023-10-31 06:44
汽车
单片机
嵌入式硬件
个人面经——实习
个人面经——实习面经平头哥一面海思机试一面二面本人专业电子与通信工程,因为项目原因,和
FPGA
靠的很近。由于团队不怎么放实习,本人也只是抱着积攒面试经验和事先咨询一些学习内容的心态面试。
锌录
·
2023-10-31 05:33
面经
面经
FPGA
coaxpress 2.0 ip
CoaXPress是一种高速串行接口技术,可以实现高带宽、长距离传输和多通道传输。CoaXPress图像采集卡通常具有多个CoaXPress接口,可以同时连接多个相机,实现多通道的图像采集。它们通常具有高速数据传输能力,可以实时采集和传输高分辨率、高帧率的图像数据。CoaXPress图像采集卡通常与图像处理软件配合使用,用于实时显示、存储和处理采集到的图像数据.CXP是一个非对称的高速点对点串行传
FPGA_Linuxer
·
2023-10-31 03:05
FPGA图像处理
fpga开发
tcp/ip
网络协议
rfsoc
FPGA
49DR 16收16发模块
前面简单介绍过RFSOC板卡https://blog.csdn.net/jingjiankai5228/article/details/114734631整体来说RFSOC降低了传统ADDA软硬件开发难度,但是同样存在整数点FS/N谐波大的问题交织采样是通过多个AD拼接完成的,所以校准比较关键,和以前常用ADE2V芯片一样,校准主要是完成DC直流校准GAIN及OFFSET参数的校准校准完可以看到整
FPGA_Linuxer
·
2023-10-31 03:01
fpga开发
FPGA
学习需要哪些东西?
姓名:朱嘉仪学号:16020199053转载自https://www.zhihu.com/question/27183855/answer/41348747有删减【嵌牛导读】学习
FPGA
,在不同层次的人明显有不同的答案
亓霂_宣萧
·
2023-10-31 03:00
JSON和Protobuf序列化
Protobuf协议通信1、一个简单的proto文件的实践案例2、生成POJO和Builder3、消息POJO和Builder的使用案例1)构造POJO消息对象2)序列化和反序列化四、Protobuf
编解码
的实践案例
得过且过的勇者y
·
2023-10-31 01:04
后端
java
json
protobuf
序列化
java
Verilog位宽操作技巧----拼接与截位
在
FPGA
开发中,经常可能会涉及到位宽截取;比如一个信号定义一个信号A[15:0],在实际使用的时候有时候只需要截取高8位,那么就是A[15:8],或者截取低8位A[7:0]。
桃子FPGA
·
2023-10-31 00:20
fpga开发
(49)Verilog实现数据位宽转换【8位-64位】
(49)Verilog实现数据位宽转换【8位-64位】1.1目录1)目录2)
FPGA
简介3)VerilogHDL简介4)Verilog实现数据位宽转换【8位-64位】5)结语1.2
FPGA
简介
FPGA
(
宁静致远dream
·
2023-10-31 00:19
fpga开发
初识FFmpeg
它包含了非常先进的音频/视频
编解码
库libavcodec,为了保证高可
huantianxidi
·
2023-10-30 23:05
FFmpeg学习笔记
ffmpeg
音视频编解码
FPGA
时序分析工具(TimeQuest)
提出问题(点灯程序)观看以下程序:moduleled(inputclk,//系统时钟,50MHZinputrst_n,//系统复位,低电平有效outputregled);reg[24:0]cnt;//定义一个计数器always@(posedgeclkornegedgerst_n)beginif(rst_n==1'b0)begincntTimeQuestTimingAnalyzer可以打开,也可以直
电路_fpga
·
2023-10-30 23:36
FPGA
fpga
verilog
时序约束实战(vivado中时序分析软件的使用)
FPGA
时序分析_居安士的博客-CSDN博客_
fpga
时序分析
FPGA
时序约束_居安士的博客-CSDN博客之前的两篇总结了一些时序分析和约束的概念,如何根据这些概念,在vivado里进行时序约束,下面对步骤进行总结
朴实妲己
·
2023-10-30 23:06
fpga开发
fpga
电平约束有什么作用_
FPGA
开发全攻略——时序约束
欢迎
FPGA
工程师加入官方微信技术群点击蓝字关注我们
FPGA
之家-中国最好的
FPGA
纯工程师社群一般来讲,添加约束的原则为先附加全局约束,再补充局部约束,而且局部约束比较宽松。
weixin_39689687
·
2023-10-30 23:35
fpga电平约束有什么作用
FPGA
设计的心脏——时钟电路
FPGA
设计的心脏——时钟电路用心脏来比喻硬件设计中的时钟,再合适不过了。心脏跳动的节拍,频率,就好比时钟的频率大小,上升和下降;时钟虽起伏有别,却周而复始。
ShareWow丶
·
2023-10-30 23:33
FPGA设计从硬件到软件
FPGA时钟
时钟电路
FPGA
静态时序分析模型——寄存器到寄存器
1.适用范围本文档理论适用于Actel
FPGA
并且采用Libero软件进行静态时序分析(寄存器到寄存器)。
YarayQin
·
2023-10-30 23:01
fpga
FPGA
开发全攻略——时序约束
原文链接:
FPGA
开发全攻略连载之十二:
FPGA
实战开发技巧(5)
FPGA
开发全攻略连载之十二:
FPGA
实战开发技巧(6)(原文缺失,转自:
FPGA
开发全攻略—工程师创新设计宝典)5.3.3和
FPGA
接口相关的设置以及时序分析
Tiger-Li
·
2023-10-30 23:59
上一页
46
47
48
49
50
51
52
53
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他