E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
门电路
上拉电阻下拉电阻的总结-转载
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
yftangerine
·
2020-08-18 13:57
学无止境
工作
c
io
FPGA的工艺与原理
CPLD是可以等价于GAL的阵列,编程的数学模型是基于多项式的乘用与
门电路
实现,而多项式的加用或
门电路
实现。那么我们FPGA的编程机理是什么呢?它为什么能够实现我们任意的函数表达式呢?
ayang1986
·
2020-08-17 21:49
FPGA
FPGA数字系统设计(1)——初识FPGA
FPGA的特点:1、FPGA是专用集成电路(ASIC:集成度高但完成后不可修改的一种电路设计)领域的一种半导体定制电路,既解决了定制电路的不足,有客服了原有可编程器件
门电路
数有限的缺点;2、工作方式:查找表的工作方式
奋斗的蜗牛543464
·
2020-08-17 13:33
FPGA
竞争冒险
竞争冒险的产生及其原因在没有考虑信号通过导线和逻辑门的传输延迟时间的理想情况下,
门电路
的输入与输出为稳定状态。
ikerol
·
2020-08-15 23:40
Circuit
推挽输出与开漏输出的区别【转】
适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要用OC(opencollector)
门电路
wwb_byt
·
2020-08-15 12:06
学科理论
TTL电平和CMOS电平总结
TTL电平和CMOS电平总结1,TTL电平:输出高电平>2.4V,输出低电平=2.0V,输入低电平cmos3.3v),所以互相连接时需要电平的转换4,OC门,即集电极开路
门电路
,OD门,即漏极开路
门电路
thepoorworld
·
2020-08-15 11:12
数字电路
TTL电平
CMOS电平
计算机组成原理慕课测试-期末考试
假设一个
门电路
时间延迟为T,全部采用2输入
门电路
构成的8位串行加法器时间延迟17TMIPS寄存器文件中0号寄存器的功能是(恒零值)多周期CPU设计实验中控制器单元是(同步时序逻辑电路)多周期CPU设计实验中
JzjSunshine
·
2020-08-14 05:42
计算机组成原理
assign连续赋值
我们可以使用连续赋值语句来描述组合逻辑而不需要用
门电路
和互连线。
yuxiaojian01
·
2020-08-14 04:27
FPGA
逻辑
门电路
的延时分析
关于MOS管NMOS:PMOS:NMOS是栅极高电平(VGS>Vt)导通,低电平断开,可用来控制与地之间的导通。适合用于源极接地时的情况(低端驱动),只要栅极电压达到4V或10V就可以了。PMOS是栅极低电平(VGS
weixin_30888413
·
2020-08-14 03:33
什么是IP核
固IP除了完成软IP所有的设计外,还完成了
门电路
级综合和时序仿
andoyu
·
2020-08-12 09:52
其他
数电实验报告-
三、实验仪器、设备及材料数字电路实验箱、数字万用表、74LS151、74LS153、74LS00及其基本
门电路
。四、实验原理在数
a420318709
·
2020-08-11 11:35
上,下拉电阻的作用与计算
2、OC
门电路
必须加上拉电阻,以提高输出的搞电平值。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
error0_dameng
·
2020-08-11 05:04
单片机
FPGA知识 简介
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。
zhongrg
·
2020-08-09 04:23
FPGA文章
语言
编程
测试
编译器
任务
output
Verilog - 笔试题(2)
(A)(A)开关级(B)
门电路
级(C)体系结构级(D)寄存器传输级设计范围方面,VerilogHDL和VHDL语言有一个显著的区别:VerilogHDL可以描述系统级(System)、算法级(Algorithm
Papa Pig
·
2020-08-09 02:15
数字IC笔试面试
Xilinx Artix-7 FPGA快速入门、技巧与实例连载3——FPGA发展概述
-7FPGA快速入门、技巧与实例连载3——FPGA发展概述更多资料共享链接:https://share.weiyun.com/53UnQas上世纪60年代中期,TI公司设计制造了各式各样的实现基本逻辑
门电路
功能的芯片
Nuoson聪
·
2020-08-09 02:55
fpga
FPGA - 认识FPGA
它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件
门电路
数有限的缺点。二、FPGA生产厂家有哪些?
weixin_33713503
·
2020-08-09 00:03
IIC中的open drain
———高阻状态:高阻状态是三态
门电路
的一种状态。逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的
门电路
。电路分析时高阻态可做开路理解。可以把它看作输出(输入)电阻非常大。
shenhuxi_yu
·
2020-08-08 21:46
ARM
蓝桥杯电子类单片机组模块——led显示(一般作用)
其他是一些
门电路
,大家可以参照官方给定的PDF。注意CT017D开发版上的led模块共
南昌大学电子183刘昊
·
2020-08-08 20:54
蓝桥杯电子类单片机组经验总结
单片机
c语言
程序人生
经验分享
乘法运算加法表示,单片机软件乘法运算
②因为IC工艺问题,可能当时的IC是主流是TTL
门电路
而不是MOS
门电路
。可能TTL
门电路
的扇出系数影响了IC的集成度发展。③51单片机是1980年出品,intel4004是1971年出品。
mick_dos
·
2020-08-08 20:44
单片机
0与1之间的转换——与、或、 非
为了对
门电路
的工作原理有一个初步了解,在介绍TTL集成逻辑门和CMOS集成逻辑门之前,先对简单的晶体二极管与门、或门和晶体三极管非门(又称为反相器)进行简单介绍。
丶Apache
·
2020-08-08 19:19
程序控制硬件电平
上拉电阻
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
isstack
·
2020-08-08 19:28
PCB
51单片机之外设——74HC138、74HC02、74HC573讲解(二)
接下来看看它的内部图片:转换成标准的逻辑门,则如下图所示:接下来,再附上74HC02的真值表(对于逻辑
门电路
的芯
从小就够炫_sky
·
2020-08-07 22:44
51单片机
CMOS与TTL电平的区别
1,TTL电平:输出高电平>2.4V,输出低电平=2.0V,输入低电平cmos3.3v),所以互相连接时需要电平的转换4,OC门,即集电极开路
门电路
,OD门,即漏极开路
门电路
,必须外界上拉电阻和电源才能将开关电平作为高低电平用
wk119911
·
2020-08-07 21:57
硬件电路
实验一:全加器的设计
基本概念:全加器英语名称为full-adder,是用
门电路
实现两个二进制数相加并求出和的组合线路,称为一位全加器。一位全加器可以处理低位进位,并输出本位加法进位。
柠檬馅
·
2020-08-07 21:00
计算机组成原理课程设计
全加器设计与仿真
上拉电阻与下拉电阻
2、OC
门电路
必须加上拉电
qustdjx
·
2020-08-07 17:57
Zigbee
Arduino+2片74hc595 驱动8x8(共阳)点阵(1008BS)
其内部包括一个8位移位寄存器、一个存储器以及三态输出
门电路
,其中移位寄存器和存储器都有相互独立的时钟。参考文档
Lengff12138
·
2020-08-07 16:27
电子
小白笔记
笔记
上、下拉电阻的作用
2、OC
门电路
必须加上拉电阻,以提高输出的高电平值。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一
gale717
·
2020-08-07 13:08
工作
编程
c
上拉电阻和下拉电阻
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
Professionaler
·
2020-08-07 12:35
WINCE系统定制与驱动开发
计算机组成原理概述
摸得着且物理存在的设备实体,如运算器、控制器、存储器和输入输出设备软件:不能直接触摸但又确实存在的对象,如程序和文档计算机硬件系统设计的基本原则:功能部件的逻辑化,即用逻辑电路构造各种部件,如用基本的
门电路
AnalogElectronic
·
2020-08-07 11:15
计算机组成原理
altium designer生成gerber文件和NC Drill文件
电子CAD文档一般指原始PCB设计文件,文件后缀一般为.PcbDoc、.SchDoc,而对用户或企业设计部门,往往出于各方面的考虑,提供给生产制造部
门电路
板的都是Gerber文件。
napoleonwxu
·
2020-08-05 19:59
PCB
POJ 3605 Sheryl's Circuit I
/*题意:就是给你一个有2^n个输入的
门电路
,初始输入为全0,问至少要改变输入开关多少次(即改变输入中0、1多少次)才能得到所需的0、1输出序列。
weixin_34248258
·
2020-08-05 11:28
计算机基础与组成原理学习
计算机组成原理二进制背后的故事盖房子二进制工作机制故事——烽火告警二机制与十进制转换二进制运算----原码/反码/补码计算机基本原理基本概念四位计算机组成概述组成说明指令集存储器的工作原理存储1位的
门电路
图及说明地址访问控制原理
lazybird74
·
2020-08-05 00:07
上拉电阻和下拉电阻的作用
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
wu159632
·
2020-08-04 21:02
积累
分析N沟道MOS管和P沟道MOS管在电路中的详细应用
PMOS管
门电路
与NMOS管电路的原理完全相同,只是电源极性相反而已。数字电路中MOS集成电路所使用的MOS管均为
weixin_43747182
·
2020-08-04 21:18
上拉电阻、下拉电阻 / 拉电流、灌电流 / 扇出系数
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻
gdaswater
·
2020-08-04 14:40
ELECTRONIC
CIRCUIT
解析 : 上拉电阻、下拉电阻、拉电流、灌电流
2、OC
门电路
必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
碎碎思
·
2020-08-04 12:00
电路小常识
JTAG/边界扫描 —— 它可以为你做些什么?
根据摩尔定律和麦克拉斯基法,一个带有两个输入端的简单与
门电路
,可以根据以下规则计算出最少测试矢量数:因为与门一般不会有
BaoChuquan
·
2020-08-04 11:48
系统
FPGA
FPGA
系统
芯片
8位串行进位加法器
一位全加器的公式为:SUM=X⊕Y⊕CINCOUT=X·Y+X·CIN+Y·CIN在Verilog里可以调用
门电路
的原语实现。
weixin_34245169
·
2020-08-04 05:10
什么叫软核,固核,硬核?
据此,用户可以综合出正确的
门电路
级设计网表,并可以进行后续的
weixin_30713953
·
2020-08-04 04:59
关于软核、固核、硬核简明扼要的比较定义-IP核
据此,用户可以综合出正确的
门电路
级设计网表,并可以进行后续的
superuser007
·
2020-08-04 01:13
FPGA
硬件开发
[蓝桥杯单片机 开发板蜂鸣器与继电器](3)
[蓝桥杯单片机开发板蜂鸣器与继电器](3)一、蜂鸣器电路蜂鸣器的正极接VCC5V,负极接在达林顿管的N_BUZZ上,达林顿管是一个非
门电路
:若IN输入1,则OUT输出0;若IN输入0,则OUT输出1;要使蜂鸣器响
蓝桥杯单片机组
·
2020-08-04 00:54
蓝桥杯单片机
上拉电阻与下拉电阻的作用总结
上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通
门电路
)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道
changqiang08
·
2020-08-02 17:47
新手入门
上拉电阻
FPGA学习笔记
它是作为ASIC领域中的一种半定制电路而出现的,即解决了定制电路的不足,又克服了原有可编程器件
门电路
有限的缺点。
superuser007
·
2020-08-02 13:54
硬件开发
FPGA
计算机专业考研视频汇总
关于专业课的:《计算机组成原理》唐朔飞高等教育出版社:看这本书之前我先看了北航版的数字逻辑与数字电路,重点看
门电路
和触发器部分,然后跟着北航06
loverszhaokai
·
2020-08-01 13:43
考研综合
时间间隔计数器的检定计量方案
时间间隔计数器是由放大整形电路、时基电路、闸
门电路
、逻辑控制电路、分频器电路、数据选择电路、进位采集电路、计数器电路、锁存译码电路、显示电路组成。
西安同步
·
2020-08-01 11:10
时间间隔计数器
第二章 n位全加器的传输延迟时间
上图为2位全加器的
门电路
图,所表达的时Ai+1Ai+Bi+1Bi→Si+1SiA_{i+1}A_i+B_{i+1}B_i\rightarrowS_{i+1}S_iAi+1Ai+Bi+1Bi→Si+1SiCi
gaopinglzu
·
2020-07-31 17:44
#
第二章
TTL与CMOS
门电路
个人观点总结对TTL和CMOS
门电路
的认识:1、构成TTL集成电路一般都是有三极管(或二极管)和电阻、电容构成,其中三极管(二极管)是作为主要的开关器件CMOS集成电路一般是由场效应管和电阻、电容构成,
weixin_30411997
·
2020-07-30 20:53
TTL
门电路
TTL:三极管逻辑电路(Transistor-Transistor-Logic)开启电压:硅管NPN、锗管PNP:0.5V~0.7V锗管NPN、硅管PNP:0.2V~0.3V【1.双极型三极管的开关特性】1.输入特性2.输出特性3.基本开关电路4.开关等效电路5.动态开关特性【2.电路结构和工作特性】1.电路结构2.电压传输特性3.输入噪声容限在Vi偏离ViH和ViL的一定范围内,Vo基本不变,在
普罗米修斯1024
·
2020-07-30 20:37
数字电路
TTL
门电路
与CMOS
门电路
引脚是否能悬空及原因解释
对TTL
门电路
来说具有输入特性和负载特性,存在开门电阻Ron和关门电阻Roff,若Ri小于关门电阻,则相当于引脚接了低电平;反之,若Ri大于开门电阻,则相当于引脚接了高电平。在使用TTL
Amoreentern
·
2020-07-30 20:44
数模电
比较TTL集成电路与CMOS集成电路
比较TTL集成电路与CMOS集成电路元件构成高低电平范围集成度比较:逻辑
门电路
比较元件构成TTL集成电路使用(transistor)晶体管,也就是PN结。功耗较大,驱动能力强,一般工作电压+5V。
万流慕雨
·
2020-07-30 19:09
笔记
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他