E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
DRC
Altium Designer系列:
DRC
规则英文对照
说明:本文原创作者『Allen5G』首发于微信公众号『Allen5G』,同时也更新在我的:CSDN,简书标签:嵌入式软件,算法,架构AltiumdesignerDRC规则英文对照
DRC
规则英文对照Ⅰ:ErrorReporting
CodeAllen的博客
·
2020-07-13 14:46
Altium
Designer实践学习
Calibre 选择特定的
DRC
rule
我们在改完一个
drc
之后,往往想重新check一下,看这个
drc
是否已经修掉了。但是如果将所有的rule都重新run的话,时间又太长了。
白山头
·
2020-07-13 05:26
【Altium Designer】AD解决元件倾斜放置导致器件重叠报错的办法
全选中看看原来AD是这样理解器件的空间的……如果我们对电路板
DRC
,就知道报的错是器件距离小于设定值(注意:器件距
ReadAir
·
2020-07-13 01:17
单片机
PCB设计
硬件
【Altium Designer】AD 已经连线的端子
DRC
出现未连线错误
昨天晚上研究了好久,发现有一个钮子开关的线始终显示未连接,多次重启也不能解决,其他人都劝我换AD18得了。不!我相信问题不在AD!功夫不负有心人,终于发现错误,并详细介绍如下:对于未布线的问题,检查是否有一端是过孔,若是,检查该带过孔的器件pcb封装,打开焊盘属性,OK,问题解决!///////////////////////////////////////////////////////////
ReadAir
·
2020-07-12 21:33
PCB设计
电子设计
每日复盘D76-12月20日
1.去到公司整理
DRC
的录音,但被Miya说了,市场资料还没准备好,工作时间…虽然我的理解这也是工作的一部分,虽然那一瞬间非常不爽,但元认知告诉自己这是弥补自己不足、成长的好机会,那一刻就在想要给自己一个期限
想写书的Linda
·
2020-07-12 18:42
vivado使用教程(三)
DRC
校验和SSN
DRC
(designrulecheck)选中reportdrc,会显示需要检查的内容,并且选择不同的检查类型,包括布局布线、bit流等等。
赤金
·
2020-07-12 10:18
.htaccess 语法以及应用
【转】http://blog.sina.com.cn/s/blog_6e8b46e701014
drc
.htmlhttp://blog.sina.com.cn/s/blog_6e8b46e701014dtu.html.htaccess
weixin_34384915
·
2020-07-12 10:58
82拉菲朋友圈曝光:竟然是个小公举
这不,自从我加了82拉菲小姐的微信,我的朋友圈就变成了这个样子…不愧是出身世界著名家族——罗斯柴尔德家族的大小姐啊,身边的朋友圈子都在波尔多五大名庄之列,来自勃艮第的名庄
DRC
也同样是她的好友。
SimplyWine
·
2020-07-11 09:29
新加坡区块链行业自律组织成立;微软推出基于云的区块链开发套件
个区块链产业基地日本监管机构公布了规范加密货币钱包服务的计划微软推出基于云的区块链开发套件今日价格走势行业动态新加坡区块链行业自律组织BEST昨日成立昨日,新加坡区块链行业自律组织BEST正式成立,新加坡NTUC的助理总干事杨木光出任主席,
DRC
熵链观察
·
2020-07-10 20:03
区块链
第十一届蓝桥杯校内模拟—数字9
packagecom.
drc
.lanqiao;/***@authorDRC*@create2020-
巴拉巴拉咖啡
·
2020-07-10 01:41
练习#蓝桥杯
音频 -----
DRC
如果简单的说一个
DRC
,应该很快就可以说完,但随着分析的深入,如果考虑softknee,attacktime,releasetime,RMSpeakdetect这些细节问题,D
markvz
·
2020-07-08 20:41
音频
DRC
protobuf简单序列化反序列化示例
protoc命令格式protoc-I=SRC-cpp_out=DRCSRC\*.protoSRC:源路径;
DRC
:目的路径;当出现下面无法打开文件错误时,应在工程属性目录下的包含目录文件中添加工程所在路径
weixin_30416871
·
2020-07-08 13:37
eagle pcb v8.2 便捷性大大提升
eaglepcb在被Autodesk收购之前是7.x版本,但是却有一些一直被吐槽的东西,说实话这些东西确实增加了布线难度,增加了布板时间:1.realtimeDRC:在7.x版本是没有实时
DRC
,所以在布线时如果信号线
hot__rain
·
2020-07-07 09:24
电路
干货 | 携程异地多活-MySQL实时双向(多向)复制实践
作者简介Roy,携程软件技术专家,负责MySQL双向同步
DRC
和数据库访问中间件DAL的开发演进,对分布式系统高可用设计、数据一致性领域感兴趣。
携程技术
·
2020-07-07 06:14
史上最详细的ALLEGRO导出GERBER教程!卧龙会草根西米原创(转)
1570322727754635&wfr=spider&for=pc&isFailFlag=1allegro导出gerber文件1.在导出gerber文件之前,要先对图纸的参数、层叠结构、铺铜皮的参数、
DRC
碎碎思
·
2020-07-06 23:55
PCB
Allegro专题【5】——Orcad to PCB Editor
1.1
DRC
检查做完原理图,我们需要进行
DRC
检查,就电气特性、物理特性等进行检查,
霁风AI
·
2020-07-06 08:28
工匠工具
Allegro学习
Altium Designer 19使用
铺铜之后运行
DRC
检查弹出警告:Designcontainsshelvedormodified(butnotrepoured)polygons.TheresultofDRCwillnotbecorrect.Wouldyouliketocontinue
weixin_33922670
·
2020-07-05 23:23
饿了么MySQL异地多活的数据双向复制经验谈
今天我主要分享饿了么多活的底层数据实施,会和大家介绍在整个多活的设计和实施过程中我们是怎么处理异地数据同步的,而这个数据同步组件在我们公司内部称之为
DRC
。异地多活背景在讲
DRC
或者讲数据复制之前,
weixin_33834137
·
2020-07-05 23:10
【电子设计】AD15快捷键整理
2.编译原理图问题原理图编译要对整个工程编译(.PrjPCB)3.寻找元件快捷键J+C,跳转到某个坐标J+L4.
DRC
校验检查不出未连接走线没有将silk层的规则调整,导致silk层的相互覆盖错误超过了
SeniorZ
·
2020-07-05 20:59
AD
电子设计
ZYNQ 在linux 通过AXI_GPIO操作电平
petalinux通过AXI_GPIO操作电平,以zynq为例,vivado工程:axi_gpio_n都是选择的一位输出:管脚约束:set_propertySEVERITY{Warning}[get_
drc
_checksUCIO
四叶草听雪
·
2020-07-05 19:24
DRC
配置
DRC
标准配置
DRC
配置详解Scope:范围Checkentiredesign——检查整个设计Checkselection——只检查选中的原理图Mode:模式Useoccurrences——选择事件Useinstances
撒哈拉的初学者
·
2020-07-05 12:59
Orcad
Capture
CIS
cadence16.6 导gerber文件
出gerber之前的检查需要打开的DRCSetup--constraints--modes需要将spacingmodes和samespacingmodes里面的
DRC
都打开。
lazy96
·
2020-07-05 04:01
Cadence学习
导出gerber文件前的全面检查(以cadence PCB设计软件为例)
Updateentiredesign&Incrementalreferenceupdate2)Updateentiredesign&AddIntersheetReferences2.DesignRulesCheck:无
DRC
metersun
·
2020-07-05 00:12
Altium designer学习(四)Altium Designer 规则检查(
DRC
)英汉对照表
AltiumDesigner规则检查(
DRC
)英汉对照表Ⅰ:ViolationsAssociatedwithBuses有关总线电气错误的各类型(12项)1.busindicesoutofrange总线分支索引超出范围
李日音
·
2020-07-04 20:51
Altium
Designer
使用vivado进行逻辑开发时,进行到Generate Bitstream时报错
使用vivado进行逻辑开发时,进行到GenerateBitstream时报错,如下:[
Drc
23-20]Ruleviolation(NSTD-1)UnspecifiedI/OStandard-4outof142logicalportsuseI
hemmingway
·
2020-07-04 17:47
饿了么多活利器:实时双向复制工具(
DRC
)
DRC
介绍饿了么的DataReplicateCenter(
DRC
)项目用于数据双向复制和数据订阅,使用场景如下图:要点说明:跨机房的Mysql数据复制完全通过
DRC
来完成还有很多业务团队通过
DRC
来实现数据订阅目前饿了么
aebdm757009
·
2020-07-04 10:09
allegro出光绘文件出现的几个问题
首先出光绘前要保证没有
DRC
错误出Gerber时提示如下错误:一:设置好光绘文件参数后,选择checkdabasebeforeartwork后,点击生成光绘时出现错误告警信息:databasehaserrors
碎碎思
·
2020-07-04 07:39
PCB
Java采用Netty实现基于DTU的TCP服务器 + 多端口 + 多协议
packageqx.
drc
.main;importjava.io.IOEx
_东门吹雪
·
2020-07-02 13:32
JAVA
PCB正片和负片有什么区别
见下图:在Allegro中使用正负片的特点:正片:优点是所见所的,有比较完善的
DRC
检查。它的缺点是如果移动零件(一般指?DIP的)或贯孔,铜箔需重铺或者重新连结,否则就会短路或开路。
linuxmake
·
2020-07-02 12:03
Cadence
红酒中国,国产红酒知多少
这个世界驰名的酒庄常被简称为
DRC
(DomainedelaRomaneeConti)。
闭眼将晓
·
2020-07-01 20:54
海思PQ调试相关(一)
针对线性模式,图像质量主要关注以下维度:亮度、清晰度和噪声、通透性、色彩还原等亮度涉及的模块有自动曝光(AE)、
DRC
、Shading校正清晰度和噪声主要涉及的模块有Demosaic、3DNR前Sharpen
最爱酸豆角
·
2020-06-30 19:18
海思
PQ
vivado生成bit流失败的解决办法
vivado2017.4生成比特流失败,报错信息:[
Drc
23-20]Ruleviolation(NSTD-1)UnspecifiedI/OStandard-4outof142logicalportsuseI
yohe12
·
2020-06-30 08:05
ZYNQ学习
fpga
Zynq的FPGA设计中[
DRC
23-20]错误的解决
上次做DDS时出现了[
DRC
23-20],当时是这样处理的(并没有解决):在网上搜了一下,新建一个tcl文件,在文件中添加set_propertySEVERITY{Warning}[get_
drc
_checksNSTD
yangzhiyuan0928
·
2020-06-30 05:03
ARM/Zynq7020
[FabNotes27] 作业13:输出设备 | Week 13 - Output Devices
这周的作业是给微控制器电路板增加输出元件电路板设计用ERC和
DRC
工具检查错误。确保没有错误后,导出黑白png文件。电路设计源文件电路板制作依旧是用RolandSMR-20雕刻电路板。
Kidult
·
2020-06-29 07:15
磁珠的选型和使用
磁珠主要特性参数:1.阻抗IzI600@100MHz(ohm):这里指100MHz频率下的交流阻抗位600ohm;2.
DRC
直流阻抗(最好小于1ohm):低的
DRC
可以保证最小压降,带载能力强;3.额定电流
weixin_30552635
·
2020-06-27 21:34
Allegro表贴封装制作
一、表贴封装装必须包含的层:1.1元件实体范围(Place_bound)含义:表明在元件在电路板上所占位置的大小,防止其他元件的侵入,若其他元件进入该区域则自动提示
DRC
报错。
唐凌远
·
2020-06-27 09:28
Cadence
&
Allegro
PCB正片和负片的区别
见下图:在Allegro中使用正负片的特点:正片:优点是所见所的,有比较完善的
DRC
检查。它的缺点是如果移动零件(一般指?DIP的)或贯孔,铜箔需重铺或者重新连结,否则就会短路或开路。
alaode
·
2020-06-27 05:02
hi3559a
VIVADO报错解决: logical ports have no user assigned specific location constraint (LOC)
[
Drc
23-20]Ruleviolation(NSTD-1)UnspecifiedI/OStandard-3outof3l
左岸cpx
·
2020-06-27 02:25
hisi_ISP调试个人记录笔记
DRC
:开启后,会提升暗处细节,同时也提升噪声,导致噪声强度相比
DRC
关闭时更大些,此时边缘增强,去噪功能都应该与
DRC
有关AE:1:曝光时间:sensor积累电荷的时间,是sensorpixel从开始曝光到电量被读出的这段时间
等风来_小库
·
2020-06-27 01:36
hisi
PCBlayout设计
一、PCB设计流程一般来说PCB基本设计流程:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和
DRC
检查和结构检查->制板。
hanlinson
·
2020-06-27 01:29
个人制作
【EDA设计笔记】EDA-USB_SPI_FLASH-设计与实现
3、原理图的绘制4、编译检查绘制PCB1、新建PCB文件2、绘制PCB的准备3、导入PCB(导入网络表)4、设置规则4.1、电器规则4.2、布线规则5、规划轮廓6、丝印设置7、布局设置8、布线设置9、
DRC
qq_43401552
·
2020-06-26 01:12
EDA设计笔记
PCB设计制作
进行vivado开发时,Generate Bitstream报错[
DRC
NSTD-1],详细解决步骤
原答案来自原答案报错如下[
Drc
23-20]Ruleviolation(NSTD-1)UnspecifiedI/OStandard-4outof142logicalportsuseI/Ostandard
Ocean_VV
·
2020-06-25 21:17
FPGA
Verilog
DC学习随笔
SynthesisTransoformation转换:首先将Verilog转换成Gtech网表映射:Gtech网表映射到目标库的门级标准单元优化:满足时序(建立时间,保持时间,最大最小延迟)和
DRC
的约束
吃糙米饼的天然然
·
2020-06-25 17:29
逻辑综合
版图提取EXT
图层不要与系统默认电源和地的名字冲突添加的端口的位置要与电路图的一一对应通过标签生成,再更改端口方向使用A1TEXT添加文本,端口名字要与电路图的一致,大小写要严格区分createpinformlabel,注意生成的metal不能超过原有的metal,以免造成
drc
吃糙米饼的天然然
·
2020-06-25 17:27
版图设计
每日复盘D67-12月10日
1.早上7点起来赶去上海,9:20到达目的地,稍微等了一会儿就开始聊,对于共建者计划我个人是蛮期待的,算是为了推动这样一个技术革命浪潮贡献自己的一点点力量2.下午去参加
DRC
的第二次线下活动,没有太多新面孔
想写书的Linda
·
2020-06-25 02:15
Debian/Ubuntu Linux实现开机自启动程序
首先写好脚本,如mysql,把它放到/etc/init.d下,修改属性:$sudochmodxmysql创建符号连接:$cd/etc下面有这么几个目录值得注意:rcS.
drc
0.
drc
1.d...rc6
neu_sunlei
·
2020-06-24 17:22
Allegro中走线长度的设置
PROPAGATION_DELAYPROPAGATION_DELAY这个设定主要用来对Net绝对长度的设定,如要求设定一组Net的长度要在MinMil到MaxMil之间的话,就可以用这种设定来完成.要求走线Net长度在Min与Max之间就正确,否则会有
DRC
linuxmake
·
2020-06-24 14:20
PCB基本设计流程详解
PCB基本设计流程详解转载于:http://altium.eetrend.com/blog/1821一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和
DRC
mhb999
·
2020-06-24 14:05
PADS 原理图/PCB常见错误及
DRC
报告网络问题
PADS原理图/PCB常见错误及
DRC
报告网络问题http://csuhuadong.blog.163.com/blog/static/215827482009101814310843/1.原理图常见错误
makebuaa
·
2020-06-24 13:40
PCB
网络
layer
工作
cam
产品设计
语言
AD中PCB检查设计错误规则设置(
DRC
检查配置)
AD中PCB检查设计错误规则设置遇到的问题:在设计好的PCB电路中,我们不能保证所有的线是否一次性全部布好,此时我们一般情况下需要设置电路的布线规则检查,以确保电路在布线的时候不会发生错误,下面我将向大家介绍设计规则检查的设置。通过以下设置能保证绝大部分(%90)的用户的使用不会在这个问题上出错工具+设计规则检查(快捷键T+D),进入后界面如下所示:开始配置(勾选)项:第1步:注:第一个界面默认是
没有价值的生命
·
2020-06-24 07:17
电路
上一页
2
3
4
5
6
7
8
9
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他