E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA公开课
Quartus IP学习之ISSP(In-System Sources & Probes)
一、ISSPIP概要:ISSP:In-SystemSources&ProbesIntel
FPGA
IP作用:分为In-SystemSources与In-SystemProbesn-SystemSources
GBXLUO
·
2024-02-05 01:45
FPGA
Quartus
IP系列
fpga开发
ISSP
【每日开心打卡• Day 3】
2优化了后天去百丽公司分享的
公开课
课件。3母亲今天吃了3次饭。给她熬的小米百合红枣粥。4小吴一大早来接母亲去医院检查,帮助缴费。谢谢老公安排。5女儿今天早上发脾气,忍住当时没说她。
杨荷有爱倾听
·
2024-02-05 00:15
【工作周志】240108-240114
A:https://www.cnblogs.com/lazypigwhy/p/10450406.html
FPGA
通过CPU远程升级方案_bitstream.config.timer_cfg-CSDN博客
茶茶酱和FPGA
·
2024-02-04 22:23
工作记录
AI换脸
vd_source=faa4615f3c71b2b526ed2b1f48a70b2c特征易于使用的渐变图形用户界面支持图片、视频、目录输入达成场景特定(人脸识别)视频工具修剪人脸增强器(G
FPGA
N、
小乔与周瑜
·
2024-02-04 21:09
不要666的老师,不是好主播!
像准备
公开课
一样,头一天晚上反反复复整了好几遍,还绞尽脑汁地搭配小视频。总之,最后睡的时候,我真的是尽力了。睡之前又反复确定闹钟,手机压根儿没敢调静音。
阿拉小仙儿
·
2024-02-04 18:34
大梦初醒
年后很忙,先是奶奶住院去世,然后是
公开课
,然后是一模,这中间还穿插着体育模拟口语模拟周六补课,出去学习。反正是不得闲。
诗语人生
·
2024-02-04 18:10
rfid测试软件,采用软件定义无线电开发RFID测试平台
"
FPGA
的优势加上实时信号处理功能,有助于提高测试速度。同时,
FPGA
编程的灵活性可以快速响应新协议的测试需求。"
解忧小巫仙
·
2024-02-04 16:33
rfid测试软件
NI PXIe-5644R矢量信号收发器硬件架构
http://xilinx.eetrend.com/article/7471随着NIPXIe-5644R向量信号收发器(VST)的诞生,NI通过将用户可编程
FPGA
的灵活性引入RF仪器中,重塑了仪器的概念
a340421
·
2024-02-04 15:32
硬件架构
操作系统
嵌入式
PXIe-5842第三代PXI矢量信号收发器简介
VST将RF信号发生器、RF信号分析仪和功能强大的
FPGA
集成在单个PXI模块上。PXIe-5842VST是首款提供30MHz到26.5GHz连续频率覆盖范围的VST。
东枫科技
·
2024-02-04 15:30
USRP
指南
USRP
FPGA
5G
相控阵
毫米波
#Verilog
FPGA
实现乐曲演奏电路
FPGA
实现乐曲演奏电路音符对照表原理图代码实现音符对照表音名频率(Hz)半周期(us)12MHz分频系数音名频率(Hz)半周期(us)12MHz分频系数音名频率(Hz)半周期(us)12MHz分频系数低音
tz+
·
2024-02-04 15:45
FPGA
Verilog
自定义小系统的HDL设计与
FPGA
板级调试——乐曲演奏电路设计
作者:Saint掘金:https://juejin.im/user/5aa1f89b6fb9a028bb18966a微博:https://weibo.com/5458277467/profile?topnav=1&wvr=6&is_all=1GitHub:github.com/saint-000CSDN:https://me.csdn.net/qq_40531974自定义小系统的HDL设计与FPG
Saint-000
·
2024-02-04 15:45
VHDL
VHDL
FPGA
项目(16)——基于
FPGA
的音乐演奏电路
1.设计要求能在实验箱上,循环播放一段音乐。(需要源码的直接看最后一节)2.设计原理组成乐曲的每个音符的发音频率值及其持续的时间是乐曲能连续演奏所需要的两个基本要素,问题是如何来获取这两个要素所对应的数值以及通过纯硬件的手段来利用这些数值实现乐曲的演奏果。如图1所示为乐曲硬件演奏的电路原理图。其中counter_1为地址发生器,music为音符数据产生器,decoder_1为初始值设置译码器,dv
嵌入式小李
·
2024-02-04 15:14
FPGA项目
fpga开发
音乐演奏电路
verilog
基于
FPGA
的PCIe接口设计---01_PCIe基本概念
关于基于
FPGA
的PCIe接口设计,我规划分3篇来阐述。第一篇:介绍PCIe的基本概念;第二篇:以xilinx提供的例程PIO为
攻城狮Bell
·
2024-02-04 14:36
FPGA
PCIe
FPGA
PCIe
Xilinx
FPGA
学习-PCIe基本概念
点击上方蓝字关注我们1.PCIE总线概述1.1PCIE总线的发展历史PCIE总线技术,也叫计算机内部总线技术”PeripheralComponentInterconnect”,即外围组件互联,其前身是PCI总线,但PCI总线真正应用是随着Intel的Pentium处理器诞生而开始的,在1994年的时候,以绝对的优势,战胜了VESA总线,成为了当时的标准,从此,几乎所有的外围设备,从硬盘控制器到声卡
Hack电子
·
2024-02-04 14:35
java
linux
python
嵌入式
人工智能
FPGA
项目(15)——基于
FPGA
的DDS信号发生器
1.相关概念DDS(DirectDigitalSynthesis,直接数字合成)是一种通过数字技术生成精确频率和相位可调的信号的方法。它基于数字时钟和数值控制的方式,通过累加器、相位累积器和查表器等组件,以数字方式实现信号的频率和相位变化。DDS信号发生器的基本原理是:根据设定的频率和相位步进值,通过不断累加累加器的内容并将其作为查表器的地址,查表器返回相应的幅值数据,然后将此数据通过数字模数转换
嵌入式小李
·
2024-02-04 14:04
FPGA项目
fpga开发
DDS信号发生器
verilog
高级
FPGA
开发之基础协议PCIe
基础协议之PCIe部分一、TLP包的包头在PCIe的系统中,tlp包的包头的结构有许多部分是相似的,通过掌握这些常规的包头,能帮助理解在PCIe总线上各个设备之间如何进行数据的收发。通用的字段通用字段作用Fmt决定了包头是3DW还是3DW,tlp包是否包含数据type决定tlp包的类型,比如Mrd、Mwr、Cfg、Msg、Cpl、CpldTCtrafficclass,用于决定tlp包处理的优先级,
北京不北
·
2024-02-04 14:34
FPGA高级开发
fpga开发
PCI
今天察觉自己,感悟不一样!20221128周一
昨天去参加线下周震老师的
公开课
,让我一下子打开了我的思维,2个多小时的课,周老师一口水没喝,而且一直是站着给我们讲课,这个真的是太厉害了。
憬怡心里学创富
·
2024-02-04 14:26
一腔热血洒教育
我看见过许许多多的教师为了一节
公开课
或一节录相课而四处奔走呼告,也看见过许许多多的教师为了一项活动而大张旗鼓的宣传,还看见过许许多多的教师为了一项荣誉而互不相让,但今天我要说的是我看见过这样一组乡村教师
何冬娟
·
2024-02-04 14:44
【
FPGA
原型验证】
FPGA
技术:芯片和工具
FPGA
技术:芯片和工具3.1.当今的
FPGA
器件技术3.1.1.Virtex®-6系列:最新
FPGA
的范例3.1.2.
FPGA
逻辑块3.1.3.
FPGA
存储器:LUT存储器和块存储器3.1.4.
FPGA
DSP
Hcoco_me
·
2024-02-04 12:53
数字IC
fpga开发
Soc
原型验证
“007不写就出局”
公开课
感悟:人至践则无敌
齐帆齐微课打卡第181篇1568字,累计266290字这个月21-27号在出差途中把007不出局的
公开课
给听完。
徐小仙爱修炼
·
2024-02-04 12:38
【Soc级系统防御】基于IP的SoC设计中的安全问题
文章目录Perface硬件知识产权(IP)基于IP的SoC设计中的安全问题硬件木马攻击攻击模式知识产权盗版和过度生产攻击模式逆向工程集成电路逆向工程示例
Fpga
的安全问题
FPGA
预演基于
FPGA
的系统的生命周期实体生命周期对
Hcoco_me
·
2024-02-04 12:18
数字IC
安全
GPU
硬件架构
加密
Soc
读《数字时代的学与教》第二模块随感
这让我联想到去年中山数学教研组开展了几节应用Hiteach软件
公开课
,让我第一次
中山李芳
·
2024-02-04 12:54
最有职责的老师:学生家里死人要扣分,死四个直接重修
老师的不近人情虽然寒心,但也算不上新闻,可这位老师竟然在全年级的
公开课
上把他当例子强调纪律。
疑无路
·
2024-02-04 12:35
LabVIEW电能质量监测系统
采用LabVIEW软件开发了一套高效的电能质量监测系统,该系统主要针对潜油电泵这一特定应用场景,通过现场可编程门阵列(
FPGA
)技术实现电压、电流等参数的实时数据采集,并对数据进行深入分析,最终
LabVIEW开发
·
2024-02-04 11:09
LabVIEW开发案例
labview
LabVIEW开发
LabVIEW编程
LabVIEW
男人需要被尊重,女人需要被关注
公开课
好像听了一场爆笑的段子课;干货一波接着一波
心心向阳Glenna
·
2024-02-04 10:17
一本书,一门课O_o《公正》公正!
《公正》是在哈佛大学同名
公开课
的内容基础上改写出版的。想了解这本书,就得先来了解一下这门迄今为止最受欢迎的哈佛
公开课
。讲这门课的老师是美国著名的政治哲学家迈克尔·桑德尔,他是哈佛大学的明星教授。
寻世良方Cc_Sandy拎0
·
2024-02-04 08:50
2022.4.3每周复盘
2022.4.3每周复盘【做了什么】1.上课,改作业,上课后服务两次,上
公开课
,听课,评课2.户外慢跑每次3公里*2天3.上书画课+点评反馈4.写硬笔书法作品(说是延迟交稿继续再写写)5.假期回家一天【
C玉莹
·
2024-02-04 07:37
FPGA
图像处理(一)腐蚀和膨胀算法之基本概念
一、腐蚀算法腐蚀缩小或者细化了二值化图像中的物体腐蚀可以看成形态学滤波操作,这种操作将小于结构元的图像细节从图像中滤除二·、膨胀算法三、开操作和闭操作开操作:先腐蚀、后膨胀平滑物体的轮廓,断开较窄的狭颈,并消除细小的突出物闭操作:先膨胀,后腐蚀平滑物体的轮廓。弥合较窄的间断和细长的沟壑,消除小的孔洞,填补轮廓线中的断裂。
悲喜自渡721
·
2024-02-04 07:50
图像处理
fpga开发
如何上好一堂语文课?
结合老师的课和我之前聆听了一些优秀老师的
公开课
,悟得
泸水143余晓杭
·
2024-02-04 06:09
【INTEL(内部错误:子系统:CCLK,文件:/quartus/periph/cclk/cclk_gen7_utilities.cpp, 未在只读原子pr_part上设置全局标志(iterm 错误)
说明由于英特尔®Quartus®Prime专业版软件23.2中存在一个问题,在PR角色实现修订期间,在针对IntelAgilex®7F/I系列
FPGA
设备进行编译期间,您在部分重配置(PR)区域中对M20K
神仙约架
·
2024-02-03 22:52
INTEL(ALTERA)
FPGA
quartus
pr_part
fpga开发
【
FPGA
】高云
FPGA
之IP核的使用->PLL锁相环
FPGA
开发流程1、设计定义2、设计输入3、分析和综合4、功能仿真5、布局布线6、时序仿真7、IO分配以及配置文件(bit流文件)的生成8、配置(烧录)
FPGA
9、在线调试1、设计定义使用高云内置IP核实现多路不同时钟输出输入时钟
凉开水白菜
·
2024-02-03 22:51
FPGA
fpga开发
PLL
IP核
【INTEL(ALTERA)】为什么在 HPS 引导优先模式下使用 hps_auto SOF 文件时 HPS 配置会失败?
解决方法建议不再使用hps_autoSOF文件,请遵循最新的SoC
FPGA
引导使用指南,使用生成的hps.rbf文件通过JTAG配置HPS。
神仙约架
·
2024-02-03 22:15
INTEL(ALTERA)
FPGA
fpga开发
HPS
引导
SOF
TED演讲之生物和人
大家可以打开网易
公开课
官网上搜索“树木之间如何交流”,去看看这个TED演讲。
opcc
·
2024-02-03 21:07
《一起学习,共同成长》
2021.1.9星期六晴雷梓涵妈妈亲子日记今天周六一大早起来,我就和女儿一起去听了一堂
公开课
“写作+阅读”!
雷梓涵妈妈
·
2024-02-03 21:11
公开课
的收获
昨天收到了何老师的公告,得知了今天的
公开课
,于是我第一个报名参加,收到了老师对孩子们的一些关心话语,我也是及时回复了:“谢谢何老师对孩子们的关心,关心孩子们的同时,自己也要注意保暖”在这里,我最起码可以理解到老师的这份心
皖晋
·
2024-02-03 19:13
听
公开课
的感想
本周非常有幸聆听了18节心理学科的
公开课
,选手们可以看出都精心设计了教学环节,制作了教具,挑选了学生。印象特别深刻的有四节课。
渴望宁静的人
·
2024-02-03 19:40
重温
FPGA
设计之bcd加法器verilog实现
1.题目2.源码//*********************************************************************************//ProjectName:BCD_adder//Email:
[email protected]
//Website:https://home.cnblogs.com/u/hqz68///CreateTime:2019/
芯王国
·
2024-02-03 13:23
重温FPGA
bcd加法器
verilog代码
FPGA
——verilog实现加法器(详细)
1、半加器首先我们看看半加器的真值表abcoso000101011110由真值表我们可以得到RTL图verilog代码:modulehalf_add(a,b,so,co);//半加器inputa,b;//定义两个输入outputso,co;//so为和值的输出,co为进位数据的输出assignso=a^b;//根据真值表可得so为a,b异或逻辑后的结果assignco=a&b;//根据真值表可得c
逃亡的诗
·
2024-02-03 13:22
FPGA
verilog
【
FPGA
& Verilog&Modelsim】 8bitBCD码60计数器
可私信获取整个项目文件8bit即有8位二进制BCD码,全称Binary-CodedDecimal,简称BCD码或者二-十进制代码利用四位二进制(0000-1111)16个中选择10个作为十进制0-9;常见的BCD码是8421码本项目使用两组BCD码(每组4bit,共8bit,故称为8bitBCD)(高位0-5,低位0-9)组成0-59计数器闲话不多,上代码计数值qout达到60时,cout进位输出
去追远风
·
2024-02-03 13:51
FPGA学习记录
fpga开发
【
FPGA
& Verilog】各种加法器Verilog
1bit半加器adder设计实例moduleadder(cout,sum,a,b);outputcout;outputsum;inputa,b;wirecout,sum;assign{cout,sum}=a+b;endmodule解释说明(1)assign{cout,sum}=a+b是连续性赋值对于线网wire进行赋值,必须以assign或者deassign开始assign[delay]wire_
去追远风
·
2024-02-03 13:18
FPGA学习记录
fpga开发
TCP/IP LWIP
FPGA
笔记
参考资料:正点原子LwIP之网络接口netif(ethernetif.c、netif.c)-CSDN博客IPv4/IPv6、DHCP、网关、路由_ipv6有网关的概念吗-CSDN博客TCP/IPTCP/IP协议中文名为传输控制协议/因特网互联协议,又名网络通讯协议,是Internet最基本的协议、Internet国际互联网络的基础,由网络层的IP协议和传输层的TCP协议组成。TCP/IP定义了电子
NoNoUnknow
·
2024-02-03 12:39
tcp/ip
网络
服务器
fpga开发
飞腾FT-2000/4处理器+复旦微
FPGA
+国产操作系统解决方案
XM-1203-
FPGA
飞腾定制主板自主可控,国产CPU、BIOS和国产Linux操作系统性能稳定,FT-2000/4处理器功能接口多样化,可扩展性强高度集成,具有丰富的接口和电磁兼容性能.XM-1203
深圳信迈科技DSP+ARM+FPGA
·
2024-02-03 11:52
国产ARM+FPGA
飞腾
FPGA
翼辉
基于国产
FPGA
+ DSP+1553B总线 的大气数据测量装置的设计与实现
本文设计并实现了一种基于
FPGA
和DSP的大气数据测量装置。测量装置包含五个压力传感器及两个温度传感器,可实时获取飞行器表面的压力信号及温度信号。
深圳信迈科技DSP+ARM+FPGA
·
2024-02-03 11:52
国产DSP_FPGA
国产DSP+FPGA
国产飞腾ARM+
FPGA
电力行业 DCS 联合解决方案
联合解决方案概述在火电的发展过程中,随着社会对电力资源需求越来越高,以往较为粗放式的发电已经行不通了,需要更精细化的发电,以达到资源的最大利用。而这种控制都需要靠自动化技术来实现,单纯的人工是达不到这种效果的。作为国家基础建设的重中之重,电力系统可以凭借选用国产控制系统,来提高发电效率和安全性。开发基于自主创新的基于国产飞腾CPU的分散控制系统,可以减少对国外CPU的依赖,提高核心控制设备国产自主
深圳信迈科技DSP+ARM+FPGA
·
2024-02-03 11:51
飞腾+FPGA
fpga开发
天天记上几笔
后天讲
公开课
,今天又准备了一下希望后天能成功。每讲一次课都是一次提高,多反思,多看书,一定会提高。加油!
古当当
·
2024-02-03 08:27
亲子教练训练营-人生2.0时代开启
要从2015.11.22日说起,因为柯瑞姆公司内训结缘YY老师线下时间管理
公开课
,从而走进成人世界管理1阶课堂,从此开启我易效能时间管理1.0时代!一阶课后的这三年来我发生了
麦伊
·
2024-02-03 08:05
代码随想录算法训练营29期|day38 任务以及具体安排
动态规划理论基础动态规划刷题大纲#算法
公开课
《代码随想录》算法视频
公开课
(opensnewwindow):动态规划理论基础(opensnewwindow),相信结合视频再看本篇题解,更有助于大家对本题的理解
-源潮-
·
2024-02-03 07:44
算法
leetcode
java
数据结构
代码随想录
父母课堂
公开课
的意义
图片发自App亲爱的同学们大家好,我想大家分享一下我对做父母课堂的看法。父母课堂是这个时代所有家庭都需要的一堂课,人活一辈子惟一一个离不开的地方就是家,我们在家里从一个宝宝长大到一个成人,结婚生子,从孩子的角色到一个父母,渐渐我们的孩子长大我们成了祖父祖母,孩子又成了父母,一代一代,在这个循环中,家庭教育贯穿始终,这是决定一个人在这个世界所有认知观价值观和人生观的教育,而这么重要的教育,却没有一个
宜均
·
2024-02-03 07:01
vivado 在CSV文件中使用I/O端口列表
在CSV文件中使用I/O端口列表CSV文件CSV文件是
FPGA
和板设计人员用来交换信息的标准文件格式关于设备引脚和引脚。有关详细信息,请参见导入CSV文件和导出I/O引脚和封装数据。
cckkppll
·
2024-02-03 03:24
fpga开发
上美术
公开课
昨天我们不是讲到要上美术
公开课
吗?
4d958488217f
·
2024-02-03 01:37
上一页
9
10
11
12
13
14
15
16
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他