E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA基础学习
PCD232A 3BHE022293R0101
FPGA
内部模块划分和数据...的标准操作系统框架,要求所有仪器模块带有配置信息(configurationinformation)和支持标准...ESPU
DCS17750010683
·
2024-02-02 00:19
fpga开发
自动化
机器人
模块测试
驱动开发
PFEA113-65 3BSE050092R65
PFEA113-653BSE050092R65PFEA113-653BSE050092R65PFEA113-653BSE050092R65说话人识别系统中VQ判决模块的
FPGA
实现...后,clr_tag
DCS17750010683
·
2024-02-02 00:19
fpga开发
机器人
自动化
模块测试
驱动开发
PU515A 3BSE032401R1
PU515A3BSE032401R1PU515A3BSE032401R1PU515A3BSE032401R1基于
FPGA
的视频采集与显示模块设计...。
DCS17750010683
·
2024-02-02 00:49
驱动开发
机器人
自动化
模块测试
华为大佬出品的495页《看漫画学Python》全彩PDF,转行就业,零
基础学习
Python必备
前言说起编程语言,Python也许不是使用最广的,但一定是现在被谈论最多的。随着近年大数据、人工智能的兴起,Python越来越多的出现在人们的视野中。在各家公司里,Python还常被用来做快速原型开发,以便更快验证产品概念。而众多极客也把Python作为实现自己天马行空想法的神兵利器。有着如此广泛的应用,再加上简单易懂的语法,使得Python成为一门既适合初学,又值得深入的语言。即使不是程序员,能
python入门教程
·
2024-02-01 23:18
python
python
看漫画学Python
python入门
python爬虫
开发语言
python安装
python数据分析与可视化
e
FPGA
设计开源框架 FABulous 系列(二)Fabric建模语法解析
我是雪天鱼,一名
FPGA
爱好者,研究方向是
FPGA
架构探索。关注公众号【集成电路设计教程】,拉你进“IC设计交流群”。
雪天鱼
·
2024-02-01 22:34
Vue学习之vue
基础学习
1
Vue学习之vue
基础学习
1下文将简述vue的基础知识包括声明式渲染、Attribute绑定、事件监听、表单绑定、条件渲染几个部分。
ciku
·
2024-02-01 20:09
Vue学习
vue.js
学习
javascript
C/C++字符串输入输出和字符串函数
基础学习
字符串学习字符串常量(字符串字面量)字符串数组和初始化数组形式和指针形式数组和指针的区别字符串输入gets()函数fgets()函数和fputs()函数空指针和空字符gets_s()函数scanf()函数字符串输出puts()函数fputs()函数printf()函数自定义输入输出函数字符串函数strlen()函数strcat()函数strncat()函数strcmp()函数strncmp()函数
SOC罗三炮
·
2024-02-01 18:56
CPP
Linux_C
c语言
【Java】小白友好的JDBC
基础学习
笔记
目录JDBC简介JDBC使用基本步骤DriverManagerConnectionStatementPreparedStatementResultSetJDBC简介JDBC(JavaDatabaseConnectivity)是Java提供的一种用于与关系型数据库进行交互的API(应用程序接口)。它允许Java应用程序通过标准的SQL语句来访问和操作数据库。JDBC提供了一组接口和类,用于连接数据库
Z3r4y
·
2024-02-01 18:45
java
学习
笔记
JDBC
数据库
api
sql
UE4
基础学习
笔记———零碎知识04
常用的设置:世界场景设置、项目设置、编辑器偏好设置。2.允许选择半透明。半透明对象选择性开关。(快捷键T)可扩展性。这里的调整只针对编辑器本身,不是调整游戏质量的。3.实时音效。不想通过播放来听音效时进行的设置。4.利用场景组合对象直接新建出蓝图类,无需新建蓝图类,再在里面重新搭建组合。关卡蓝图相当于场景总控,蓝图类只控制类中对象。5.直接点击"构建"会将整个场景进行构建(构建:计算光照,使光照更
Milow88
·
2024-02-01 18:05
ue4
学习
编程时光机:用Python重现井字棋,唤醒童年记忆!
今天我要和大家分享一个非常适合零
基础学习
者的Python项目——
程序员晓晓
·
2024-02-01 17:49
python
开发语言
Python编程
Python学习
Python游戏
0
基础学习
VR全景平台篇第140篇:摄影器材保养与维护
上课!全体起立~大家好,欢迎观看蛙色官方系列全景摄影课程!摄影器材属于精密仪器,在使用过程中会磨损、老化、积灰。如果不对摄影器材进行清洁和保养,油污、灰尘、水渍长期停留在设备上,不仅会大大缩短相机镜头的使用寿命,还会影响照片质量,下面就给大家一些保护保养镜头的小建议。一、清洁最常用的保养清洁工具有气吹、毛刷、棉棒、镜头纸、麂皮布、专用镜头清洁液等。相机传感器清洁当你把镜头从相机上取下来时,偶尔会发
蛙哥有话说
·
2024-02-01 17:56
数码相机
vr
摄影
学习
全景
【Linux
基础学习
-文件管理day03】
文件命名规则文件名可以使用哪些字符除了字符==“/”==之外都可以Linux严格区分大小写文件名长度目录名或文件名长度不能超过255字符Linux文件扩展名Linux扩展名对Linux而言没有特殊含义,方便运维人员区分不同文件类型。文件管理命令目录创建/删除mkdir创建目录makedirectory命令:#mkdir[参数选项]路径参数:-p:递归创建所有目录(p:parent)mkdir/x/
easy_coder
·
2024-02-01 11:10
Linux
linux
学习
运维
Verilog双边沿采样触发器 HDLBitDualedge
见此博文
FPGA
中如何实现
闲庭信步sss
·
2024-02-01 10:51
数字ic
HDLBit练习
verilog
【AG32VF407】国产MCU+
FPGA
,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!
视频讲解[AG32VF407]国产MCU+
FPGA
,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!
LitchiCheng
·
2024-02-01 10:51
fpga
fpga开发
单片机
嵌入式硬件
Verilog实现上升、下降沿检测
FPGA
Verilog实现上升、下降沿检测源文件`timescale1ns/1psmoduletop(inputclk,//时钟信号inputrst_n,//复位信号,低电平有效inputsignal//待检测信号);wireposedge_get;//检测到上升沿标志wirenegedge_get;//检测到下降沿标志regsignal_buff_1;//输入数据缓冲1regsignal_buff_2;
四臂西瓜
·
2024-02-01 10:19
FPGA
fpga开发
verilog
上升沿
下降沿
【AG32VF407】国产MCU+
FPGA
Verilog双边沿检测输出方波
视频讲解[AG32VF407]国产MCU+
FPGA
Verilog双边沿检测输出方波实验过程本次使用使用AG32VF407开发板中的
FPGA
,使用双clk的双边沿进行检测,同步输出方波同时可以根据输出的方波检测
LitchiCheng
·
2024-02-01 10:18
fpga
fpga开发
单片机
嵌入式硬件
FPGA
高端项目:Xilinx Artix7系列
FPGA
多路视频缩放拼接 工程解决方案 提供4套工程源码+技术支持
目录1、前言版本更新说明给读者的一封信
FPGA
就业高端项目培训计划免责声明2、相关方案推荐我这里已有的
FPGA
图像缩放方案我已有的
FPGA
视频拼接叠加融合方案本方案的XilinxKintex7系列
FPGA
9527华安
·
2024-02-01 10:58
FPGA图像缩放
FPGA视频拼接叠加融合
菜鸟FPGA图像处理专题
fpga开发
音视频
图像处理
图像缩放
Xilinx
Artix7
相片修复框架-G
FPGA
N
一G
FPGA
N介绍G
FPGA
N是一个由腾讯ARC团队开发的用于人脸图像生成和优化的GAN模型。
qyhua
·
2024-02-01 10:58
人工智能
计算机视觉
【 USRP 相控阵】X波段相控阵开发平台用户指南
FMCA-EBZAD9081MxFEEvaluationBoard,https://www.analog.com/eval-ad9081AD9081的全功能评估板使用ACE软件进行控制的PC软件HMC7044的板载时钟用于管理套件和
FPGA
东枫科技
·
2024-02-01 09:51
USRP
指南
fpga开发
FPGA
OFDM
SDR
USRP
基于
fpga
的数字时钟开发
1、题目要求2、程序代码moduleclock(inputclk,//时钟inputrst,//复位键inputwiremonth_adj,inputwireday_adj,input[0:4]key,//按键输入input[0:0]qiehuan,output[0:7]seg_cs,//数码管位选output[0:7]seg_data0,//前四个数码管output[0:7]led,output
卡莫西夫的忧伤
·
2024-02-01 09:45
fpga开发
R语言
基础学习
-01 (此语言用途小众 用于数学 生物领域 基因分析)
R语言特点R语言环境软件属于GNU开源软件,兼容性好、使用免费语法十分有利于复杂的数学运算数据类型丰富,包括向量、矩阵、因子、数据集等常用数据结构代码风格好,可读性强简单虽然R主要用于统计分析或者开发统计相关的软件,但也有人用作矩阵计算。其分析速度可媲美专用于矩阵计算的自由软件GNUOctave和商业软件MATLAB。R环境安装R语言的开发环境本身具备了图形开发环境,这与其他很多工程语言是不同的,
Jiang_Immortals
·
2024-02-01 07:39
r语言
开发语言
Python
基础学习
-05 基本类型
Python3基本数据类型Python中的变量不需要声明。每个变量在使用前都必须赋值,变量赋值以后该变量才会被创建。在Python中,变量就是变量,它没有类型,我们所说的"类型"是变量所指的内存中对象的类型。等号(=)用来给变量赋值。等号(=)运算符左边是一个变量名,等号(=)运算符右边是存储在变量中的值。例如:实例(Python3.0+)#!/usr/bin/python3counter=100
Jiang_Immortals
·
2024-02-01 07:08
python
学习
开发语言
R语言
基础学习
-02 (此语言用途小众 用于数学 生物领域 基因分析)
变量R语言的有效的变量名称由字母,数字以及点号.或下划线_组成。变量名称以字母或点开头。变量名是否正确原因var_name2.正确字符开头,并由字母、数字、下划线和点号组成var_name%错误%是非法字符2var_name错误不能数字开头.var_name,var.name正确可以.号开头,但是要注意.号开头后面不能跟着数字.2var_name错误.号开头后面不能跟着数字_var_name错误不
Jiang_Immortals
·
2024-02-01 07:34
r语言
学习
开发语言
Twaver-HTML5
基础学习
(4)告警元素(Alarm)
告警元素(Alarm)TWaver中定义了告警,每个告警有告警级别,用以反映告警的紧急程度,告警使用AlarmBox进行管理,将告警与拓扑网元相关联。网元本身不存储具体的告警,而只存储当前告警状态信息。告警(Alarm)用来表示网管系统中设备故障或者网络异常的数据模型,与Element关联以反映网元的告警信息,Alarm中预定义了告警级别、告警是否已清除,告警是否已确认以及发出告警的网元id,用户
六卿
·
2024-02-01 07:02
#
Twaver
HTML5
2d基础
alarm
twaver
html5
react
js
拓扑
2020-R18-区块链技术与应用
日,中本聪发布了比特币系统并挖掘出了第一个区块即创世区块;2010年5月22日,第一笔线下交易,1万个比特币买了一个价值25美元的披萨,单价为0.25美分;2、挖矿芯片经历了四个阶段,CPU、GPU、
FPGA
12_德德
·
2024-02-01 05:29
【INTEL(ALTERA)】错误:*.onchip_flash_0:UFM 扇区不支持“隐藏”模式。请更新访问模式设置
说明由于英特尔®Quartus®PrimeStandardEdition软件版本22.1存在一个问题,当您针对10
FPGA
Compact变体英特尔®MAX®在片上闪存英特尔®
FPGA
IP中选择单压缩映像配置模式时
神仙约架
·
2024-02-01 02:59
INTEL(ALTERA)
FPGA
fpga开发
onchip_flash_0
【INTEL(ALTERA)】为什么Nios® V 应用程序项目构建失败,并且观察到“找不到 -lstdc++”消息?
GCCv10.1.0-1.1工具链(WindowsBuild)中缺少多libarch/abi-to-directory映射,在Windows中使用命令“make-C”在Windows中构建Nios®V/m处理器英特尔
FPGA
IP
神仙约架
·
2024-02-01 02:28
fpga开发
Nios
NiosV
lstdc
c++
解决github慢的问题
githubproxy代理加速gitclone.comgithub镜像或加速网站例如:gitclonehttps://ghproxy.com/https://github.com/TencentARC/G
FPGA
N.git
ImSEten
·
2024-01-31 22:46
git
github
【零
基础学习
CAPL】——CAN报文的发送(按下按钮同时周期性发送)
♂️【零
基础学习
CAPL】系列♂️点击跳转文章目录1.概述2.面板创建3.系统变量创建4.CAPL实现4.1.函数展示4.2.全量报文展示5.效果1.概述本章主要介绍使用CAPL和Panel在按下按钮时发送周期性
77赫兹
·
2024-01-31 22:14
零基础学习CAPL
CAPL
CAN
【零
基础学习
CAPL】文章合集
本专栏基于CAPL脚本介绍常用脚本示例,每个工程完整可用,持续更新中…【零
基础学习
CAPL】——CAN报文的发送(单帧周期性发送)【零
基础学习
CAPL】——CAN报文的发送(单帧按键触发)【零
基础学习
CAPL
77赫兹
·
2024-01-31 22:13
专栏汇总
CAPL
CAN
【零
基础学习
CAPL】——CAN报文的发送(配合Panel面板单次发送)
♂️【零
基础学习
CAPL】系列♂️点击跳转文章目录1.概述2.面板创建2.1.新建一个Panel2.2.在Panel中调出控件窗口2.3.控件添加与配置3.系统变量创建4.系统变量与Panel绑定5
77赫兹
·
2024-01-31 22:13
零基础学习CAPL
CANoe
CAPL
系统变量
Panel
画画怎么设计配色方案?试试这 8 个简单步骤
大家好,我是大鱼漫说,你们可以叫我大鱼,我现在是一位零
基础学习
绘画的程序员。时间过的很快,今天就是大鱼学习画画的第100/100天。
大鱼漫说
·
2024-01-31 21:46
内心的动力 源于你们
她的名叫@南蛮文字,一位宝妈,零
基础学习
绘画,从素描到水彩、水墨、油画棒、油画。她每天一边带娃,一边练画,而且坚持日更,其中的艰辛让我感动,于是我从橱子里拿出这幅两年前的《竹》图。
我若晴天
·
2024-01-31 20:28
Xilinx FIFO Generator 需要注意BRAMs的资源消耗
XilinxFIFOGenerator需要注意ActualDepthXilinxFIFOGenerator需注意非对称位宽XilinxFIFOGenerator需要注意BRAMs的资源消耗事出有因原以为选用了一个BRAM资源为16M的
FPGA
ShareWow丶
·
2024-01-31 19:14
FPGA设计从硬件到软件
Xilinx
FIFO
BRAM
FPGA
存储块,有没有使能Primitives output Register作用
在
FPGA
中,ROM,RAM存储块在IP核配置中都有一个配置选项:PrimitivesoutputRegister,比如下图的romIP核配置界面接下来以RAM读写为例,我这里RAM的第一个数值为1,我们观察第一个数值的位置即可看出这个
ChipChatter
·
2024-01-31 19:13
FPGA
fpga开发
存储块
IP核
零
基础学习
数学建模——(二)数学建模的步骤
本篇博客将详细介绍数学建模的步骤。文章目录引例:年夜饭的准备第一步:模型准备第二步:模型假设第三步:模型建立第四步:模型求解第五步:结果分析第六步:模型检验第七步:模型应用及推广数学建模步骤总结补充知识点——模型建立的方法机理分析法系统辨识建模法仿真建模法相似类比法引例:年夜饭的准备我们先来看一个例子。假设小明家开始准备年夜饭,计划购买不同的食材和菜品。小明家希望尽量在有限的预算内,选择最佳的食材
rampant boy
·
2024-01-31 18:23
数学建模
数学建模
学习
零
基础学习
数学建模——(五)美赛写作指导
本篇博客将详细讲解美赛论文写作。文章目录标题摘要目录引言问题背景问题重述前人研究我们的工作模型假设及符号说明正文问题分析模型建立模型求解结果分析模型检验模型优缺点及展望模型优缺点模型展望参考文献及附录参考文献附录2024年美赛论文新要求标题标题要简洁精炼,尽量不要直接引用赛题的题目。**常规标题写法:基于XXX模型/方法/理论的XXX问题研究。**这种格式通常涉及到模型方法,核心算法或者是解决了什
rampant boy
·
2024-01-31 18:51
数学建模
学习
数学建模
java-JUC并发编程学习笔记03(尚硅谷)
Lock实现:运行结果:这就是我们使用lock和synchronized两种方式进行线程的通信的
基础学习
。
抹茶味的西瓜汁
·
2024-01-31 18:20
多线程并发编程
学习
笔记
电子信息找工作选
fpga
还是嵌入式?
电子信息找工作选
fpga
还是嵌入式?
枪哥玩转嵌入式
·
2024-01-31 17:24
51单片机
智能小车
嵌入式
单片机
51单片机
基础学习
-java SpringBoot&SpringCloud
文章目录1.什么是springboot?2.为什么要用springboot?3.springboot核心配置文件是什么?4.springboot配置文件有哪几种类型?它们有什么区别?5.springboot有哪些方式可以实现热部署?6.jpa和hibernate有什么区别?7.什么是springcloud?8.springcloud断路器的作用是什么?9.springcloud的核心组件有哪些?1
爱欣晴
·
2024-01-31 16:26
基础学习
java
spring
boot
spring
C++学习——C++ Primer Plus 第6版 中文版学习
最近在学习C++PrimerPlus第6版,之前基础打的也不太好,好多知识都是一知半解,趁着最近使用C++,从头到尾把
基础学习
一下,如果有需要这本书的PDF版的可以点个关注私聊我,如果各位大佬发现我的笔记有什么错误也欢迎评论区指正
柠枫鸾
·
2024-01-31 14:23
C++学习
c++
学习
开发语言
ZYNQ系列PL配置加载流程
一,
FPGA
配置引脚说明1,配置相关电源如果VCCO0连接至2.5V或3.3V,CFGBVS连接至VCCO0。如果VCCO0连接至1.5V或1.8V,CFGBVS连接至GND。
寒听雪落
·
2024-01-31 14:10
fpga开发
【Xilinx】开发环境(二)- Petalinux环境安装
此系列博客,仅对Xilinx平台PS端(ARM部分)开发做介绍,不对PL(
FPGA
)做过多介绍。
有意思科技
·
2024-01-31 14:37
Xilinx开发
ARM
嵌入式开发
arm
c语言
linux
OpenMIPS用verilog实现
最近在研究
FPGA
的开发,于是需要用到Verilog。但是手头上只有一台M1芯片的Mac
闻林禹
·
2024-01-31 13:24
cpu
verilog
零
基础学习
日语有哪些技巧
零
基础学习
日语有哪些技巧呢?为了帮助同学们更好的了解和学习日语,天天日语小编给大家整理了相关内容,希望能给大家提供帮助。
淹死的酸菜鱼
·
2024-01-31 12:37
零
基础学习
网络安全/web安全【全网最全】
我先把自己整理的web安全自学路线贴出来,有需要的可以保存一下:1、Web安全相关概念(2周)熟悉基本概念(SQL注入、上传、XSS、CSRF、一句话木马等)。通过关键字(SQL注入、上传、XSS、CSRF、一句话木马等)进行Google/SecWiki;阅读《精通脚本黑客》,虽然很旧也有错误,但是入门还是可以的;看一些渗透笔记/视频,了解渗透实战的整个过程,可以Google(渗透笔记、渗透过程、
网络安全乔妮娜
·
2024-01-31 11:08
学习
web安全
安全
网络安全
服务器
网络
Ruby
基础学习
笔记
目录Ruby的基本概念Ruby的控制语句Ruby的循环Ruby的数组与散列Ruby的基本概念运行Ruby的方式irb:可交互命令行,每输入一个式子,它都会用=>给出一个值ruby+文件路径变量没有关键字:没有var,let,const,直接a=1就行局部变量:小写字母开头,或者_开头全局变量:$开头类变量:@@开头实例变量:@开头Ruby默认没有闭包代码a=1deff1paendfi()#括号可以
韩宝亿
·
2024-01-31 10:33
【数字IC精品文章收录】近500篇文章-学习路线-基础知识-接口-总线-脚本语言-芯片求职-安全-EDA-工具-低功耗设计-Verilog-低功耗-STA-设计-验证-
FPGA
-架构-AMBA-书籍-
数字IC全站文章索引demo版(建议收藏慢慢看)*一、项目说明*1.1索引目的1.2收录原则1.3投稿方式1.4版本迭代二、数字IC学习路线三、通用技能篇*3.1数字电路3.2硬件描述语言(Verilog)3.3linux操作系统3.4C语言3.5微机原理3.6汇编语言3.7计算机组成原理3.8计算机体系架构3.9STA静态时序分析3.10SystemVerilog3.11UVM3.12SVA3.
程序员负总裁
·
2024-01-31 10:05
学习
安全
fpga开发
「线上分享」采用Zynq系列
FPGA
实现NDI AV over IP 应用
IP为AVoverIP带来更多可扩展切换的可能,打破传输距离的障碍,提高了输入与输出设备的数量,超越了本地化的视频标准,与数据和通信的融合更密切。长沙千视希望采用AVoverIP为自身的NDI技术赋能,实现更好的场景部署。NDI的特点是需要软件的协议和处理,通过Zynq在逻辑端实现NDI的编解码算法,在ARM端跑NDI的SDK以及网络的收发。这样的一种分工协同就实现了技术的最大化利用。被称为“Sp
LiveVideoStack_
·
2024-01-31 08:26
fpga开发
tcp/ip
网络协议
网络
【
FPGA
原型验证】附录基础知识:
FPGA
/CPLD基本结构与实现原理
聚焦XilinxISE介绍Xilinx公司及其产品的基本情况,并在此基础上描述了CPLD和
FPGA
的内部结构及基本原理。
Hcoco_me
·
2024-01-31 07:52
原型验证
fpga开发
GPU
深度学习
上一页
11
12
13
14
15
16
17
18
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他