E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA技术开发
基于SSM的基金投资交易管理网站的设计与实现
末尾获取源码开发语言:JavaJava开发工具:JDK1.8后端框架:SSM前端:采用JSP
技术开发
数据库:MySQL5.7和Navicat管理工具结合服务器:Tomcat8.5开发软件:IDEA/Eclipse
曾几何时…
·
2024-01-07 22:07
java
前端
开发语言
旅游
java-ee
刚毕业,如何快速在工作中独当一面?
对初入职场者而言,这是一个陌生的领域一.了解部门的日常工作和分工,工作目标每个部门都有各自的业务范畴,互联网行业有
技术开发
,产品运营,市场,品牌,职能(即行政,采购,财务等支持部门)了解自己部门的日常工作
职场不可说
·
2024-01-07 22:53
浅谈Verilog代码的执行顺序
而组合逻辑电路和时序逻辑在
FPGA
中并行执行这是毋庸置疑的
STATEABC
·
2024-01-07 21:39
一般人学不会的FPGA
fpga开发
FPGA
verilog
FPGA
实现电机位置环、速度环双闭环PID控制
一、设计思路主要设计思路就是根据之前写的一篇
FPGA
实现电机转速PID控制,前面已经实现了位置环的控制,思想就是通过电机编码器的当前位置值不断地修正PID去控制速度。
STATEABC
·
2024-01-07 21:09
一般人学不会的FPGA
fpga开发
嵌入式硬件
FPGA
verilog
PID
电机驱动
FPGA
时序分析与时序约束(三)——I/O接口约束
为了准确地对设计中的外部时序上下文进行建模,必须提供输入和输出端口的时序信息。因此要进行输入输出延时约束,延迟约束用的是set_input_delay和set_output_delay,分别用于input端和output端,其时钟源可以是时钟输入管脚,也可以是虚拟时钟。一、输入接口约束set_input_delay-clock-reference_pin-clock_fall-rese-max-a
STATEABC
·
2024-01-07 21:36
#
FPGA时序分析与约束
fpga开发
嵌入式硬件
FPGA
时许约束
时许分析
【
FPGA
基础篇】Xilinx FIFO详细解析
StandardReadFirst-WordFall-Through同时读写时序分析握手信号ProgrammableFlagsDataCountsNon-symmetricAspectRatiosFIFO作为
FPGA
mrVillain
·
2024-01-07 13:48
FPGA
基础知识
fpga
fifo
【Xilinx
FPGA
】异步 FIFO 的复位
FIFO(First-In-First_Out,先入先出)是一种的存储器类型,在
FPGA
开发中通常用于数据缓存、位宽转换或者跨时钟域(多bit数据流)。
洋洋Young
·
2024-01-07 13:46
Xilinx
FPGA
开发
fpga开发
xilinx
异步
FIFO
基于SSM的驾校考试预约管理设计与实现
末尾获取源码开发语言:JavaJava开发工具:JDK1.8后端框架:SSM前端:采用JSP
技术开发
数据库:MySQL5.7和Navicat管理工具结合服务器:Tomcat8.5开发软件:IDEA/Eclipse
曾几何时…
·
2024-01-07 11:27
java
前端
开发语言
tomcat
交互
基于SSM的网上购物平台设计与实现
末尾获取源码开发语言:JavaJava开发工具:JDK1.8后端框架:SSM前端:采用JSP
技术开发
数据库:MySQL5.7和Navicat管理工具结合服务器:Tomcat8.5开发软件:IDEA/Eclipse
曾几何时…
·
2024-01-07 11:27
智能手机
旅游
java
前端
开发语言
基于SSM的毕业设计选题系统设计与实现
末尾获取源码开发语言:JavaJava开发工具:JDK1.8后端框架:SSM前端:采用JSP
技术开发
数据库:MySQL5.7和Navicat管理工具结合服务器:Tomcat8.5开发软件:IDEA/Eclipse
曾几何时…
·
2024-01-07 11:27
课程设计
java
开发语言
旅游
前端
有用的技术分享主题
SQLServer数据库和AgentJob集成化监控工具Airflow调度工具的安装和使用Tableau报表开发网络爬虫
技术开发
PythonGUI应用开发基于S3的数据湖架构设计和大数据开发Hive大数据仓库超大数据集去重解决方案
weixin_30777913
·
2024-01-07 10:42
sqlserver
数据库
数据仓库
big
data
etl
通用异构参数服务器技术
这种设计需要能够适应不同的计算环境和任务需求,包括CPU、GPU、
FPGA
等不同的计算资源。为了实现这一目标,参数服务器采用了层次化的架构设计,包括数据层、计算层、通信层和应用层。
道亦无名
·
2024-01-07 02:32
人工智能
服务器
运维
基于
FPGA
的可编程AES加解密IP
ProgrammableAESEncryption/DecryptionIP可编程AES加解密IP可编程AES加解密IP提供了加解密算法功能,兼容美国国家标准与技术研究院(NIST)发布的高级加密标准(AES):FIPSPUB197。结合FIPS197分组加密算法,可编程AES加解密IP具备5种加密模式:ECB,CBC,CFB,OFB,CTR,全部支持加密和解密功能,兼容美国国家标准与技术研究院(
FPGA IP
·
2024-01-07 00:43
技术交流
FPGA
AES
IP
基于LZO的高性能无损数据压缩IP
LZOAccel-CLZODataCompressionCore/无损数据压缩IPCoreLZOAccel-C是一个无损数据压缩引擎的
FPGA
硬件实现,兼容LZO2.10标准。
FPGA IP
·
2024-01-07 00:12
技术交流
FPGA
LZO
基于
FPGA
的高性能MD5加密IP
MD5EncryptionIPMD5加密IP完全兼容消息摘要算法MD5的实现。Core可以接收长达2^64-1bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消息结尾进行补位以及消息长度值的添加,计算结果是产生128-bit的消息摘要。Core采用AMBAAXI4-Stream数据接口,非常易于被使用和集成。Core可以脱机、独立运行,释放CPU的数据加密密集
FPGA IP
·
2024-01-07 00:12
技术交流
FPGA
MD
基于
FPGA
的SATA 3.0 Host 控制器
SATAHostCore可以集成到
FPGA
中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工业级接口标准,为SATA设备提供一种高效且易于使用的接口
FPGA IP
·
2024-01-07 00:42
SATA
FPGA
H
语音处理:常用术语及缩写整理(持续更新)
语音处理:常用术语及英文缩写整理专业术语基本通用带宽类音频音质类编解码领域音频
技术开发
其他待处理参考资料专业术语基本简称全称中文解释备注PCMPulseCodeModulation脉冲编码调制根据采样频率得到不同时刻的信号幅值裸流音频信号通用简称全称中文解释备注
来知晓
·
2024-01-06 23:58
语音处理
语音处理
编解码
音频编码解码
专业术语
Vivado IP核之浮点数乘除法 Floating-point
目录前言一、浮点数乘除法示例二、Floating-pointIP核配置步骤1.乘法器配置2.除法器配置三、仿真1.顶层代码2.仿真代码四、仿真结果分析总结前言随着制造工艺的不断发展,现场可编程逻辑门阵列(
FPGA
迎风打盹儿
·
2024-01-06 19:14
Vivado的学习之路
fpga开发
硬件工程
tcp/ip
短视频账号矩阵系统开发--saas源头
技术开发
(手机版)
目前PC端网页版基本上已经很倦市场了,所以在这种情况下,我们已经专注开发短视频矩阵系统pc版3年了,目前我们这边核心技术优势就是都是自己一手搭建开发的并且我们的剪辑算法也是自己一手源头开发的,剪辑成本后期运营成本低,并且灵活迭代更新快。目前我们针对商家企业主要开发了一套手机端全链条的saas营销工具。短视频矩阵系统源码开发需要用到以下技术:1.视频处理技术:包括视频编码、解码、编组、解组、流媒体传
云罗互动yx898978
·
2024-01-06 19:51
短视频矩阵源码
无人直播
矩阵源码
智能剪辑算法
短视频矩阵系统源码
抖去推--短视频账号矩阵系统saas工具源码
技术开发
(源头)
一、短视频矩阵系统搭建常见问题?1、抖去推的短视频AI矩阵营销软件需要一定的技术水平吗?答:不需要。产品简单易用,不需要具备专业的技术水平,即使是初学者,也能够轻松上手操作。3、抖去推的短视频AI矩阵营销软件支持哪些平台?答:支持大部分主流的短视频平台。2、短视频AI矩阵营销软件需要哪些费用?答:免费试用,系统的版本不同费用不同,版本越高功能越丰富4、短视频关键词优化对账号有要求吗?答:一般情况下
开发者ylhd898978
·
2024-01-06 19:19
抖音seo源码开发
短视频账号矩阵搭建
矩阵
人工智能
短视频矩阵源码
YonBIP高级版开发入门
YonBIP高级版(原NCCloud)是用友公司基于开放、互联、融合、智能的产品理念,应用最新物联网、大数据、人工智能等
技术开发
的新一代云ERP产品,旨在为大型集团企业提供混合云解决方案,服务于数字化转型
海海0793
·
2024-01-06 16:32
笔记
FPGA
-VHDL-竞赛抢答器设计(平台实现)-2023
题目四:竞赛抢答器设计(平台实现)★抢答器的输入路数为8路;(8位二进制输入)当主持人宣布开始(拨下A7键时为有效),抢答时当某一方先按下按键,其他键则失效;用一个数码管显示抢中的路编号,并开始进行60秒倒计时(用两个数码管显示),时间到用一指示灯进行闪烁提示;A7键回位后,进行下一轮抢答。重要的事情说三遍:可以参考,不要伤害认真做的同学!可以参考,不要伤害认真做的同学!可以参考,不要伤害认真做的
-芒果酱-
·
2024-01-06 16:59
fpag开发
fpga开发
【LabVIEW
FPGA
入门】创建第一个LabVIEW
FPGA
程序
本教程仅以compactRIO(
FPGA
-RT)举例1.系统配置1.1软件安装
FPGA
-RT1.LabVIEWDevelopmentSystem(FullorProfessional)2.LabVIEWReal-TimeModule3
東方神山
·
2024-01-06 11:51
FPGA】
LabVIEW
FPGA
CompactRIO
linux驱动-poll使用笔记
前言一个项目中使用了赛灵思的
FPGA
,需要
fpga
这边和arm这边进行数据通讯,通讯方式使用的是一段
fpga
和arm共享的ddr内存,把这块内存做了一个fifo,并通过中断出发,我在arm这边实现一个驱动来接收处理中断
zhangbin-eos
·
2024-01-06 11:20
linux
linux
笔记
大一,如何成为一名
fpga
工程师?
3、掌握
FPGA
设计流程/原理(推荐教材:
FPGA
权威指南、Altera
FPGA
/CPLD设计、IP核芯志-数字逻辑设计思想、静态时序分析、嵌入式逻辑分析仪等),4、常用的协议(ARP协议、udp协议、
宸极FPGA_IC
·
2024-01-06 11:18
fpga开发
fpga
硬件工程
嵌入式硬件
单片机
【紫光同创国产
FPGA
教程】——(PGL22G第二章)键控流水灯实验例程
www.meyesemi.com)适用于板卡型号:紫光同创PGL22G开发平台(盘古EU22K)一:盘古EU22K开发板简介盘古EU22K开发板共有11个翠绿LED灯,其中1个是电源指示灯(POWER);2个是
FPGA
小眼睛FPGA
·
2024-01-06 11:17
FPFA
fpga开发
fpga开发
高速大面阵相机数据采集传输带宽分析与随笔
高速相机从CMOS读取数据,到
FPGA
进行处理,通过高速收发器GT系列,进行大数据量的传输,最后通过传输接口将数据转移到计算机。这里面传输数据量的瓶颈就是相机对外的传输接口
小海盗haner
·
2024-01-06 07:36
数码相机
【心得杂记】简单聊聊限制高速面阵相机性能的因素
高速相机主要包括的核心部件有:CMOS、
FPGA
、传输接口。CMOS目前,CMOS国外和国内的厂商都很给力,基本也是看市场需求。最近接触的面阵相机,用的最多的就是长光辰芯Gpixel的CMOS。
小海盗haner
·
2024-01-06 06:33
数码相机
小梅哥Xilinx
FPGA
学习笔记20——无源蜂鸣器驱动设计与验证(音乐发生器设计)
目录一:章节导读二:无源蜂鸣器驱动原理三:PWM发生器模块设计3.1PWM发生器模块框图3.2PWM发生器模块接口功能描述3.3PWM波生成设计文件代码3.4测试仿真文件3.5测试仿真结果3.6板级调试与验证之顶层文件设计四:基于PWM波的音乐发生器设计4.1“天空之城”乐谱4.2get_pitch模块的代码4.3rom配置4.4coe文件4.5顶层文件设计4.6仿真验证代码4.7仿真结果4.8板
都教授_
·
2024-01-06 04:39
fpga开发
学习
笔记
小梅哥Xilinx
FPGA
学习笔记21——IP核之RAM实验
目录一:RAM简介1.1存储器的分类二:单端口ram配置2.1单端口RAM的框图2.2RAMIP核配置2.3RAM读写模块设计2.4顶层模块设计2.5仿真测试文件代码2.6仿真结果三:伪双端口配置(小梅哥)3.1伪双端口框图3.2详细配置流程图3.2激励文件设计代码3.3仿真结果四:伪双端口配置(正点原子)4.1RAM写模块设计4.2RAM读模块设计4.3顶层文件设计4.4仿真文件4.5仿真结果一
都教授_
·
2024-01-06 04:07
fpga开发
学习
笔记
MATLAB/simulink HDLCoder生成DDS quartus项目
文章目录前言一、什么是HDLCoder二、使用步骤1.搭建simulink模型2.HDLCoder使用总结前言为了提升
FPGA
学习过程的生活品质,在此记录一下使用simulink搭建模型以后直接使用HDLCoder
萨文 摩尔杰
·
2024-01-05 23:42
FPGA学习
matlab
fpga开发
开发语言
Simulink HDL Coder
FPGA
初级开发实践(三) 按键消抖
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:11
#
HDL
Coder
FPGA
Matlab
笔记
fpga开发
Simulink HDL Coder
FPGA
初级开发实践(一) LED呼吸灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
linux
运维
centos
Simulink HDL Coder
FPGA
初级开发实践(二) LED流水灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
simulink
hdl
coder
★教程4:
FPGA
/MATLAB/Simulink联合应用开发入门与进阶X例——目录
更全面的介绍
FPGA
,MATLAB,Simul
fpga和matlab
·
2024-01-05 23:39
matlab
FPGA
simulink
联合应用开发
★教程4:
FPGA
/MATLAB/Simulink联合应用开发入门与进阶X例——前言
从事MATLAB算法仿真工作15年,从事
FPGA
系统开发工作12多年。擅长解决各种算法仿真、建模、通信、图像处理、AI、智能控制等。
fpga和matlab
·
2024-01-05 23:38
matlab
simulink
fpga
联合开发
【INTEL(ALTERA)】Nios V 处理器 英特尔
FPGA
IP 在执行 IP 升级时遇到错误 (20327)?
说明在运行Nios®V处理器英特尔®
FPGA
IP从PrimePro软件21.3或21.4英特尔®Quartus®版进行升级时,英特尔®Quartus®PrimePro软件22.1版可能会出现此问题。
神仙约架
·
2024-01-05 21:54
INTEL(ALTERA)
FPGA
fpga开发
Nios
V
开放式实验管理系统的设计与实现-计算机毕业设计源码78512
本系统采用的数据库是Mysql,使用SSM
技术开发
开放式实验管理系统。在设计过程中,充分保证了系统代码的良好可读性、实用性、易扩展性、通用性、便于后期
vx_bysj1330
·
2024-01-05 17:15
课程设计
django
vue.js
spring
boot
python
flask
java
Xilinx(AMD) vivado软件IP核及license许可文件简介
1概述Vivado软件作为Xilinx(AMD)
FPGA
器件重要的开发设计软件,包含了功能丰富IP核。
MmikerR
·
2024-01-05 16:42
FPGA
fpga开发
fpga
vivado
IP核
license
xilinx
2018-11-05
Vpay钱包系统开发技术优势有哪些Vpay区块链
技术开发
Vpay区块链
技术开发
...Vpay区块链模式开发、Vpay区块链平台开发定制、Vpay区块链源码开发关于区块链,就算你不知道是什么,但是你也一定有听过它
大助手
·
2024-01-05 13:13
《赌在
技术开发
上》向理想的经营者西乡南洲和大久保利通学习严于律己的另一个自己
我是宁波百事达工具/格雷公司/宁波盛和塾诚敬组,格雷读书会同心队何绍成,这是我每天至少一篇文字的第950篇文字(2022/1/7)《赌在
技术开发
上》向理想的经营者西乡南洲和大久保利通学习严于律己的另一个自己西乡是一个极度认真
晋慧绍成
·
2024-01-05 12:47
FPGA
查找表的用途和内部功能
翻译自LUTs
FPGA
及其内部架构查找表(LUT)概述使用LUT实现逻辑函数情况1:输入变量的数量等于LUT输入的数量情况2:输入变量的数量大于LUT输入的数量情况3:输入变量的数量小于LUT输入的数量
疯狂的泰码君
·
2024-01-05 11:09
FPGA
fpga开发
FPGA
- 240102 -
FPGA
期末速成
TAG-
FPGA
、期末、速成
FPGA
、期末、速成
FPGA
、期末、速成//–习题1–//CPLD(ComplexProgrammableLogicDevice)是ComplexPLD的简称,一种较PLD为复杂的逻辑元件
乐意奥AI
·
2024-01-05 11:05
FPGA
fpga
基于 Makefile 的
FPGA
构建系统
文章目录1.介绍2.Makefile基本使用2.1更通用例子3.Vivado提供的命令行工具3.1TCL脚本介绍与基本使用3.1.1变量与替换3.1.2控制结构与过程3.2在vivado中使用tcl脚本3.2.1创建并初始化vivado工程3.2.2对设计文件进行综合3.2.3实现与布局布线3.2.4生成bit文件和ltx可调试文件4.通过Makefile生成tcl脚本4.1最终目标4.2生成bi
qq_36525177
·
2024-01-05 11:34
fpga开发
Quartus II 13.1的安装及使用
FPGA
开发环境有Xilinx公司的ISE(目前已停止更新),VIVADO;因特尔公司的QuartusII;ASIC开发环境有Synopsys公司的VCS;很多人也在用IcarusVerilog和GTKwave
lbaihao
·
2024-01-05 09:05
verilog
c语言
FPGA
高端项目:6G-SDI 视频编解码,提供工程源码和技术支持
目录1、前言免责声明2、相关方案推荐我这里已有的GT高速接口解决方案我目前已有的SDI编解码方案3、设计思路和框架设计框图GV8601A均衡EQGTX时钟要求GTX调用与控制SMPTEUHD-SDISMPTEUHD-SDI接收SMPTEUHD-SDI发送6G-SDI接收数据处理发送数据彩条GV8500增强驱动6G-SDI视频发送输出4、vivado工程详解5、工程移植说明vivado版本不一致处理
9527华安
·
2024-01-05 06:14
FPGA编解码SDI视频专题
FPGA
GT
高速接口
菜鸟FPGA图像处理专题
fpga开发
视频编解码
6G-SDI
SDI
GTX
FPGA
高端项目:纯verilog的 UDP 协议栈,提供11套工程源码和技术支持
目录1、前言免责声明更新说明2、相关方案推荐我这里已有的以太网方案本协议栈的千兆网UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手网络PHYIDELAYE源语MAC层AXI4-StreamFIFOUDP协议栈IP地址修改UDP数据回环总体代码架构5、工程源码-1详解6、
9527华安
·
2024-01-05 06:13
菜鸟FPGA以太网专题
fpga开发
udp
verilog
网络通信
FPGA
高端项目:纯verilog的 10G-UDP 高速协议栈,提供7套工程源码和技术支持
目录1、前言免责声明更新说明2、相关方案推荐我这里已有的以太网方案本协议栈的千兆网UDP版本1G千兆网TCP-->服务器方案1G千兆网TCP-->客户端方案10G万兆网TCP-->服务器+客户端方案3、该UDP协议栈性能4、详细设计方案设计架构框图网络调试助手GT资源使用GTH--10GBASE-R*协议使用10GEthernetPCS/PMA(10GBASE-R/KR)协议使用GTY--10GB
9527华安
·
2024-01-05 06:09
菜鸟FPGA以太网专题
FPGA
GT
高速接口
fpga开发
udp
网络协议
高速接口
嵌牛3
姓名李泽浩学号21181214372学院广州研究院转载自https://blog.csdn.net/
FPGA
Designer/article/details/88748846【嵌牛导读】本文是关于udpsendto
李泽浩
·
2024-01-05 03:06
云发单助手工具是什么?
云发单助手工具是一款基于云计算
技术开发
的辅助工具软件,旨在帮助用户实现订单和发货的自动化处理。用户只需提供相关数据,如订单信息、物流运输信息等,云发单助手工具就能根据用户
古楼
·
2024-01-05 01:32
上一页
16
17
18
19
20
21
22
23
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他