E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA无线通信
13代现场实拍图
1.2.1寸电子墨水屏显示;2.
无线通信
868M,跳频通信;3.自带1个按键及三色高亮LED指示灯指示;4.超低功耗;5.标签ID码正面显示;6.通信速率200K/50K;7.覆盖通信半径30米以上;8
深圳皮克智能技术有限公司
·
2024-01-08 12:35
电子货架标签
电子墨水屏
仓库拣货标签
ptl亮灯拣选系统
数字化仓储管理系统
PTL自动拣货
电子标签
FPGA
设计篇(06-01)
FPGA
芯片架构
芯片原厂必学课程-第六篇章-
FPGA
设计篇06-01
FPGA
芯片架构新芯设计:专注,积累,探索,挑战文章目录芯片原厂必学课程-第六篇章-
FPGA
设计篇06-01
FPGA
芯片架构引言一、输入和输出块(IOB
新芯设计
·
2024-01-08 12:43
第六篇章
FPGA
设计篇
IC
FPGA
SoC
Verilog
芯片设计
硬件开发
硬件工程
PN协议下,上位机如何通过RJ45口远程控制PLC?
在有通讯需求的时候,如果布线的话,工程量较大且不美观,这种情况下比较适合采用
无线通信
方式。本方案以组态王和2台西门子S7-1200为例,介绍组态王与多台PLC的无线Profinet协议通信实现过程。
mydatai
·
2024-01-08 11:02
物联网
网络协议
第一章 体验 ARM,裸机输出“Hello World”
开发平台Vitis应用教程》学习第一章体验ARM,裸机输出“HelloWorld”文章目录《ZYNQMPSoC开发平台Vitis应用教程》学习准备批处理下载QSPIFlash批处理建立Vitis工程硬件介绍
FPGA
weixin_45090728
·
2024-01-08 10:24
ZYNQ学习
arm开发
【【RTC实时时钟实验 -- 在HDMI上显示-
FPGA
小实验】】
RTC实时时钟实验–在HDMI上显示top.vmoduleRTS_TOP#(parameterTIME_INIT=48'h24_01_06_11_08_00,parameterWAIT_TIME=13'd8000,parameterSLAVE_ADDR=7'b1010001,//E2PROM浠庢満鍦板潃parameterCLK_FREQ=26'd50_000_000,//50MHz鐨勬椂閽熼锟�
ZxsLoves
·
2024-01-08 07:07
FPGA学习
Verilog学习系列
图像学习
fpga开发
实时音视频
【Verilog】基于Verilog的DDR控制器的简单实现(一)——初始化
在
FPGA
中,大规模数据的存储常常会用到DDR。
wjh776a68
·
2024-01-08 07:34
#
Xilinx入门
#
Verilog入门
fpga开发
Verilog
ddr
Xilinx
AMD
基于实时Linux+
FPGA
实现NI CompactRIO系统详解
实时处理器提供可靠,可预测的行为,而
FPGA
在需要高速逻辑和精确定时的较小任务上表现出色。灵活的开发选项使用LabVIEW以及实时模块和
FPGA
模块,提取低级代码并使用工具
深圳信迈科技DSP+ARM+FPGA
·
2024-01-08 07:04
国产NI虚拟仪器
fpga开发
数据采集
自动化
人工智能
三本光电从颓废到武汉年薪30w的本科经历经验与浅谈(毕业工作一年的嵌入式软件工程师经验分享)
三本光电从颓废到武汉年薪30w的本科经历经验与浅谈(毕业工作一年的嵌入式软件工程师经验分享)文章目录目前情况颓废时期项目时期第一次写单片机代码第一次接触计算机视觉第一次接触Linux驱动开发第一次接触
FPGA
网易独家音乐人Mike Zhou
·
2024-01-08 04:26
个人经验浅谈
嵌入式
c语言
单片机
物联网
mcu
stm32
51单片机
浅谈Verilog代码的执行顺序
而组合逻辑电路和时序逻辑在
FPGA
中并行执行这是毋庸置疑的
STATEABC
·
2024-01-07 21:39
一般人学不会的FPGA
fpga开发
FPGA
verilog
FPGA
实现电机位置环、速度环双闭环PID控制
一、设计思路主要设计思路就是根据之前写的一篇
FPGA
实现电机转速PID控制,前面已经实现了位置环的控制,思想就是通过电机编码器的当前位置值不断地修正PID去控制速度。
STATEABC
·
2024-01-07 21:09
一般人学不会的FPGA
fpga开发
嵌入式硬件
FPGA
verilog
PID
电机驱动
FPGA
时序分析与时序约束(三)——I/O接口约束
为了准确地对设计中的外部时序上下文进行建模,必须提供输入和输出端口的时序信息。因此要进行输入输出延时约束,延迟约束用的是set_input_delay和set_output_delay,分别用于input端和output端,其时钟源可以是时钟输入管脚,也可以是虚拟时钟。一、输入接口约束set_input_delay-clock-reference_pin-clock_fall-rese-max-a
STATEABC
·
2024-01-07 21:36
#
FPGA时序分析与约束
fpga开发
嵌入式硬件
FPGA
时许约束
时许分析
动能方案|NFC智能家电解决方案 基于13.56MHz的近场
无线通信
技术
众所周知,物联网(IoT)是一个连接日常物品和互联网的系统,它正在迅速改变我们执行日常任务的方式,物联网的影响如今几乎在每一个领域都有体现。IOT应用在智能家居领域的发展,相信大家都不陌生,日常家电从灯具、吊扇到洗衣机现在都开始连上网络。物联网正重新定义我们的居家环境,创造全新的能源管理方式,让生活更加舒适,更丰富有趣。在智能家电领域中,近场通讯技术NFC发挥着重要作用,其不仅简单、低成本、安全、
weng13924672287
·
2024-01-07 18:17
13.56M
智能音箱
单片机
智能家居
嵌入式硬件
物联网
【
FPGA
基础篇】Xilinx FIFO详细解析
StandardReadFirst-WordFall-Through同时读写时序分析握手信号ProgrammableFlagsDataCountsNon-symmetricAspectRatiosFIFO作为
FPGA
mrVillain
·
2024-01-07 13:48
FPGA
基础知识
fpga
fifo
【Xilinx
FPGA
】异步 FIFO 的复位
FIFO(First-In-First_Out,先入先出)是一种的存储器类型,在
FPGA
开发中通常用于数据缓存、位宽转换或者跨时钟域(多bit数据流)。
洋洋Young
·
2024-01-07 13:46
Xilinx
FPGA
开发
fpga开发
xilinx
异步
FIFO
python智能家居系统
通信模块:通信模块负责与智能家居设备进行通信,可以采用
无线通信
技术(如Wi-Fi、蓝牙、Zigbee等)或有线通信技术(如以太网、RS485等)。
python无人驾驶 医学芯片
·
2024-01-07 09:53
智能家居
AM调制解调matlab实验报告,MATLAB仿真AM调制解调
无线通信
实验报告.doc
MATLAB仿真AM调制解调
无线通信
实验报告MATLAB仿真AM调制解调
无线通信
实验报告
无线通信
实验报告院系名称:信息科学与工程学院专业班级:电信班学生姓名:学号:授课教师:2014年11月6日实验一高斯衰落信道建模一
鱼罐头啊
·
2024-01-07 05:27
通用异构参数服务器技术
这种设计需要能够适应不同的计算环境和任务需求,包括CPU、GPU、
FPGA
等不同的计算资源。为了实现这一目标,参数服务器采用了层次化的架构设计,包括数据层、计算层、通信层和应用层。
道亦无名
·
2024-01-07 02:32
人工智能
服务器
运维
2022-03-04
终端与LoRa网关之间利用了LoRa物理层的超远距离无线传输特性进行
无线通信
,终端设备与一个或多个网关采用单跳通信。所有的终端与网关间均采用双向通信,支持云端升级等
熊as
·
2024-01-07 01:19
基于
FPGA
的可编程AES加解密IP
ProgrammableAESEncryption/DecryptionIP可编程AES加解密IP可编程AES加解密IP提供了加解密算法功能,兼容美国国家标准与技术研究院(NIST)发布的高级加密标准(AES):FIPSPUB197。结合FIPS197分组加密算法,可编程AES加解密IP具备5种加密模式:ECB,CBC,CFB,OFB,CTR,全部支持加密和解密功能,兼容美国国家标准与技术研究院(
FPGA IP
·
2024-01-07 00:43
技术交流
FPGA
AES
IP
基于LZO的高性能无损数据压缩IP
LZOAccel-CLZODataCompressionCore/无损数据压缩IPCoreLZOAccel-C是一个无损数据压缩引擎的
FPGA
硬件实现,兼容LZO2.10标准。
FPGA IP
·
2024-01-07 00:12
技术交流
FPGA
LZO
基于
FPGA
的高性能MD5加密IP
MD5EncryptionIPMD5加密IP完全兼容消息摘要算法MD5的实现。Core可以接收长达2^64-1bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消息结尾进行补位以及消息长度值的添加,计算结果是产生128-bit的消息摘要。Core采用AMBAAXI4-Stream数据接口,非常易于被使用和集成。Core可以脱机、独立运行,释放CPU的数据加密密集
FPGA IP
·
2024-01-07 00:12
技术交流
FPGA
MD
基于
FPGA
的SATA 3.0 Host 控制器
SATAHostCore可以集成到
FPGA
中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工业级接口标准,为SATA设备提供一种高效且易于使用的接口
FPGA IP
·
2024-01-07 00:42
SATA
FPGA
H
Vivado IP核之浮点数乘除法 Floating-point
目录前言一、浮点数乘除法示例二、Floating-pointIP核配置步骤1.乘法器配置2.除法器配置三、仿真1.顶层代码2.仿真代码四、仿真结果分析总结前言随着制造工艺的不断发展,现场可编程逻辑门阵列(
FPGA
迎风打盹儿
·
2024-01-06 19:14
Vivado的学习之路
fpga开发
硬件工程
tcp/ip
FPGA
-VHDL-竞赛抢答器设计(平台实现)-2023
题目四:竞赛抢答器设计(平台实现)★抢答器的输入路数为8路;(8位二进制输入)当主持人宣布开始(拨下A7键时为有效),抢答时当某一方先按下按键,其他键则失效;用一个数码管显示抢中的路编号,并开始进行60秒倒计时(用两个数码管显示),时间到用一指示灯进行闪烁提示;A7键回位后,进行下一轮抢答。重要的事情说三遍:可以参考,不要伤害认真做的同学!可以参考,不要伤害认真做的同学!可以参考,不要伤害认真做的
-芒果酱-
·
2024-01-06 16:59
fpag开发
fpga开发
注水算法—功率分配
无线通信
多用户MISO系统的发射功率最小化问题这里面涉及到了注水算法,为了学习的更明白,写这篇博客方便以后能快速记起,如果内容有问题的地方,欢迎在评论区讨论。
兜兜转转m
·
2024-01-06 15:49
通信知识点
算法
信息与通信
【LabVIEW
FPGA
入门】创建第一个LabVIEW
FPGA
程序
本教程仅以compactRIO(
FPGA
-RT)举例1.系统配置1.1软件安装
FPGA
-RT1.LabVIEWDevelopmentSystem(FullorProfessional)2.LabVIEWReal-TimeModule3
東方神山
·
2024-01-06 11:51
FPGA】
LabVIEW
FPGA
CompactRIO
linux驱动-poll使用笔记
前言一个项目中使用了赛灵思的
FPGA
,需要
fpga
这边和arm这边进行数据通讯,通讯方式使用的是一段
fpga
和arm共享的ddr内存,把这块内存做了一个fifo,并通过中断出发,我在arm这边实现一个驱动来接收处理中断
zhangbin-eos
·
2024-01-06 11:20
linux
linux
笔记
大一,如何成为一名
fpga
工程师?
3、掌握
FPGA
设计流程/原理(推荐教材:
FPGA
权威指南、Altera
FPGA
/CPLD设计、IP核芯志-数字逻辑设计思想、静态时序分析、嵌入式逻辑分析仪等),4、常用的协议(ARP协议、udp协议、
宸极FPGA_IC
·
2024-01-06 11:18
fpga开发
fpga
硬件工程
嵌入式硬件
单片机
【紫光同创国产
FPGA
教程】——(PGL22G第二章)键控流水灯实验例程
www.meyesemi.com)适用于板卡型号:紫光同创PGL22G开发平台(盘古EU22K)一:盘古EU22K开发板简介盘古EU22K开发板共有11个翠绿LED灯,其中1个是电源指示灯(POWER);2个是
FPGA
小眼睛FPGA
·
2024-01-06 11:17
FPFA
fpga开发
fpga开发
解答万千新媒体运营小白de疑惑|谈谈新媒体到底是什么
首先,根据百度百科上的解析是:新媒体是利用数字技术,通过计算机网络、
无线通信
网、卫星等渠道,以及电脑、手机、数字电视机等终端,向用户提供信息和服务的传播形态。
艾比巴拉
·
2024-01-06 10:28
STM32和ESP8266的WiFi模块控制与数据传输
在这种应用中,STM32作为主控制器负责控制和与外部传感器交互,而ESP8266WiFi模块则用于实现
无线通信
和数据传输。
嵌入式杂谈
·
2024-01-06 10:08
stm32
嵌入式硬件
单片机
计算机 硕士 分布式系统,上海交通大学电子信息与电气工程学院硕士课程内容介绍《分布式计算机系统》...
参考模型1.5网络实例1.6数据通信服务实例1.7网络标准化1.8本章小结第二章物理层2.1数据通信的理论基础2.2传输介质2.3无线传输2.4电话系统2.5窄带ISDN2.6宽带ISDN和ATM2.7蜂窝
无线通信
淬过火的家鸽
·
2024-01-06 10:29
计算机
硕士
分布式系统
RFID无线射频技术与数字ID技术术语表-鸿顺捷科普篇
简介RFID射频识别(英语:RadioFrequencyIDentification,缩写:RFID)是一种
无线通信
技术,可以通过无线电信号识别特定目标并读写相关数据,而无需识别系统与特定目标之间建立机械或者光学接触
鸿顺捷-HSJ
·
2024-01-06 10:55
RFID
射频工程
移动GIS
前言:GIS经历几个阶段后,不仅与Internet结合紧密,而且和
无线通信
技术紧密结合。
HPUGIS_xjs
·
2024-01-06 08:58
网络协议
网络
宿舍安全用电监控系统解决方案
利用STM32作为主控芯片,采集部分采用BL0937芯片采集电压和电流,采集多条线路用电数据,各路数据采集通道均采用隔离保护,通信部采用4G、LoRa
无线通信
模块和串口。
Acrel_China
·
2024-01-06 08:28
安全
量子计算突破5G通信MIMO优化!真机测试完整报告公开!
摘要:在
无线通信
领域,大规模多输入多输出(MIMO)是一项革命性技术,也是5G系统的关键技术之一,它主要利用基站上的大量天线来提高
无线通信
系统的覆盖范围和容量。
QBoson
·
2024-01-06 08:32
量子计算
5G
高速大面阵相机数据采集传输带宽分析与随笔
高速相机从CMOS读取数据,到
FPGA
进行处理,通过高速收发器GT系列,进行大数据量的传输,最后通过传输接口将数据转移到计算机。这里面传输数据量的瓶颈就是相机对外的传输接口
小海盗haner
·
2024-01-06 07:36
数码相机
【心得杂记】简单聊聊限制高速面阵相机性能的因素
高速相机主要包括的核心部件有:CMOS、
FPGA
、传输接口。CMOS目前,CMOS国外和国内的厂商都很给力,基本也是看市场需求。最近接触的面阵相机,用的最多的就是长光辰芯Gpixel的CMOS。
小海盗haner
·
2024-01-06 06:33
数码相机
解决RAK网关与ChirpStack频段覆盖的问题
问题点研究过程解决方案稀疏性网络密集型网络前言背景上个月,客户想要在他们的地区使用我司的感应器,依照客户所在地ARIB(AssociationofRadioIndustriesandBusinesses日本
无线通信
工业协会
林ming
·
2024-01-06 04:13
服务器
网络
物联网
iot
设备接入过程:LoRaWAN设备是如何与网络服务器建立通讯的
LoRa是一种低功耗的长距离
无线通信
技术,适用于物联网设备之间的远距离通信。LoRaWAN的底层通信涉及以下几个主要组件和概念:LoRa
林ming
·
2024-01-06 04:42
网络
服务器
运维
物联网
iot
小梅哥Xilinx
FPGA
学习笔记20——无源蜂鸣器驱动设计与验证(音乐发生器设计)
目录一:章节导读二:无源蜂鸣器驱动原理三:PWM发生器模块设计3.1PWM发生器模块框图3.2PWM发生器模块接口功能描述3.3PWM波生成设计文件代码3.4测试仿真文件3.5测试仿真结果3.6板级调试与验证之顶层文件设计四:基于PWM波的音乐发生器设计4.1“天空之城”乐谱4.2get_pitch模块的代码4.3rom配置4.4coe文件4.5顶层文件设计4.6仿真验证代码4.7仿真结果4.8板
都教授_
·
2024-01-06 04:39
fpga开发
学习
笔记
小梅哥Xilinx
FPGA
学习笔记21——IP核之RAM实验
目录一:RAM简介1.1存储器的分类二:单端口ram配置2.1单端口RAM的框图2.2RAMIP核配置2.3RAM读写模块设计2.4顶层模块设计2.5仿真测试文件代码2.6仿真结果三:伪双端口配置(小梅哥)3.1伪双端口框图3.2详细配置流程图3.2激励文件设计代码3.3仿真结果四:伪双端口配置(正点原子)4.1RAM写模块设计4.2RAM读模块设计4.3顶层文件设计4.4仿真文件4.5仿真结果一
都教授_
·
2024-01-06 04:07
fpga开发
学习
笔记
MATLAB/simulink HDLCoder生成DDS quartus项目
文章目录前言一、什么是HDLCoder二、使用步骤1.搭建simulink模型2.HDLCoder使用总结前言为了提升
FPGA
学习过程的生活品质,在此记录一下使用simulink搭建模型以后直接使用HDLCoder
萨文 摩尔杰
·
2024-01-05 23:42
FPGA学习
matlab
fpga开发
开发语言
Simulink HDL Coder
FPGA
初级开发实践(三) 按键消抖
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:11
#
HDL
Coder
FPGA
Matlab
笔记
fpga开发
Simulink HDL Coder
FPGA
初级开发实践(一) LED呼吸灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
linux
运维
centos
Simulink HDL Coder
FPGA
初级开发实践(二) LED流水灯
前言:本栏目除特别说明以外,均采用的黑金AX7103开发板,该开发板时钟频率为200M,并且是双端时钟,因此在每个项目中都有一段原语将双端时钟变成200MHz的单端时钟。文章仅作为学习记录,如有不足请在评论区指出,博主不会对各位的问题作出解答,请谅解。博主深知网络上关于HDLCoder的资料十分稀少,特别是中文资料几乎没有,并且官方给出的例子大多挺难不适合入门,因此将自己摸索的过程记录下来,希望给
肆拾伍
·
2024-01-05 23:10
FPGA
#
HDL
Coder
simulink
hdl
coder
★教程4:
FPGA
/MATLAB/Simulink联合应用开发入门与进阶X例——目录
更全面的介绍
FPGA
,MATLAB,Simul
fpga和matlab
·
2024-01-05 23:39
matlab
FPGA
simulink
联合应用开发
★教程4:
FPGA
/MATLAB/Simulink联合应用开发入门与进阶X例——前言
从事MATLAB算法仿真工作15年,从事
FPGA
系统开发工作12多年。擅长解决各种算法仿真、建模、通信、图像处理、AI、智能控制等。
fpga和matlab
·
2024-01-05 23:38
matlab
simulink
fpga
联合开发
计算机网络——网络模型的组织、看法以及标准化流程
ITU也有一个专注于
无线通信
的部门。ETSI:欧洲电信标准化协会,负责制定适用于欧洲范
思诺学长
·
2024-01-05 23:34
计算机网络
网络
智能指路牌解决方案及应用场景
指路牌还配备了
无线通信
模块,以便与用户的设备进行互联。数据采集和处理:指路牌通过感知和分析周围环境的数据,收集相关的位置、交通、天气等信息。这些数据将被
智慧杆网-hzsqzh
·
2024-01-05 22:52
智慧城市
人工智能
物联网
大数据
上一页
14
15
16
17
18
19
20
21
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他