E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA随笔
【星海
随笔
】浅谈内存和寄存器
关于寄存器高位设置为内存行地址低位设置为内存列地址最低位设置为芯片内地址。【占用位数需考虑芯片数量:如果为8个芯片,则占用3位既用000~111表示芯片】标准约束:JEDEC(内存标准组织)规定了行/列地址的分配方式,厂商必须遵循。控制信号RAS/CAS信号与地址线匹配时序优化:行激活(RowActivate)的延迟较高,通常需要尽量减少行切换次数。将高位地址(A28~A16)分配给行地址,可以确
活跃的煤矿打工人
·
2025-04-28 08:22
缓存
从 Simulink 模型生成 C 代码:完整指南与注意事项
通过EmbeddedCoder,我们可以将Simulink模型转换为高效、可移植的C代码,并部署到嵌入式设备(如STM32、DSP或
FPGA
)。
Dr.Zeus
·
2025-04-28 04:24
c语言
开发语言
[
FPGA
基础] AXIS篇
Xilinx
FPGA
AXI4-Stream使用文档1.概述AXI4-Stream(AdvancedeXtensibleInterface4Stream)是ARM公司AMBA协议中的一种面向流式数据传输的协议
S&Z3463
·
2025-04-27 20:05
FPGA基础
fpga开发
Xilinx
FPGA
HP/HR/HD BANK
7系
FPGA
只有HP和HRbank,UltraScale
FPGA
有HPBank、HRBank和HDBankHP:HighPerformanceHR:HighRangeHD:HighDensityHPBank
S&Z3463
·
2025-04-27 20:35
FPGA基础
fpga开发
ZYNQ DMA实战指南:PS与PL高效通信的底层密码(附创新优化方案)
当ZYNQ遇上DMA,一场跨越ARM与
FPGA
的通信革命在嵌入式系统设计领域,ZYNQ系列芯片凭借其革命性的异构架构(PS+PL)成为高性能计算领域的明星。
芯作者
·
2025-04-27 09:24
D1:ZYNQ设计
fpga开发
[从零开始学习
FPGA
编程-51]:高阶篇 - 基于IP核的
FPGA
开发- 什么是
FPGA
IP核(软核、固核、硬核)与学习方法
1.1什么是知识产权1.2什么是芯片的IP核1.3基于IP的
FPGA
开发第2章IP核的分类与比较2.1按照功能分2.2按照层次分2.3软核、固核、硬核的比较第3章IP的自身的开发过程和应用3.1IP开发过程
文火冰糖的硅基工坊
·
2025-04-26 23:24
从零开始学FPGA编程
fpga开发
IP
软核
硬核
固核
赛灵思 XCKU115-2FLVB2104I Xilinx Kintex UltraScale
FPGA
XCKU115-2FLVB2104I是AMDXilinxKintexUltraScale
FPGA
,基于20nm先进工艺,提供高达1451100个逻辑单元(LogicCells),77721600bit的片上
XINVRY-FPGA
·
2025-04-26 00:21
fpga开发
fpga
硬件工程
云计算
ai
dsp开发
人工智能
时序约束 记录
一、基础知识1、
fpga
的约束文件为.fdc,synopsys的约束文件为.sdc。
内有小猪卖
·
2025-04-25 00:03
fpga开发
基于RK3568/RK3588+国产
FPGA
电厂DCS自动控制系统硬件方案
电厂DCS自动控制系统硬件方案随着科技的进步,越来越多的智能技术向电力生产领域发展,多数电厂已全面采用DCS自动控制系统等来加强电力生产过程中的安全性和提升生产效率。聚焦电厂智能化发展,打造了DCS自动控制系统专用工控机。电厂DCS自动控制系统所谓DCS自动控制系统,也称为分散控制系统、分布式计算机控制系统,是以微处理器为基础,以控制功能分散、显示操作集中、兼顾分而自治和综合协调为设计原则开发出的
深圳信迈科技DSP+ARM+FPGA
·
2025-04-25 00:01
瑞芯微+FPGA
电力新能源
嵌入式硬件
人工智能
fpga开发
电力
RK3568 +
FPGA
多通道AD采集处理与显示
案例展示测试数据汇总表1本文带来的是基于瑞芯微RK3568J+紫光同创Logos-2的ARM+
FPGA
多通道AD采集处理与显示案例。
Tronlong创龙
·
2025-04-25 00:01
fpga开发
单片机
嵌入式硬件
从数学角度深入理解DDS原理
不用多说,对于从事
FPGA
算法设计工作的人员来讲,DDS的重要性不言而喻,只要我们和信号相关,就永远离不开他。
Research探索者
·
2025-04-25 00:31
开发语言
simulink 汉明码 用法_MATLAB、SIMULINK、
FPGA
是最流行的技术
MATLAB、SIMULINK、
FPGA
是最流行的技术目前MATLAB,SIMULINK,
FPGA
是最为流行的技术了,学好这三个,基本能搞定一些常用软硬件算法仿真。
太远有一点点
·
2025-04-24 20:00
simulink
汉明码
用法
入职3年,涨薪3次,还是被裁了
24年
随笔
闲聊今天是在公司的最后一天,工作已基本交接完毕,下午闲来无事,
随笔
写写。2019年毕业后进入工作,幸遇良师,进步飞速,仅用两年时间就开始担任起前端小组长的角色。
·
2025-04-24 19:17
前端后端程序员
无缝融合:使用 Python 和 PyFFmpeg 合并视频
有没有无锡朗新科技工作的小伙伴刚接到offer,有没有在这工作的大佬,或者也是今年入职的小伙伴,我是JAVA开发岗的,想多了解了解25简历,求拷打想投长沙,武汉,
FPGA
开发,硬件类这个简历连销售岗都找不到吗
huaxinjiayou
·
2025-04-24 18:22
java
FPGA
(现场可编程门阵列)笔记
*与软件的区别-软件使用语言写流程,主要关注算法和流程控制,
FPGA
用语言写逻辑电路。*
FPGA
厂商-[Altera(Int
睡觉然后上课
·
2025-04-23 13:05
fpga开发
笔记
嵌入式硬件
【
FPGA
开发】Vivado开发中的LUTRAM占用LUT资源吗
在Xilinx
FPGA
架构中,部分LUT单元可以被配置为小型分布式RAM(也称为分布式存储器),这就是LUTRAM。
kanhao100
·
2025-04-23 12:00
HLS
fpga开发
探索高性能
FPGA
设计:XC7K325TFFG900原理图库资源推荐
探索高性能
FPGA
设计:XC7K325TFFG900原理图库资源推荐【下载地址】XC7K325TFFG900
FPGA
原理图库XC7K325TFFG900
FPGA
原理图库本仓库提供XilinxK7系列XC7K325T
翟俭妙
·
2025-04-23 12:30
选型宝典(一)AMD Xilinx 7系列
FPGA
选型指导
引言introductionXilinx7系列
FPGA
采用28nm工艺,是近年来Xilinx公司推出的一系列高性价比的、应用领域最广泛的可编程逻辑器件。
迪普微社区
·
2025-04-23 12:29
技术干货
经验分享
干货
笔记
Xilinx
芯片
赛灵思 XC7K325T-2FFG900I
FPGA
Xilinx Kintex‑7
XC7K325T-2FFG900I是XilinxKintex‑7系列中一款工业级(I)高性能
FPGA
,基于28nmHKMGHPL工艺制程,核心电压标称1.0V,I/O电压可在0.97V–1.03V之间灵活配置
XINVRY-FPGA
·
2025-04-23 11:57
fpga开发
fpga
人工智能
嵌入式硬件
ai
pcb工艺
Zynq
QT 初体验
背景笔者是嵌入式工程师,主要在
FPGA
平台工作,偶尔会需要编写一些上位机的通讯、控制代码,之前一直使用C#,最近接触了QT,讲一下使用体验吧。
Hello-FPGA
·
2025-04-23 01:56
qt
开发语言
探索未来芯片的无限可能:FABulous——嵌入式
FPGA
框架深度解析
探索未来芯片的无限可能:FABulous——嵌入式
FPGA
框架深度解析FABulous项目地址:https://gitcode.com/gh_mirrors/fabulo/FABulous在快速演进的芯片设计领域
解然嫚Keegan
·
2025-04-22 19:46
FPGA
为什么快?——从架构到实现的深度解析
FPGA
的“快”从何而来?在处理器家族中,
FPGA
(现场可编程门阵列)以“硬件级加速”闻名,尤其在高性能计算、图像处理、通信协议处理等领域表现亮眼。
攻城狮-鹏哥
·
2025-04-22 19:14
单片机
机器人技术
fpga开发
架构
嵌入式硬件
单片机
dsp开发
驱动开发
stm32
基于PCIE X16总线架构的4路QSFP28 100G光纤通道适配器(可实现100%国产化)
该板卡采用Xilinx的高性能VirtexUltraScale+系列
FPGA
XCVU3P作为主处理器,板载2组独立的80位DDR4SDRAM超大容
北京青翼科技
·
2025-04-22 18:09
fpga开发
fpga
系列 HDL:tips 初始化错误排查 & 仿真和实际不符的可能原因
在Verilog中,SYS_RST系统复位信号(SystemReset)的主要作用是将模块的内部状态和寄存器初始化为已知的默认值。复位信号在硬件设计中非常重要,因为它确保了系统在启动、错误恢复或特定条件下能够进入一个稳定且可预测的状态。没有正确的服务初始化,可能导致仿真和实际不符:例如,在仿真中某个信号的默认电平可能为低,但在实际芯片中默认初始化为高,并且没有在系统复位时初始化为低就会产生错误。代
FakeOccupational
·
2025-04-22 18:39
硬件和移动端
fpga开发
RK3399pro + K7/A7
FPGA
+ AI国产人工智能图像处理平台
rk3399pro简介rk3399pro是瑞星微新出来的带NPU的ARM芯片,在发布之前,NPU的算力2.4TOPS,而发现之后实测达到了3.0TOPS,如此强大的计算能力,jetsonnano的计算能力是0.47TFlops,两个单位有区别,只能用实际的网络计算来比较二者的算力。rk3399pro算力测试测试条件硬件:TB-RK3399Pro3GB内存+16GB闪存toolkit版本:toolk
深圳信迈科技DSP+ARM+FPGA
·
2025-04-22 15:21
瑞芯微+FPGA
ARM+DSP+FPGA
人工智能
RK3399PRO
K7
基于RK3588+
FPGA
+AI YOLO全国产化的无人船目标检测系统(二)平台设计
基于项目需求确定国产AI平台的总体架构设计,完成硬件单元的选择和搭建以及开发工具链的配置工作。4.1国产AI平台总体架构本文设计了一套灵活高效的国产AI平台总体架构,设计方法是在嵌入式平台上使用串行总线(PeripheralComponentInterconnectexpress,PCIe)或者RJ45以太网口,采集1080P大小的图像数据流,再通过相关硬件单元和软件环境的协同工作,实现对目标检测
深圳信迈科技DSP+ARM+FPGA
·
2025-04-22 15:51
瑞芯微+FPGA
AI边缘盒子
人工智能
YOLO
目标检测
计算机视觉
信号处理
fpga开发
verilog reg赋初值_Verilog语法之六:阻塞赋值与非阻塞赋值
本文首发于微信公众号“花蚂蚁”,想要学习
FPGA
及Verilog的同学可以关注一下。
weixin_39638647
·
2025-04-21 19:20
verilog
reg赋初值
verilog
中forever
always
三人表决器逻辑表达式与非
axi ps读写pl_「正点原子
FPGA
连载」第十五章AXI4接口之DDR读写实验
&id=6061601087614)全套实验源码+手册+视频下载:http://www.openedv.com/docs/boards/
fpga
/zdyz_linhanz.html5)对正点原子
FPGA
weixin_39835147
·
2025-04-20 23:25
axi
ps读写pl
usb接口程序设计_「正点原子
FPGA
连载」第十五章AXI4接口之DDR读写实验
&id=6061601087614)全套实验源码+手册+视频下载:http://www.openedv.com/docs/boards/
fpga
/zdyz_linhanz.html5)对正点原子
FPGA
weixin_39974557
·
2025-04-20 23:25
usb接口程序设计
纯
FPGA
实现驱动AD9361配置的思路和实现之一 概述
我们在做ZYNQ系统开发时候做的IP基本都是AXI_LITE_SLAVE,是SLAVE,从设备。就是提供了若干寄存器接口供MASTER进行读写。SLAVE里面的逻辑通过读写动作或者读写的数据进行响应的动作。这种方式的好处是硬件层面可以访问寄存器,软件层面是可以实现用指针访问,实现了硬件和软件的统一。比如ZEDBOARD+FMCS3的官方DEMO,ADI官方提供了基于这套硬件组合的VIVADO项目以
2202_75442154
·
2025-04-20 23:49
fpga开发
xilinx
fpga
中pll与mmcm的区别
在Xilinx7系列
FPGA
中,PLL是
我是苹果,不是香蕉
·
2025-04-20 20:37
fpga开发
基于
FPGA
的四层电梯设计系统设计和实现
标题:基于
FPGA
的四层电梯设计系统设计和实现内容:1.摘要本研究旨在设计并实现基于
FPGA
的四层电梯设计系统。
赵谨言
·
2025-04-20 13:55
论文
毕业设计
经验分享
新谈:为什么你觉得
FPGA
难学?如何入门?
新谈:为什么你觉得
FPGA
难学?如何入门?今天给大侠带来新谈:为什么你觉得
FPGA
难学?如何入门?
FPGA技术江湖
·
2025-04-20 05:23
FPGA学习系列
fpga入门
fpga学习
经验分享
全版本Vivado与Vitis安装终极指南:从零到精通的系统化实践
PGA开发环境的基石构建在数字逻辑设计的星辰大海中,Vivado与Vitas如同双星系统,承载着
FPGA
开发的全流程使命。
芯作者
·
2025-04-20 04:51
D1:ZYNQ设计
fpga开发
FPGA
配置加载全流程深度解析:从基础到创新的终极指南
数字世界的基因注入在硅基芯片的浩瀚宇宙中,
FPGA
如同可编程的星体,其配置加载过程则是点亮这颗星辰的关键仪式。
芯作者
·
2025-04-20 04:21
D1:ZYNQ设计
fpga开发
航空电子ARINC818采集卡
ARINC818采集卡采用高集成度
FPGA
芯片实现ARINC818协议,并通过高速8xPCIe接口实现实时高清
深圳信迈科技DSP+ARM+FPGA
·
2025-04-19 18:10
航空航天测试
音视频
6-基于TMS320C6678、
FPGA
XC5VSX95T的6U CPCI 8路光纤信号处理卡
1、板卡概述本板卡由我公司自主研发,基于CPCI架构,符合CPCI2.0标准,采用两片TIDSPTMS320C6678芯片和Xilinx公司V5系列
FPGA
XC5VSX95T-1FF1136芯片。
Anin蓝天(北京太速科技-陈)
·
2025-04-19 09:12
fpga开发
信号处理
高速数据处理核心板学习资料:175-基于TI DSP TMS320C6455、Xilinx V5
FPGA
XC5VSX95T的高速数据处理核心板
一、板卡概述该DSP+
FPGA
高速信号采集处理板由我公司自主研发,包含一片TIDSPTMS320C6455和一片XilinxV5
FPGA
XC5VSX95T-1FF1136i。
hexiaoyan827
·
2025-04-19 08:11
2020
高速数据处理核心板
TMS320C6455处理板
软件无线电
图像数据采集
广播电视
XC5VSX50T-1FFG1136C AMD / Xilinx品牌
FPGA
- 现场可编程门阵列
LCMXO2-4000HE-4MG132ILatticeXC5VLX110T-1FF1136IAMD/XilinxLFE5U-45F-8BG256ILatticeXC7K325T-1FBG900CAMD/XilinxXC7K70T-3FBG676EAMD/XilinxXC6SLX45-3FG484IAMD/XilinxLFE5UM-85F-8BG381CLatticeLCMXO2-4000HC-4
Chen_YYan
·
2025-04-19 08:39
芯片介绍
前端
javascript
html
数据库
linux
XCKU15P‑2FFVE1517I 赛灵思Xilinx
FPGA
Kintex®UltraScale+
XCKU15P‑2FFVE1517I属于AMDKintex®UltraScale+™系列,基于FinFET节点打造,拥有1143K系统逻辑单元、1968DSP48E切片、70.6Mb片上存储、44×16.3Gb/sGTH+32×32.75Gb/sGTY高速收发器,以及668可编程I/O,封装为1517‑ballFCBGA,核心电压0.825–0.876V、工作温度–40°C~100°C,充分兼顾了
XINVRY-FPGA
·
2025-04-19 08:09
fpga开发
fpga
嵌入式硬件
云计算
阿里云
c++
ai
爬虫进阶--神级程序员:让你的爬虫就像人类的用户行为! 你敢封我IP吗?
aibbt_com博客园首页新
随笔
联系订阅管理
随笔
-43评论-2文章-0神级程序员:让你的爬虫就像人类的用户行为!你敢封我IP吗?1前言近期,有些朋友问我一些关于如何应对反爬虫的问题。
不冬不懂啊
·
2025-04-18 19:48
基础填个坑
第9篇:Linux程序访问控制
FPGA
端HEX<二>
Q:如何写.c代码访问使
FPGA
端的七段数码管静态显示呢?
Terasic友晶科技
·
2025-04-18 14:40
嵌入式系统__DE1-SoC
fpga开发
Linux嵌入式
DE1-SoC开发板
数码管显示
正余弦函数的matlab仿真,实现正余弦信号的算法比较
FPGA
数据处理时用24bit,数据用Q22格式,计算精度2.38e-7,数据输出20bit。sin(x)与cos(x)的Taylor级数展开为:(1)(2)如果直接使用公式(1)和(2)实
破局三板斧
·
2025-04-18 14:40
正余弦函数的matlab仿真
什么是MCU、MPU、DSP与
FPGA
一、MCU1.1概念微控制单元(Micro-ControllerUnit,MCU),是把中央处理器(CentralProcessUnit;CPU)的频率与规格适当缩减,并将内存(memory)、计数器(Timer)、USB、A/D转换、UART、DMA、LCD等周边接口都整合在单一芯片上,形成芯片级的计算机。俗称单片机,之所以称之为单片机(SingleChipMicrocomputer),是因为不
可知可知不可知
·
2025-04-18 14:38
硬件基础
mcu
fpga
绿算轻舟系列
FPGA
加速卡:驱动数字化转型的核心动力【1】
绿算轻舟系列
FPGA
加速卡凭借其高性能、低延迟、高能效比的独特优势,正成为各领域智能化转型的“隐形加速器”。
绿算技术
·
2025-04-18 14:06
绿算轻舟系列加速卡
fpga开发
缓存
大数据
算法
数据库
云计算
DSP、MCU、
FPGA
的详细总结
-实时性强,低延迟处理流式数据-专用指令集优化算法(如FFT、滤波)MCU(微控制器)集成CPU、内存、外设的单芯片控制器-低功耗、低成本-丰富外设接口(UART、SPI等)-顺序执行,适合嵌入式控制
FPGA
子墨城西
·
2025-04-18 13:03
硬件深入学习
单片机
fpga开发
嵌入式硬件
quarters自动编译生成sof
windows的运行输入框输入cmd,运行windows的命令行工具步骤2:运行niosii的commandshell脚本NiosIICommandShell.bat,运行NiosII工具“D:\intel
FPGA
_pro
傻智智爱吃糖
·
2025-04-17 15:15
fpga/cpld
探索高端
FPGA
的世界:Xilinx Zynq UltraScale+ MPSOC核心板设计精粹
探索高端
FPGA
的世界:XilinxZynqUltraScale+MPSOC核心板设计精粹【下载地址】XilinxZynqUltraScaleMPSOCXCZU4EV核心板原理图黑金出品必是精品,这份原理图详细展示了
苗璋希Eldwin
·
2025-04-17 06:40
FPGA
烧写程序方式AS 、 PS
有些人对于
FPGA
下JTAG的下载方式有些迷惑,为什么出现配置芯片了,为什么要用不同的下载电缆,不同的下载模式?
爬行的娲牛
·
2025-04-15 12:08
fpga
烧写程序
fpga烧写程序方式
ZYNQ固化程序笔记
ZYNQ的启动由ARM主导,包括
FPGA
程序的加载,ZYNQ启动一般至少两个步骤:Stage0,Stage1.stage0:上电复位或热复位之后,处理器首先执行BootRom里的的代码,这是最初的启动设置
风岸臻寂
·
2025-04-14 16:55
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他